Устройство для решения интегральных уравнений
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1608705
Авторы: Боброва, Кузнецова, Семеновых, Ткаченко, Якубовская
Текст
(2 (4 (7 политехни(7 м (5 а, В.В, Себовская тво СССР) УСТРОЙСТВО ДЛЯ РЕШЕНЛЬНЫХ УРАВНЕНИЙ) Изобретение относится к сванной вычислительной техни Изобретение относится к специалиэиванным средствам вычислительной техки и предназначено для решения тегральных уравнений. Цель. изобретения - раональных возможностейтегральных уравнений обНа фиг.1 изображенайства; на фиг.2 - структурмяти; на фиг.3 - структуромежуточных функций; на умножения блока вычочных функций; на фигма блока суммирования;ная схема узла формироонных функций блокашений; на фиг.7 - структуножения; на фиг.8 - схемния блока формировани сширение функ- путем решения щего вида,блок-схема устная схема блока ная схема блока а фиг.4 - схема исления проме - структурная на фиг.6- струквания корреляформирования рная схема узла а узла нормироя решений; на быть использовано в системах статистического анализа случайных процессов в гидро- и радиолокации, системах управления и регулирования и т.п. Целью изобретения является расширение функциональных возможностей за счет решения интегральных уравнений общего вида. Для достижения указанной цели устройство включает блок формирования решения, блок памяти, предназначенный для хранения исходных функций, блок суммирования, блок промежуточных функций, генератор линейно изменяющегося напряжения, предназначенный для моделирования реального времени, и блок синхронизации, 9 ил,фиг.9 - диаграммройства.Устройство состоит из блока 1 памяти, блока 2 суммирования, блока 3 вычисления промежуточных функций, блока 4 формиро-вания решения, первого генератора 5 линейно изменяющегося напряжения и блока 6 синхронизации, причем блок 4 формирования решения содержит узел 7 умножения, узел 8 задержки, функциональный преобразователь 9, выполненный на политроне интегратор 10, узел 11 нормирования, узел 12 интеграторов узел 13 формирования корреляционных функций и второй генератор 14 линейно изменяющегося напряжения.Блок 1 памяти (фиг.2) содержит узел 15 потенциометров, первый 16 и второй 17 источники постоянного напряжения, первый 18 и второй 19 коммутаторы. Основные входы потенциометров подключены к первому ы пошаговой работы устЗаказ 3620 Тираж 563 ПодписноеВ НИИПИ Государственного комитета по изобретениям и открытия113035, Москва, Ж, Рауаская наб., 4/5. КНТ СССР роизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 102530 40 45 50 55 источнику 16, а регулируемые входы обьединены по столбцам и подключены к соответствующим выходам первого коммутатора 18, Выходы потенциометров группами по строкам подключены к соответствующим входам второго коммутатора 19, первая группа выходов которого служит первыми выходами блока 1 памяти и связана с блоками 2 суммирования, а вторая группа выходов служит вторыми выходами блока 1 и подключена к вторым входам блока 3. Первая группа входов первого коммутатора 18 связана с соответствующими выходами второго источника 17, а вторая группа входов коммутатора 18 служит основным входом блока 1 и связана с выходом узла 11, Входы коммутаторов 18 и 19 объединены с выходом блока 6 и служат входом синхронизации блока 1.Блок 3 вычисления промежуточных функций (фиг,3) состоит из (й)-го функционального преобразователя 20, выполненного на политронах(например, типа ЭЛТ ЛФ 9 П) 20 - 1 - 20 - й - 1, (И - 1)-го интегратора 21 - 1 - 21 - й - 1, (И - 1)-го узла 22 - 1 - 22 - И - 1 умножения и элемента 23 задержки, Управляющие входы преобразователя 20 связаны с выходом блока 1 и служат вторым входом блока 3, а их считывающие входы через элемент 23 объединены с выходом генератора и служат входом считывания блока 3, в то время как выходы преобразователя 20 через соответствующие интеграторы 21 связаны с первыми входами узлов 22, М вторых входов которых объединены по соответствующим группам, связанным с выходами блока 2 и служат вторыми входами блока 3, а их выходы представляют собойвыходы блока 3,Каждый узел 22 -умножения (фиг.4) состоит из М последовательно соединенных элементов 24 - 1 - 24 - М задержки и элементов 25-1 - 25-И умножения на два входа,первые входы которых объединены и служат первым входом узла 22 умножения, а вторые входы через элементы 24 связаны с соответствующими выходами блока 2 и служат вторыми входами узла 22, при этом выходы элементов 25 -( = 1,2Й) служат выходами узла 22.Блок 2 суммирования (фиг.5) состоит из узлов 26 - 1 - 26 - М суммирования. Первый узел 26-1 представляет собой И одновходовых накапливающих сумматоров, второй и все последующие узлы (26-2 - 26-М) состоят из М двухвходовых накапливающих сумматоров 26 -- 1 - 26 -- й ( = 2,3 й). При этом первые входы накапливающих сумматоров 26 являются первыми входами блока 2 суммирования и связаны с соответ.,5 10 15 20 ствующими первыми выходами блока 1 (т.е., с первой группой выходовкоммутатора 19), а все вторые входы накапливающих сумматоров 26 являются вторыми входами блока 2 и связаны с соответствующими выходами блока 3 (первая группа выходов блока 3 подключена к вторым входам узла 26 - 2, втораягруппа - к вторым входам узла 26-3 и т,д.), Выходы узлов 26 группами подключены квходам коммутаторов 27, М выходов которых служат выходами блока 2 и подключены к выходу блока 6.Узел 13 формирования корреляционных функций (фиг.6) предназначен для запо-. минания корреляционных функций видаК(т,з) и выполнен в виде й функциональныхпреобразователей, каждый из которых выполнен на политроне 28 - 1 - 28 - й, входы- считывания которых объединены с выходомгенератора 5 и служат одноименным входомузла 13, а управляющие входы связаны сзапоминающими устройствами на потенциометрах 29 - 1 - 29 - И, Основные входы по-,тенциометров 29 - , где= 1М,подключены к выходам источника 30 постоянных напряжений, а регулируемые входысвязаны с соответствующими выходамиблока 2 суммирования.Выходы преобразователей 28-,==1И, служат соответствующими выходами узла 13 и связаны с входами узла 12.Узел 7 умножения (фиг.7) состоит из й .элементов 31 - 1 - 31 - И задержки, входыкоторых являются первыми входами узла 7умножения, а выходы связаны с первымивходами элементов 32 - 1 - 32 - ч умножения,вторые входы которых служат вторыми входами узла 7 умножения и связаны с выходомузла 12, а выходы являются выходами узла7 умножения и подключены к узлу 8.Узел 11 нормирования (фиг.8) выполненв виде й элементов 33 - 1 - 33 - И задержки,входы которых служат вторыми входами узла 11 нормирования, а выходы подключенык первым входам соответствующих элементов 34-1 - 34 - й деления, вторые входы которых объединены и служат первым входомузла 11 нормирования, а выходы являютсявыходами узла 11 нормирования, т.е. выходами устройства,Устройство предназначено для решения интегрального уравнения с ядром К(1,з).Для моделирования ядра служит узел 13формирования корреляционных функций,Решение моделируется в видер = Х К (с, з) а (з) бз,где а(з) - промежуточные функции, которыемогут быть промоделированы следующимобразом:ти, первого генератора линейно изменяю-:, щегося напряжения и второго генератора линейно изменяющегося напряжения блока формирования решения, выход первого генератора линейно изменяющегося напряжения подключен к входам считывания блока промежуточных функций и входам считывания функциональных преобразователей узла формирования корреляционных функций ядра блока формирования реше-: ния, выходы узла нормирования соединены с информационными входами блока памяти, первая группа выходов которого соединена с первой группой информационных входов блока суммирования, каждый из Й выходов которого соединен соответственно с в объединенными средними выводами каждой из Й групп потенциометров узла формирования корреляционных функций ядра блока формирования решений и с первой группой иформационных входов блока промежуточных функций, выходы которого подключены к второй группе информационных входов блока суммирования, вторая группа выходов блока памяти соединена с второй группой информационных входов блока промежуточных функций, считывающие входы функциональных преобразователей блока промежуточных функций объединены и подключены к выходу элемента задержки блока промежуточных функций, а выход каждого 1-го функционального преобразователя (где. = 18-1) через 1-й интегратор блока промежуточных функций соединен с первым информационным входом каждого 1-го узла умножения блока промежуточных функций, управляющие входы функциональных преобразователей блока промежуточных функций являются первой группой информационных входов данного блока, группа входов узлов умножения блока и ромежуточных функций соответственно объединены .и являются второй группой информационных входов этого блока, выходы узлов умножения блока промежуточных функций являются его выходами, а вход элемента задержки блока промежуточных функций является его входом считывания, 1608705
СмотретьЗаявка
4601416, 05.11.1988
СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
БОБРОВА ЛЮДМИЛА ВЛАДИМИРОВНА, КУЗНЕЦОВА ЕКАТЕРИНА НИКОЛАЕВНА, СЕМЕНОВЫХ ВЛАДИМИР ВЯЧЕСЛАВОВИЧ, ТКАЧЕНКО ГЕННАДИЙ ГРИГОРЬЕВИЧ, ЯКУБОВСКАЯ АННА ГЕОРГИЕВНА
МПК / Метки
МПК: G06G 7/38
Метки: интегральных, решения, уравнений
Опубликовано: 23.11.1990
Код ссылки
<a href="https://patents.su/10-1608705-ustrojjstvo-dlya-resheniya-integralnykh-uravnenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для решения интегральных уравнений</a>
Предыдущий патент: Гибридное устройство для воспроизведения функций
Следующий патент: Устройство для восстановления сигналов
Случайный патент: Способ получения антистатического стабилизированного полиэтилена