Устройство для контроля многовыходных цифровых узлов

Номер патента: 1566353

Авторы: Дайновский, Подгорский, Фомич, Шмарук, Ярмолик

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

(51)5 С 06 Р 11 ОПИСАНИЕ ИЗОБРЕТЕНИЯ А ВТОРСИОМУ С ЕЛЬСТВ ер,Фр же ог рет и п ста Фиг4 - пример реа +1)-разрядных регистИзоб ельной оискатение относится к вычислиехнике и предназначено для исправностей в аппаратных. цифровой вычислительной те синхронизацилизации блок редств ики, в том числе для контроля м . цифровых узлов ЭВМ, изобретения - увеличение ия и повьппение достоверн выходны быстЦель дейст нтрол На ф с а схема пре контроля в для поли г. 1 приведен устройства для цифровых узлох 2 +и( хЗ и( 4, Ф =0(2=0, Ф = я диаграмма раб 3 - пример пост ла- ногогаемоговыходныхсР(х) =1+п,ЙеЩ(х) =временнана Фиг. ома Фиг.2ройства; ния бл ОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МН ВЪХОДНЪХ ЦИФРОВЫХ УЗЛОВ (57) Изобретение относится к ц вой вычислительной технике и м использоваться в системах тест диагностирования ЭВМ. Цель изо ния - увеличение .быстродействи вьппение достоверности контроля 2ройство для контроля многовыходных цифровых узлов содержит многоканальный Формирователь сигнатур, блок индикации, группу элементов И, два блока переключателей, блок регистров сдвига, группу сумматоров по модулю два, регистр, генератор псевдослучайных последовательностей и блок синхронизации, Устройство позволяет Формировать сигнатуры из любого подмножества анализируемых последовательностей, Формировать эталонные сигнатуры для любого подмножества анализируемых последовательностей на основании их одноканальных эталонных сигнатур, Достоверность контроля повьппается за счет возможности задания для каждого типа цифрового узла различных тестовых последовательностей, 1 з,п. ф-лы, 4 ил. ров сдвига.Устройство для контроля многовыход ных цифровых узлов (Фиг. 1) содержит. многоканальный Формирователь 1 сигнатур, состоящий из 0-триггеров 2 и сумматоров 3 по модулю два; блок индикации, в состав которого входит элемент ШП 4 и индикатор 5, группу элементов И 6, первый 7 и второй 8 блоки переключателей, блок 9 регистров сдвига, группу сумматоров 10 по модулю два, объект 11 контроля, регистр 12, генератор 13 псевдослучайных последовательностей, в состав коСоставитель И.ИвановТехред Л.Олийнык Корректор М.Самборская Редактор О.Юрковецкая ЬЗаказ 1222 Тираж 5 б 6 ПодписноеВНИИПЙ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д, 4/5еею юю ЕЕ Ююае аав ЕЮ ЮЕ аюв Еае Юфюаййза е йф аф.еПроизводственно-иэдательс кий комбинат "11 атент", г. Ужгород, ул, Гагарииа, 1 0140 торого входят сумматор 14 по модулюдна, группа элементов И 15 и 1)-триггеры 16, блок 17 синхронизации, имеющий первый 18, второй 19, третий 20,четвертый 21, пятый 22 и шестой 23выходы,Блок 17 синхронизации (Аиг. 3) содержит четыре элемента 24-27 задержки, счетчик 28, триггер 29, первыйгенератор 30 одиночных импульсов, триэлемента И 31-33, элемент ШП 1 34, второй генератор 35 одиночных импульсов,генератор 36 тактовых импульсов, всостав которого входят элементы НЕ 37и 38, элемент ШП 1-НЕ 39, конденсатор40 и резистор 41, сумматор 42 по модулю два и вход 43 запуска.Блок 9 регистров сдвига (Аиг. 4)содержит регистры 44 сдвига.20Устройство позволяет Аормироватьсигнатуры из любого подмножества анализируемых последовательностей; Аормировать эталонные сигнатуры для любого подмножества анализируемых последонательностей на основании их одноканальных эталонных сигнатур; параллельно во времени производитьсраннение реальной сигнатуры для любого подмножества анализируемых последовательностей с эталонной, получаемой из одноканальных эталонныхсигнатур.Блок 17 синхронизации (Аиг. 3)позволяет организовать анализ послеЭ 5донательностей данных, состоящих из1=15 символов на сигнатурном анализаторе, для которого де 8(х)=4,т.е. И=4. Дпя других значений 1 и Иблок 17 синхронизации отличаетсятолько количеством разрядов счетчика 28 и связями элементов И 31 и 32,которые определяются кодами вели,чин 1 и М.При подаче сигнала с входа 43 на 45выходе сумматора 42 по модулю дваформируется единичный ппульс, длительность которого определяется временем задержки 3 элемента 25 задержки, Через время 8, ) 8 на второмвходе выходного элемента ШП 1-11 Е 3950генератора 36 тактовых импульсов Аормируется нулевой уровень, которыйинициирует работу генератора 36.Под действием импульса, сАормиро 55ванного на выходе сумматора 42, счетчик 28 и триггер 29 устанавливаютсяв нулевое состояние, На выходе 19блока 17 синхронизации Аормируется одиночный импульс, подаваемый на Б- вход генератора 13, на К-входь Э- триггеров 2 Аормирователя 1 и на установочный вход объекта 11. На выходах 22,23 и 18 блока 17 синхронизации формируются последовательности из 1 импульсов, сдвинутые во времени на время, равное времени задержки 8, элементов 26 и 27 задержки, Количество импульсов 1=15 определяется связями элемента И 31 со счетчиком 28. При поступлении на счетчик 15-го импульса на нем Аормируется код 1111 и на выходе элемента И 31 Аормируется единичный уровень, поступаюций на третий вход элемента ШП 1-НЕ 39 генератора 36. После этого генератор 36 прекращает процедуру Аормиронания импульсов. После формирования на счетчике 28 кода, равного 1-И=15-4=11, на выходе элемента И 32 Аормируется единичный уровень, устанавливаюций триггер 29 н единичное состояние.Единичный уровень на выходе триггера.29 разрешает прохождение М импульсов через элементы И 33 и ИЛИ 34 на выход 20 блока 17 синхронизации. Таким образом, блок 17 синхронизации формирует последовательности импульсон, приведенные на Аиг. 2.Первый 7 и второй 8 блоки переключателей состоят из двухпозиционных тумблеров, причем каждьй из тумблеров может находиться в нулевом или единичном состоянии.Блок 9 регистров сдвига состоит из И+1-разрядных регистров сдвига (фиг. 4). Перед началом работы н блок 9 записываются значения эталонных последовательностей путем задания их на блоке 8 переключателей и Аормирования одиночных импульсов записи- сдвига на генераторе 35 одиночных импульсов блока 17 синхронизации. После записи информации н каждом реги-. стре сдвига н первых И разрядах хранится эталонная последовательность, а в (И+1)-м разряде - нуль.Таким образом, перед началом работы устройства на всех выходах блока 9 И+1-разрядньх регистров сдвига находится значение логического нуля,Регистр 12 коэААициентов генератора псевдослучайных тестовых наборов представляет собой статический регистр, предназначенный для хранения двоичного кода разрядностью и. Процедура записи кода на регистр 12 осуце5 бб 353 10 а, (К+1)0 1 1 1 0 1 1 0 К О 1 2 3 4 5 6 7 ствляется под действием одиночногоеимпульса, сформированного на выходегенератора 30 одиночных импульсовблока 17 синхронизации, при этом записываемый код набирается на блоке 8переключателей.Значение кода определяет вид формируемых псевдослучайных тестовыхнаборов. Так, например, для п=10 вслучае записи на регистр 12 кода1110100000 генератор 13 представляетсобой генератор М-последовательности,формируемой согласно порождающему полиному (х) =1+х+х+хз+х .Устройство работает следующим образом.Перед началом работы для проверяемого цифрового узла, имеющего, например, четыре выхода и четыре входа,на которых формируются следующие эталонные последовательности данных:2,=1 0 1 0 1 0 1 02=0 0 0 0 1 1 1 12=0 0 1 0 1 0 1 02=0 О 1 1 1 1 О 0ее 7 0 1 1 1 1 0 0 0280 0 0 1 1 1 1 0определяются эталонные одноканальныесигнатуры путем свертки последовательностей 22 о на предлагаемомустройстве, при этом в блок 9 предварительно записываются нулевые коды,а на выходах блока 7 - разредающиеуровни,Рассмотрим определение эталогнойодноканальной сигнатуры для последовательности 22 (К)0101010 Значение эталонной одноканальнойсигнатуры определяется как Ы ==а(8)а (8)аз(8)а+(8)=0111. Далее на основании эталонной одноканальной сигнатуры Я определяются символы четырехразрядной (в общем случае И-разрядной) последовательносВ общем сл 1 чае блоки 2 и 3 в соответствии со связями с другими блока-ми работают согласно следующей системе логических уравнений: 5а, (К+1)=а (К) Уа (1;)О+ а,(К)ЮР 2 (К)О+ 2 Ф(К) Ю а" 5 (К);( ) - К-й символ входной последовательности 2е Учитывая, что при определенииэталонной сигнатуры для последовательности 2 все остальные последовательности представляются нулевыми, система уравнений преобразуется к 30 видуа(К+1) =а, (К) Ю а (К) Е а (К);а(К+1)=а (К)а (К) ) а(К)0+ 2, (К); а А (К+1 ) =а (К) + а (1.);а+ (К+1)=аг(К) Я а(К) О 2 (К) . (2 При подаче символов последовательности 2 на входы сумматоров 10 1)- триггеры 2 меняют свое состояние в соответствии с системой уравнений (2), при этом получают40а (К+1) а (К+1) а+ (К+1)1 0 10 0 01 1 11 0 00 1 01 1 О1 0 О1 1 1 ти, имеющей такую же сигнатуру Б . Для этого предполагается, что искомая последовательность имеет вид С= 55ф=х х х х . Далее подают данную последовательность на входы сумматоров 10, при этом 11-триггеры 2 меняют свое состояние в соответствии с системой1566353 а (К+1)х,ххх,Ях а (К+1)х,ххэХ С а,(К+1)м 0х х,х х,хх ) х а (К+1) 0 0 2,(К)1 1 1 1 О 0 0 0 а, (К+1)1 1 1 0 0 0 1 0 К 0 1 2 3 4 5 7 а (К+1) 0 0 а (К+1)х,ххх,Ях С х, х хз х х х Учитывая, что последовательностьС, имеет ту же сигнатуру 8, получаютсистему линейных уравнений 10О=хд 9 х; 1=х,Я х, 1=х; х =1,откуда получают, что С=0111,Для определения эталонной сигнатуры последовательности подставляютв систему уравнений (1) нулевые значения последовательностей 2,2,2Е,Е,21,2 в, при этом получают Значение эталонной сигнатуры определяется как 8=а (8)а(8)а (8)а(8)= =0001. 30Для определения последовательности С=хххх, имеющей сигнатуру Б,Получают систему уравнений 1 О О=х,Д+х; О=х; О=х, 1=х Ох Я х, откуда получают, что сигнатура последовательности С =0010 равняется Я =0001.Для определения эталонной сигнату ры последовательности 2 на основании (1) путем попстанавки в паслепнюю(К) а(К+1)0 0 0 0 1 0 0 2 0 0 3 0 1 4 О 1 5 0 1 6 1 1 7 1откуда 8 =1111.Определяют последовательность СЗ= =хххх 4, имеющую такую же сигнатух,ха(К+1 ) =а, (К) Ю а (К) 9 а(К) Р Е (К); а (К+1) = а(К) О+ а з(К) Я) а(К) э а (К+1)=а, (К)Ю а(К)0- 2(К);а 4( + ) =а (К) О+ О+ Е д(К) . (3) При подаче символов последовательности Х на входы сумматоров 10 Э- триггеры 2 меняют свое состояние в соответствии с системой (3), при этом получают а (К+1) а (К+1) а (К+1)0 1 10 1 01 1 11 1 11 1 00 1 10 1 10 0 1падают последовательность С на входы сумматоров 10 и, пользуясь системой (3), получают значение Ы в зависимости ат символов последовательности С. При этом имеют а (К+1) а+(К+1)х Х2 х, Д+ххз хЯх Д+хх х Я) х (+) хнулевых значении Л , ,ф,26 фполучают систему уравненийа(К+1) =а, (К) 9 а (К) Ю а з(К);а(К+1 ) = а(К) О+ а(К) О+ а (К) О+ Е (К);а (К+1) =а(К)9 а (К) 0+ 2(К);а (К+1) =а (К) Я а,(К) . (4)1)-триггеры 2 изменяют свое состояние в соответствии с диаграммой(К+1) а (К+1) ао(К+1)0 0 О0 0 00 0 00 0 01 1 01 0 11 1 О.1 1 1ру Из=1 111, для чего определяют сос-тояние 0-триггеров 2 при сжатии последовательности С.1566353 а г(К+1)хгхХ 4 Е,ЮС, 10+0 = 1 ОЯ 1= 191 =. О ОЯ = 1 ОЫО= О 090= 0 ОО+ =1 ОЯО= 0 Ей Сз 10+1 =0 191 = О О+1=0 191=0 К 4 5 6 7 24 ЮС ОЮ 1 = 1 190=1 00+ = 1 190 = 1 ЕФ СЬ О+1 =О 0 =1 1 90 =00+0= 0 Ьф Сб 191 =0 190= 00+0=0 00+1 =1 К 4 5 6 7 ЕЕС у 1 О+О = 1 ОЮО = 0 090 = О 091 = 1 2 ОС, 10+1=0 1 Я)1=0 190= ОО+1 =1 4 5 6 7 гистрах сдвига блока 9 под действием импульсов сдвига, формируемых на выходе 20 блока 17 синхронизации. С а, (К+1)х, Ох Ох х,х,хПолучают системт уравнений1-хг, 1 - х , 1 - х Я х 9 х , 1 - х 91 ххРешив приведенную систему уравнений окончательно имеют С=1111.Подобным образом определяются значения эталонных структур для остальных последовательностей 24,2,7,ь,Еи 2, для которых получают, =0100 С 4 =101 ОЫ .=1011 С=1100- 1.Ь -0100 Ь 7-000ц,=000 С,=110Значения эталонных последовательностей С, х=1,8, имеющих такую жеразрядность, как и эталонные сигнатуры Б, записываются на регистрыз Еф Еь 76 20 1 1 0 О 0 0 О1 0 1 0 1 О 0 12 1 1 0 О 1 1 13 0 1 0 1 0 1 1В последние четыре такта на входыблока 9 поступают последовательности,полученные как сумма по модулю два Процедура сложения по модулю два последовательностей Е, с последовательностями С; осуществляется на сумматорах 10 по модулю два, при этом символы последовательностей С; поступают на входы сумматоров по модулю два за счет сдвига информации в реа (К+1) а (1;+1)х, 0х,Ях х,хУх Ох ххгхгхЯх 4 х,Я)х,Яхблока 9, причем С записывается напервый регистр, Сг - на второй, Сзна третий н т.д.Рассмотрим функционирование устрой.ства для случая, когда в проверяемомцифровом узле отсутствуют неисправности и, соответственно, последовательности 22 генерируются без искажений.При подаче сигнала с входа 43 втечение первых 1-0=8-4=4 тактов напервые входы сумматоров 10 по модулю 20два поступают значения первых четырех символов последовательностей228, а на вторые входы - значениялогического нуля. При этом Б-триггеры 2 изменяют свое состояние в соответствии с системой уравнений (1):ФЕ а(К+1) а (К+1) а (К+1) а(К+1) 0 1 1 1 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1последовательностей 2 и С, В результате суммирования по модулю дваполучают В последующие такты 4,5,6 и 7 состояния П-триггеров 2 изменяются следующим образом:1566353 а (К+1)О О 0 О 0 а+(К+1)1 0 О 0 0 2 ЮС+ 0 =0 1 =1 О =0 1 =1 09 1=1 19 0=1 0 Ое 1=1 1 0+0=1 2 О Сз 0 =О 0 =О 1 =1 0 =0 1 91=0 091=1 1 90=1 ОЮО=О 26 6 0 =О О =О 1 =1 1 =1 1 Я 1=6 1 Ю 0=1 090=0 О О+ 1=1 20+ С 0 =0 1 =1 1 - 1 1 =1 1 Я 0=1 О О+ 0=0 0 ВО=О О Ю 1=1 Е,ОСв 0 =0 0 =0 0 =0 0 =0 0 91=1 ОЯ 1 =1 090=0 0 О+1=1 К а, (К+1) а (1;+13 0 04 1 О5 1 06 1 17 О ОВ результате на Б-триггерах 2 Аормируется код результата К=ОООО. Нулевое значение кода К результата свиде Отельствует о том, что реальная сигнатура последовательностей 212 соответствует эталонной сигнатуре отуказанных входных последовательностей. В случае отличия кода К от нулевого значения реальная сигнатура от.личается от эталонной, что свидетельствует о наличии ошибок в анализируемых последовательностях, При равенстве К нулевому коду на выходе элемента ИЛИ 4 Формируется нулевой уровень,при этом индикатор 5 не загорается.В противном случае, т,е, когда М0000, на выходе элемента ШШ 4 Формируется единичный уровень, при этоминдикатор 5 загорается, что свидетельствует о несоответствии реальнойсигнатуры эталонной,Рассмотрим работу предлагаемогоустройства для случая диагностики неисправимости в проверяемом циАровомузле с точностью до анализируемойпоследовательности (с точностью довыхода или входа циАрового узла).Е, Оф. С29 С1 =1 1 =10 =0 1 =11 =1 1 =1О =01 =11 О 0=1 ОЙ 0=00 Я 1=1 О О+ 0=01 91=0 ОЯ 1=1О О+1=1 ОЯ 0=0 При сжатии результирующих последовательностей на П-триггерах 2 АормиПредположим, что возникшая неисправность циАрового узла, имеющего четыре входа, на которых Аормируются последовательности ЕЕЕЕ, и четыревыхода Е ЕЕЕ , проявилась таким образом, что вместо последовательности2=00011110 формируется последовательность Е 8=00000000.На первом этапе исследования циАрового узла проверяется соответствиереальной сигнатуры, сАормированнойиз всех выходных последовательностейЕ 28 эталонной сигнатуре. Для этого с блока 7 на входы всех элементов И 6 подаются единичные уровни,Далее в блок 9 записываются значенияпоследовательностей С,С,ССВ,на основании которых формируются значения эталонных сигнатур из любогомножества последовательностей Е Е.После этого подается сигнал с входа43, который инициирует сжатие на анализаторе последовательностей, полученных как сумма по модулю два Е,и С," =1,И.Результирующие последовательностиимеют видЕ,О+ С,0 =00 =00 =00 =0131=010 ф 1=01 Я 1=01 91=0 руется следующая последовательность состояний:13 1566353сК а (1+1)О1 12 О34 15 О6 17 О а (К+1 )О О 1 1 О О 1 1 а (К+1)1 1 о О 1 1 О 0 а (К+1)1 о 1 о О 1 1 1 45 а (К+1)О О 1 1 1 1 О О а (К+1)О 0 О 1 1 1 О О а з(К+1)О 0 О 1 0 1 О 0 а(К+" )О О 1 1 О О О О К О 1 2 3 4 5 6 7 Окончательно на 0-триггерах 2 формируется код результата К=0101, Отличие кода К от нулевого свидетельствует о несоответствии реальной сигнату ры всех последовательностей 2,2 О эталонной сигнатуре. При этом загорается лампочка элемента индикации.Возникает задача диагностики неисправности. 20Первым шагом при выполнении процедуры диагностики является проверка факта возникновения ошибки во входных последовательностях 2 222 т провеК а, (1;+1) а (1+1 О 11 1 О 2 1 1 3 . 1 О 4 1 О 5 О 1 6 О 1 7 О ООкончательно на В-триггерах 2 формируется код результата К=ОООО, что 35 свидетельствует о соответствии их эталонной сигнатуре, Отсюда можно заключить, что анализируемые последовательности 22227 соответствуют эталонным. Другими словами неисправность,40 возникшая в проверяемом цифровом узле, проявляет себя по одному или нескольким выходам 2 з 226 или 2. Равенство нулю кода К результатасвидельствует об отсутствии ошибокв последовательностях 2и 25. Таким ряемого цифрового узла. Для этого на первый, второй, четвертый и седьмой элементы И 6 подаются единичные уровни с выходов блока 7 переключателей, а на остальные - нулевые уровни.В блок 9 записываются значения последовательностей С,ССС 8. Далее подается сигнал с входа 43, который инициирует сжатие на анализаторе последовательностей 2 О+ С, 2 О+ С, 2,ЮС 2,ЕС,.Временная диаграмма состояний 1)- триггеров 2 имеет вид) а(1+1) а, (1+1)1 О1 О1 О1 ОО 11 ОО ОО О Проверим факт возникновения ошибки в последовательностях 2и 2. Для этого только на третий и пятый элементы И 6 подаются единичные разрешаюцие уровни с выходов блока 7 переключателеи, а на остальные - нулевые уровни, В блок 9 записываются значения С9 и С. Далее подается сигнал с входа 43, который инициирует сжатие на анализаторе последовательностей 2 ЯСз э 20 С. Временная диаграмма состояний 0-триггеров 2 при этом имеет вид образом, можно заключить, что неисправность проявляет себя по выходу2 или 28 или по обоим вместе16 1566353 а(К+1)О О 0 О 1 0 1 0 а (К+1)О 0 О 1 1 1 1 0 а (К+1)0 0 0 1 0 О 1 0 а (К+1)О 0 1 О 1 О О О К 0 1 2 3 4 5 7 Проверим факт возможного проявления неисправности цифрового узла по выходу /. Для этого только на шестой элемент И 6 подается единичный5 Равенство нулю кода К результата свидетельствует об отсутствии ошибок в последовательности 26.Таким образом, можно заключить, что неисправность проявляет себя щ только по четвертому выходу цифрового узла путем искажения эталонной последовательности Е.В общем случае для режима диагностики с точностью до выхода цифрового узла с использованием предлагаемого устройства необходимо выполнить так же, как и в прототипе, 1 пС 1 оВ и процедур проверок, Однако каждая процедура проверки состоит только из 1 так тов, в то же время в прототипе необходимо выполнить 1+и тактов. Таким образом, в режиме контроля в предлагаемом устройстве необходимо выполнить на и тактов меньше, чем в прото типе, а в режиме диагностики - на п 1 пТ 1 оя и тактов, Для п=96 время контроля с использованием устройства уменьшается на 96 тактов, а время диагностики - на 672 такта. Таким об разом, при меньших аппаратурных затратах данное техническое решение отличается большим быстродействием,Достоверность контроля цифровых узлов в сильной степени определяется 45 качеством подаваемых на их входы тестовых наборов, Повышение достоверности контроля цифровых узлов достигается за счет возможности задания для каждого типа цифрового узла отличных псевдослучайных последовательностей. Формула из обре тения 1, Устройство для контроля много)5Выходных цифровых узлов, содержащеемногоканальный формирователь сигнатур,блок индикации, блок синхронизации,блок регистров сдвига, два блока перазрушающий уровень, а в блок 9 записывается значение С .Временная диаграмма состояний О- триггеров 2 имеет вид реключателей, группу элементов И,причем выходы первого блока переключателей соединены с первыми входамисоответствующих элементов И группы,выходы которых соединены с информационными входами многоканальногоФормирователя сигнатур, выходы которого подключены к входам блока индикации, информационные входы блока регистров сдвига подключены к соответствующим выходам второго блока переключателей, тактовый вход и входсброса многоканального формирователя сигнатур, тактовый вход блока регистров сдвига подключены соответственно к первому, второму и третьемувыходам блока синхронизации, вход запуска блока синхронизации являетсяодноименным входом устройства, о тл и ч а ю щ е е с я тем, что, с целью увеличения быстродействия и повышения достоверности контроля, оносодержит группу сумматоров по модулюдва, регистр и генератор псевдослучайных последовательностей, причемтактовый вход регистра, тактовый входгенератора псевдослучайных последовательностей подключены соответственно к четвертому и пятому выходам блока синхронизации, шестой выход которого является тактовым выходом устройства для подключения к одноименному входу объекта контроля, установочный вход генератора псевдослучайных последовательностей подключен квторому выходу блока синхронизациии является выходом начальной установки для подключения к одноименномувходу объекта контроля, выходы второго блока переключателей подключенык входам регистра, выходы которогосоединены с входами задания коэФфициентов обратных связей генераторапсевдослучайных последовательностей,17 1566353 Фаю 2 выходы которого подключены к вторым входам п сумматоров по модулю дна группы и образуют группу информационных выходов устройства, вторые входы в сумматоров по модулю два группы об 5 разуют группу информационных нходон устройства для подключения к выходам обьекта контроля, где и и т - соответственно числа входов и выходов объекта контроля, инАормационные выходы блока регистров сдвига соединены с первыми входами соответствующих сумматоров по модулю два группы, выходы которых соединены с вторыми вхо дами соответствующих элементов И группы,2, Устройство по п, 1, о т л ич а ю щ е е с я тем, что блок синхронизации содержт генератор такто вых импульсов, два генератора одиночных импульсов, четыре элемента задержки, сумматор по модулю два, счетчик, триггер, элемент 1 ПП(, три элемента И, причем вход первого элемен та задержки подключен к первому входу сумматора по модулю два, входу второго элемента задержки и является входом запуска блока, выход второго элемента задержки соединен с вторым нхо дом сумматора по модулю два, выход третьего элемента задержки является первым выходом блока, выход сумматора по модулю дна соединен с входамисброса счетчика и триггера и является вторым выходом блока, выходы второго генератора одиночных импульсови первого элемента И подключены квходам элемента ШП 1, выход которогоявляется третьим выходом блока, выход первого генератора одиночных импульсов является четвертым выходомблока, выход генератора тактовых импульсов соединен с входом четвертогоэлемента задержки, со счетным входомсчетчика и является пятым выходомблока, выход четвертого элемента за-.держки соединен с входом третьегоэлемента задержки, с первым входомпервого элемента И и является нестымвыходом блока, выход второго элемента И соединен с установочным входомтриггера, выход которого соединен свторым входом первого эпемента И, вы"ход первого элемента задержки соединен с входом запуска генератора тактовых импульсов, вход блокировки которого подключен к выходу третьегоэлемента И, входы которого подключены к первой группе разрядных выходовсчетчика, вторая группа разрядных выходов которого соединена с входамивторого элемента И,

Смотреть

Заявка

4391367, 10.03.1988

ПРЕДПРИЯТИЕ ПЯ В-2129

ЯРМОЛИК ВЯЧЕСЛАВ НИКОЛАЕВИЧ, ФОМИЧ ВЛАДИМИР ИВАНОВИЧ, ШМАРУК НИКОЛАЙ ВЛАДИМИРОВИЧ, ПОДГОРСКИЙ АЛЕКСАНДР ИВАНОВИЧ, ДАЙНОВСКИЙ МИХАИЛ ГИРШЕВИЧ

МПК / Метки

МПК: G06F 11/22

Метки: многовыходных, узлов, цифровых

Опубликовано: 23.05.1990

Код ссылки

<a href="https://patents.su/10-1566353-ustrojjstvo-dlya-kontrolya-mnogovykhodnykh-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля многовыходных цифровых узлов</a>

Похожие патенты