Ik-триггер
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1557667
Авторы: Голубцов, Пархоменко, Харламов
Текст
(21) 4447184/24 (22) 23.06,88 (46) 15.04,90. (72) А.Н.Пархом и В.С.Харламов (53) 621,374,3 (56) Букреев И. ронные схемы ци Соврад., 1975,Применение и в электронной в ке. Справочник. ва и др, И.: Ра с, 30, рис, 3-1(57) Изооретение относится к импульсной технике и может быть использованов устройствах автоматики и вычислительной технике при разработке счет"чиков, регистров, делителей частоты,распределителей импульсов. Цельизобретения - повышение достоверности Функционирования - достигаетсяза счет введения элементов НЕ 9, 11,И 10, 12, И/И-НЕ 13, И-ИЛИ 14, входа20 управления и выхода 23 контроля.Достоверность функционирования повышается в результате обеспечения непрерывного контроля за правильностьюФункционирования элементов 1 К-тригге"ра при различных режимах работы.3 табл., 2 ил.1557667 ректор Э,Лонцак дактор О.Спесивь Тираж 662 Подписное За КНТ СССР роизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 оставитель К,Рановехред И.Дидык Государственного комитета по изобре 113035, Москва, Ж, Раув ям и открытиям наб., д, 4/550 Изобретение относится к импульснойтехнике и может быть использовано вустроиствах автоматики и вычислительной техники при разработке счетчиков,регистров, делителей частоты, распределителей импульсов с повышенной достоверностью функционирования,Целью изобретения является повышение достоверности функционирования. 1 ОПоставленная цель достигается засчет введения новых конструктивныхпризнаков, обеспечивающих непрерывный контроль за правильностью срабатывания логических элементов триггера,На фиг 1 приведена функциональная схема 1 К-триггера; на фиг. 2временная диаграмма его работы.На фиг, 1 обозначено: первый, 20второй элементы И-ИЛИ-НЕ - 1, 2, первый, второй элементы И 3, 4; первыйцетвертый элементы И-НЕ 5-8; первыйэлемент НЕ 9;, третий элемент И 10;второй элемент НЕ 11 четвертый элемент И 12; элемент И/И-НЕ 13; элемент И-ИЛИ 14, вход 8. 15 вход 1 16;тактовый вход С 17, вход К 18 входБ 19; вход 20 управления; прямой выход 21; инверсный выход 22 и выход,23 контроля.Выходы элементов И-ИЛИ-Н 1, 2соединены соответственно с первымивходами первых структур И элементовИ-ИЛИ-НЕ 2,. 1 и соответственно с первыми входами элементов И 3, 4, выходы которых соединены соответственнос первыми входами элементов И-НЕ 6,5, выходы которых соединены соответственно с вторыми входами элементов 40И-НЕ 6, 5 и соответственно с первымивходами элементов И-НЕ 7, 8, выходыкоторых соединены соответственно спрямыми выходами 21 и инверсным выходом 22, соединены соответственно 45с вторь 1 ми входами элементов И-НЕ 8,7 и соответственно с первыми входамивторых структур И элементов И-ИЛИ-НЕ2, 1, вторые входы вторых структурИ которых соединены соответственнос входами 8 19, Е 15, соединены соответственно с вторыми входами первых структур И элементов И-ИЛИ-НЕ2, 1, соединены соответственно стретьими входами элементов И 4, 3и соответственно с третьими входамиэлементов И-НЕ 7, 8, входы 1 16 иК 18 соединены соответственно стретьими входами вторых структур И элементов И-ИЛИ-НЕ 1, 2, четвертыевходы вторых структур И которых соединены с тактовым входом С 17, вход20 управления соединен с первым входом первой структуры И элементаИ-ИЛИ 14, второй вход первой структуры И которого соединен с выходомэлемента И-ИЛИ 14 и с выходом 23контроля, тактовый вход С 17 соединенс входом элемента НЕ 9, выход которого соединен с вторыми входами элементов И-НЕ 5, 6, выходы которых соединены соответственно с первым, вторымвходами элемента И 1 О, выход которогосоединен с входом элемента НЕ 11,вход 1 15 и вход Б 19 соединены соответственно с первым, вторым входамиэлемента И 12, выход которого соединен с первыми входами второй - седьмой структур И элемента И-ИЛИ 14,второй - пятый входы второй структуры И которого соединены соответственно с выходами элемента И-НЕ 7, элемента НЕ 11, элемента НЕ 9 и элементаИ 4, второй - пятый входы третьейструктуры И элемента И-ИЛИ 14 соединены соответственно с выходами элементов НЕ 11, НЕ 9, элемента И 3 иэлемента И-НЕ 8, второй - пятый входы четвертой структуры И элементаИ-ИЛИ 14 соединены соответственно свыходом элемента И 4, с входом 1 16,с выходом элемента И 10 и с инверсным выходом элемента И/И-НЕ 3, первый, второй входы которого соединенысоответственно с входами 1 16 и К 18,второй - пятый входы пятой структурыИ элемента И-ИЛИ 14 соединены соответственно с входом К 18, с выходамиэлемента И 3, элемента И О и с инверсным выходом элемента И/И-НЕ 13, второй - пятый входы шестой структурыИ элемента И-ИЛИ 14 соединены соответственно с выходами элемента И-НЕ 7,элемента И 3, элемента И О и с прямым выходом элемента И/И-НЕ 13, второй - пятый входы седьмой структурыИ элемента И-ИЛИ 4 соединены соответственно с выходами элемента И-НЕ 18,элементов И 4, 1 О и с прямым выходомэлемента И/И-НЕ 13,Элементы, входящие в структуру 1 Ктриггера, выполняют следующее функциональное назначение.Элементы И-ИЛИ-НЕ 1 и 2, И 3 и 4,НЕ 9 и И-НЕ 5 и 6 образуют схему вспомогательного триггера с входной логи.кой работы 1 К- или ЕЯ-триггера, 5 15Элементы И-НЕ 7 и 8 образуют схемуосновного триггера.Элемент НЕ 9 предназначен для организации двухтактного режима работы1 К-триггера при наличии одного тактового входа С 17. Кроме того, на выходе элемента НЕ 9 вырабатываетсясигнал разрешения сравнения сигналовна противсположных плечах (выходах)основного и вспомогательного тригге"ров (см, фиг, 1, точка А и О, точкаА и Я) в режиме хранения информации,Элемент И 10 обеспечивает контрольналичия сигнала запрета работы основного триггера и Формирует на своемвыходе сигнал строба сравнения, задержанного относительно положительного Фронта тактового сигнала С навремя не менее 3 Т (где Т - время задержки логического элемента), т.е.на время стабатывания элемента НЕ 9,И-НЕ 5 или 7, а также на время срабатывания элемента И 10. Особенностьюэлемента И 10 является то, что еговремя срабатывания должно быть не менее Т, т,е. если для остальнь 1 х логических элементов структуры 1 К-триггера время срабатывания возможно неболее Т, то для элемента И 10 онодолжно быть не менее Т, Данное ограничение можно выполнить при разработке технологии микросхемы,Элемент НЕ 11 предназначен дляФсрмирования на своем выходе сигналастроба сравнения, задержанного навремя 4 Т относительно отрицательногоФронта тактового сигнала С,Элемент И 12 предназначен дляФормирования сигнала запрета сравнения во второй - седьмой структурахИ элемента И-ИЛИ 14 в момент асинхронной установки 1 К-триггера по еговходам й 15 и Б 19 соответственнов нулевое или единичное состояние.Элемент И/И-НЕ 13 на своих прямоми инверсном выходах формирует сигналфункций 1 К и 1 К, которыми открывают"ся соответственно шестая, седьмая, атакже четвертая и пятая структуры, Иэлемента И-ИЛИ 14, который осущест-вляет на своих входах структур Иконтроль правильности срабатывания,всех логических элементов структуры1 К-триггера. 8 случае нарушения логики функционирования (отказ какого-либо логического элемента структурытриггера) на выходе элемента И-ИЛИ 14формируется сигнал "Отказ", которы%)" 7667 6посредством обратной связи черезвход первой структуры И осуществляеттак называемый эффект самозахвата,т,е, устанавливается в устойчивоесостояние "1"8 общем случае на входах элементаИ-ИЛИ 14 реализуется функционал отказа, который можно представить следующим аналитическим выражением; Г = (С 1 РБ) А У (СТК 11 Б) Л ч (С 1 КЙБ)х А Г ч (С 1 КГБ) А О ч С АКБ ч 5 ЧСАГГБ,25 35 где С, С - единичное и нулевое состояние тактового сигнала20 на входе С 17 1 К-триггера;1, 1 - единичное и нулевое состояние сигнала на входе1 16 1 К-триггера;К, К - единичное и нулевое состояние сигнала на входеК 18 1 К-триггера;В - единичное состояние сигнала на входе Р. 15 1 К-триг 30 гера;Б - единичное состояние сигнала на входе Б 9 1 К-триггера;А, А - единичное и нулевое состояние сигналов соответственно в точках А и А наФиг.1;- состояния сигналов на прямом и инверсном выходах2 1, 22 1 К-триггера,1 К-триггер работает следующим образом.После включения питания на вход20 триггера подается нулевой уровень.45 сигнала для установки в исходное состояние средств функционального контроля, так как в силу случайного характера переходных процессов во времявключения питания элемент И-ИЛИ 1450 с обратной связью (триггер) можетустановиться в единичное состояние,соответствующее сигналу "Отказ" 1 Ктриггера.Далее при исправном состоянии всех55логических элементов работа предлагаемого 1 К-триггера подчиняется (соответствует) закону функционирования,приведенному в сокращенной .табл, 1переходов 1 К-триггера."0"Установкан 11Инверсия 151 0 1 1 1 1 1 1 1 1 1 0 0 ООО В где 1,КА, АИз табл. 1 видно, что 1 К-триггер работает в двух режимах: в синхронном 20 режиме 1 К-триггера и в асинхронном режиме К 3-триггера.Рассмотрим подробнее каждый из режимов работы универсального 1 К-триге гера и работу элементов функционального контроля за правильностью срабатывания основных логических элементов триггера в ходе его функционирования.Работа 1 К-триггера,В синхронном режиме работы 1 К- . 30 триггер функционирует в соответствии с табл. 2 переходов.В процессе функционирования первая ступень 1 К-триггера подчиняется зако" ну, представленному следующими анали- З 5 тическими выражениями: ГА = "13 = 1 к с(Б) у 1 кАС(кБ); Р = 1= 1. к сом) ч 1 кАскБ), (2) ,0 единичное .и нулевое соответственно состояния сигналов на 1-входе 1 К-триггера; 45 единичное и нулевое соответственно состояния сигналов на К-входе 1 К-триггеров;" единичное состояние сигнала на тактовом входе триггера;- единичное состояние сигнала на К-входе триггера;единичное состояние сигнала на,Б-входе триггера;единичное состояние сигнала на выходах элементов И 3, 4 1 К-триггера. Х Х Х Х Х Х Н Н 0 Установкав исходноесостояниеСФК В табл. 1 и 2 приняты следующиеобозначения;1 - вход 1 1 К-триггера;К - вход К 1 К-триггера;К - вход 1: 1 К-триггера;Б - вход Б 1 К-триггераУС - тактовый вход С 1 К-триггера;Е - вход 20 управления установкив нулевое состояние триггера;Я - прямой выход триггера;- инверсный выход триггера;Р - выход 23 контроля "Отказ" 1 Ктриггера;Х - информация низкого или высокого логического уровня на соответствующем входе триггера;Т - момент времени до подачи оторицательного фронта тактовогоимпульса;Т - момент времени после подачии+1отрицательного фронта тактового импульса;,Ц- предыдущее состояние выходатриггера6 - неопределенное состояние соответствующего выхода;Ч. " переход от высокого уровня книзкому,, За выполнением условий выражения (2) следят четвертая - седьмая структуры И, элемента И-ИЛИ 14 (триггера 14).В процессе функционирования вторая ступень 1 К-триггера (основной триггер) подчиняется закону, представленному следующими выражениями:9гс;7,За выполнением условий вьсранения(3) следят вторая и третья структурыИ элемента И-ИЛИ 1,Функционал отказа любого из логи 5ческих элементов первой ступени (вспомогательного триггера), реализованныйв предлагаемом техническом решении1 К-триггера, можно представить следующим аналитическим выражением: О Г = 1 К С/РЯ)А и 1 К С(ЕЯ)А чЧ 1 КЛС)(11 Я) С Ч 11 ЫЯ(ЕЯ) С. (4) Г =Л С ч й Ь С,(5) В случае нарушения условий Функци- Оонирования, представленных в выражении (3), на выходе триггера такжевырабатывается сигнал "Отказ" 1 Ктриггера,Рассмотрим последовательность сра 35батывания всех элементов логическойструктуры предлагаемого 1 К-триггерав четырех основных режимах функционирования; хранения, установки "0",установки "1" и инверсии,В режиме охранение" (табл. 2, п.3)с приходом положительного Фронта тактового импульса на С-вход не производится изменение состояния во вспомогательном триггере. Это осуществляется следующим образом. Примем, чтопредыдущее состояние 1 К-триггерабыло единичным, Тогда при нулевыхлогических уровнях сигнала на 1- иК-входах и единичных уровнях сигналана К-, Я- и Е -входах будут закрытывторые структуры И элементов И-ИЛИ-НЕ1, 2, а открыты первые структуры элементов И-ИЛИ-НЕ 1, 2. Таким образом,срабатывание вспомогательного тригге-.ра не происходит. Контроль правиль 55ности хранения предыдущего состояния в 1 К-триггере происходит следующим образом, В результате выполнения В случае нарушения условий функционирования, представленных в выражении (2), на выходе триггера уже в мо,мент срабатывания логических элементов первой ступени вырабатывается сигнал "О-каз" 1 К-триггера. 20Функционал отказа любого из логических элементов второй ступени (основного триггера),. реализованный в техническом решении предлагаемого 1 К"триггера, можно представить выра жением; 6/(триггером режима хранения состояния основного и вспомогательного триггеров должкь; совпадать, В предлагаемом устройстве это осуществляется второй и третьей структурами И элемента И-ИЛИ 14 (фиг. 1), на входы которых подаются сигналы с противоположных плеч основного и вспомогательного триггеров (точки д и , А и С соответственно), а также сигнал разрешения проведения сравнения при тактовом сигнале С = О с выхода элемента НЕ 9 и после допустимого времени срабатывания всех элементов основного и вспомогательного триггеров, равного 4 Т, с выхода элемента НЕ 11, При исправном функционировании всех основ" ных логических элементов 1 К-триггера на выходе 23 будет присутствоватьсигнал низкого логического уровняи в противном случае триггер 14 формирует на своем выходе высокий логический. уровень сигнала.При установке 1 К-триггера в состояние 0" (см. табл. 2 и, 4) с при" ходом положительного фронта синхроимпульса производится запись нулевого состояния во свпомогательный триггер и на время действия синхроимпульса в основном триггере хранится предыдущее состояние, так как с выхода элемента НЕ 9 на входы элементов И-НЕ 5 и 6 поступает нулевой логический уровень сигнала, блокирующий возможное воздействие переходных процессов в элементах И-ИЛИ-НЕ 1 и 2, И 3 и 4 вспомогательного триггера на состояние основного триггера (элементы И-НЕ 7 и 8). Срабатывание элементов вспомогательного триггера происходит следующим образомПри предыдущем единичном состоянии 1 К-триггера вторая структура И элемента И-ИЛИ-НЕ 2 открыта и на его выходе через время Т будет установлен сигнал нулевого логического уровня. Первая и вторая структуры И элемента И-ИЛИ-НЕ 1 будут закрыты нулевыми потенциалами с выхода элемента И-НЕ 8 и с выхода элемента 2, Через время 2 Т с момента поступления положительного фронта синхроимпульса на вход 17. на выходах элементов И-НЕ 5 и 6 установится высокий логический уровень сигнала. Таким образом, через время 2 Т с моента поступления положительного ронта синхроимпульса на входах элементов И 3 и 4 присутствуют следующие1115 сигналы; элемент И 3 будет закрыт нулевым логическим уровней сигнала с выхода элемента И-ИЛИ:-НЕ 2, элемент И 4 пропустит на свой выход высокий логический уровень сигнала так как на его входах будут присутствовать все высокие логические уровни сигналов (с выхода элемента И-НЕ 5, с выхода элемента И-ИЛИ-НЕ 1 и с Б-входа 1 К-триггера). Следовательно, через время ЗТ на выходе элемента И 3 (см. д, фиг. 1) будет установлен сигнал нулевого логического уровня, а на выходе элемента И 4 Я, фиг. 1) высокий логический уровень сигнала,Контроль правильности срабатывания основных элементов вспомогательного триггера будет осуществлен следующим образом. Через время, несколько больше чем 3 Т, на выходе элемента И 10 появится высокий логический уровень сигнала, который является стробом сравнения для четвертой и пятой структур И элемента И-ИЛИ 14, осуществляющих контроль правильности срабатывания логических элементов вспомогательного триггера. Если н результате срабатывания основных логических элементов вспомогательного триггера будет выполнено условие(КБ) С (1 К) Л = , (6) где В. - единичный логический уровеньсигнала на Й-входе триггера;Б - единичный логический уровеньсигнала на Б-входе триггера;- единичный уровень сигнала наС-входе .триггера;К - единичный сигнал на К-входетриггера;А - единичный сигнал на выходеэлемента И 4,то первая ступень (злементы вспомогательного триггера) сработала правильно и на входе элемента И-ИЛИ 14присутствует сигнал "0. При неправильном срабатывании (отказе какоголибо из основных элементов вспомогательного триггера) равенство (6) нарушается и элемент И-ИЛИ 14 пропускает высокий логический уровень сигналана свой выход и устанавливается устойчивое единичное состояние, сигнализируя о возникновении отказа, На выходе 23 (Г) устройства Формируется сигнал "Отказ , означающий, что перваяступень 1 К-триггера сработала неправильно,57667 12Функционирование и контроль правильности срабатывания основных логических элементов основного триггера5в этом режиме производится следующимобразом, По окончании действия сигнала на тактовом .входе 17 и при правильном срабатывании элементов вспомогательного триггера на одном изэлементов И-НЕ 5 и 6 сформируетсясигнал "0, который установит сигнална выходе элемента И 10 в одноименноесостояние, что приведет к Формированию высокого логического уровня сигнала на выходе элемента НЕ 11, т,е,к формированию строба сравнения черезвремя 4 Т с момента поступления отрицательного Фронта тактового сигналабдновременно с этим появление сиг 20 нала "0 н на выходе одного из элементов И-НЕ 5 и 6, а для рассматриваемого примера сигнал "0 н присутствует на выходе элемента И-НЕ 6. приведет к Формированию единичного сос 25 тояния на выходе элемента И-НЕ 8что соответствует необходимому значению логического сигнала на выходе22 (Ц), т.е, режиму "Установка нуля".Через время 4 Т закончится переходныйпроцесс установки в нулевое состояниесигнала на выходе элемента И-НЕ 7,Таким образом, через время 4 Т с момента поступления на вход 17 1 К-триггера отрицательного Фронта синхросигнала в основном триггере (элементыЙ-НЕ 7 и 8) заканчиваются переходныепроцессы и на второй и третьей структурах И элемента И-ИЛИ 14 производится контроль состояний противоположныхплеч вспомогательного и основного40триггеров (сигнал в точке А с сигналом на выходе 22 и в точке А с сигналом на выходе 21), При правильномсрабатывании основного триггера навыходе элемента И-ИЛИ 14 присутствуетсигнал "0", в противном случае вырабатывается сигнал н 1, означающийотказ одного из элементов И-НЕ 7 и 8основного триггера,В режиме установки 1 К-триггера в"1" (табл. 2, и. 5) с приходом положительного фронта синхроимпульса навход 17 (см. Фиг. 2 а) производитсязапись единичного состояния во вспомогательный .триггер и на время дейст.ния синхроимпульса основной триггерпереводится в режим хранения предыдущего состояния, так как с выходаэлемента НЕ 9 на входы элементов55 И-НЕ 5 и 6 поступает нулевой логический уровень сигнала, блокирующий возможное воздействие переходных процессов в логических элементах вспомогательного триггера на состояние основного триггера. Срабатывание логических элементов вспомогательного триггера производится следующим образом. При предыдущем нулевом состоянии 1 К- триггера на выходе элемента И-ИЛИ-НЕ 1 через время 2 Т будет сформирован нулевой логический уровень сигнала, а на выходе элемента И-ИЛИ-НЕ 2- высокий логический уровень сигнала. В результате этого элемент И 4 будет закрыт нулевым уровнем сигнала с выхода элемента Й-ИЛИ-НЕ 1, а элемент И 3 - открыт, т.е, церез время 3 Т . при правильном срабатывании элементов вспомогательного триггера в точке А устанавливается высокий логический уровень сигнала, а в точке Ъ - нулевой логический уровень сигнала.Контроль правильности срабатывания логических элементов вспомогательного триггера в этом режиме осуществляется следующим обрезом, Через такое же время 3 Т на выходе элемента И 10 Формируется высокий логический уровень сигнала, которьй для цетвертой и пятой структур И элемента И-ИЛИ 1 является стробом сравнения. Если в результате срабатывания Основных элементов вспомогательного триггера будет выполнено условие(КЯ) С(1 К) А = "1",где К - единичный сигнал на Р-входе 4триггера;Я - единичный сигнал на Б-входетриггера;С - единичный сигнал на С"входетриггера; 4К - нулевой сигнал на К-входетриггера;А - единицный сигнал на выходеэлемента И 3 (БА, фиг. 2), то элементы вспомогательного триггера сработали правильно и на выходе эле-мента И-ИЛИ 11 будет присутствовать сигнал "0", При неправильном срабатывании (отказе) какого-либо из ос" новных логических элементов вспомога 5 тельного триггера равенство (7) нарушается и пятая структура И элемента И-ИЛИ 1 пропускает на его выход высокий технологический уровень сигнала,7667/цто приводит к Формированию усто циВого сгнала "Отказна выход 3устройства,функционирование и контроль правильности срабатывания основных логических элементов соновного триггерав этом режиме производится следующимобразом. По окончании действия сигнала на входе 17 (Фиг 2, Г 1 и приправильном срабатывании вспомогательного триггера элементом И-НЕ 5 формируется сигнал "0", который установитвыходы элементов И 1 О и И-НЕ 7 в соответствующие логические состояния. Навыходе элемента И О будет сформироВан сигнал "0", который приведет кФормированию на выходе элемента НЕ 11сигнала высокого логического уровня.20 Этот сигнал будет сформирован с задержкой на ЧТ по отношению к моментупоявления отрицательного фронта тактового импульса. На выходе элементаИ-НЕ 7 также через время 3 Т сформи руется сигнал "1", который через врсмя 1 Т приВОДит к формироВанию сигнала "0" на выходе элемента И-НЕ 8. Таким образом, через время 1 Т на.выходах 21 и 22 устройства будут сформированы соответственно высокий и низкий логические уровни сигналов, чтобудет соответствовать заданному режиму функционирования 1 К-триггера,т,е. Режиму "Установка "1" Такимобразом, через время 4 Т с моментапоступления на вход 17 1 К-триггераотрицательного фронта тактового сигнала в основном триггере заканчиваются. переходные процессы и на второй 0 и третьей структурах И элемента И-ИЛИ14 по стробу сравнения с выхода элемента НЕ 11 производится контрольправильности срабатывания его логических элементов И-НЕ 7 и 8. При правильном срабатывании на выходе элемента И-ИЛИ.14 вырабатывается сигнал "0", в противном случае - н 1 н.В режиме инверсии состояния 1 Ктриггера (табл, 2, и. 6), или режимесчета с приходом положительного фронта синхроимпульса на вход 17 1 К-триггера производится изменение предыдущего состояния триггера на противоположное, При исправном функционировании основных логических элементов1 К- триггера должны быть выполненыследующие равенства:15 155Контроль правильности срабатывания основных логических элементоввспомогательного триггера в этомрежиме осуществляется шестой и седьмой структурами И элемента И-ИЛИ 11в момент времени 3 Т с момента появления положительного Фронта тактового импульса. Если равенства (8 и 9)не нарушаются, то сигнал "Отказ"на выходе 23 не формируется, При возникновении отказа одного .из основныхлогических элементов вспомогательноготриггера равенства (8 или 9) нарушаются и на выходе 23 Формируется сигнал "Отказ", Временная диаграмма работы устройства в этом режиме приведена на фиг. 2 б,Функционирование 1 К-триггера всчетном режиме производится следующимобразом, При подаче на входы 1 К-триггера сигналов согласно и, 6 табл, 2и предыдущем единичном состоянии появление положительного фронта синхроимпульса на входе 17 приводит к срабатыванию элемента И-ИЛИ-НЕ 2, навыходе которого через время 2 Т формируется сигнал нулевого логическогоуровня, Через время 3 Т в точке А установится одноименный логицеский уровень, а в точке А - высокий логический уровень сигнала, Контроль правильности срабатывания этих элементовпроизводится сигналом с выхода элемента И 10, который сФормируется также церез время 3 Т, Если все логические элементы сработали правильно, тошестая структура И элемента И-ИЛИ 1 чне пропустит на его выход сигнал высокого логического уровня, в противном случае будет сформирован сигнал"Отказ" устройства на его выходе 23,Инверсия нулевого состояния 1 К-триггера производится аналогичным образом, только в этом случае нулевойлогицеский уровень сигнала будетсформирован в точке А и контроль правильности срабатывания основных логических элементов вспомогательноготриггера будет производиться седьмойструктурой И элемента И-ИЛИ 1. Контроль правильности основных логических элементов основного триггера аналогичен ранее приведенным режимамработы 1 К-триггера при его установкев "0" и "1".Таким образом, во всех четырехсинхронных режимах Функционирования1 К-триггера в предлагаемом техничес 7667 16ком решении осуществляется постоянныйконтроль за достоверностью срабатывания его основных логических элемен 5тов. В случае нарушения (отказа) какого-либо из основных логицескихэлементов структуры 1 К-триггера навыходе 23 Формируется сигнал "Отказ",который сигнализирует о недостовернойработе устройства,В асинхронном режиме функционирования 1 К-триггера при управлении егосостоянием сигналами на Й- и Б-входах срабатывание его логических элементов подчиняется закону функционирования КЯ-триггера, приведенному втабл, 3 переходов. Т а б л и ц а 3 Примечание Т 1 К С ЕО Ч Г Н Н 1 Запрещено0 1 О Установка"0"1 0 0 Установкан 111О Синхронныйрежим0 О Х Х Х 1 0 1 Х Х Х 1 1 О Х Х Х 1Х 55 формула изобретения 1 К-триггер, содержащий два элемента И-ИЛИ-НЕ, два элемента И и четыре элемента И-НЕ, выходы первого, второКонтроль правильности срабатывания З 5 логических элементов соновного и вспомогательного триггеров в этом режимеполностью перекрывается реализованным контролем режима хранения длясинхронной работы 1 К-триггера, а так же режимами установки его в "0" и "1",При появлении нулевого потенциалана К- или Я-входе триггера на выходеэлемента И 12 формируется запрещающийсигнал, который блокирует вторую седьмую структуры И элемента И-ИЛИ 1 Йна момент действия нулевого потенциала на 1- или Б-входе триггера. Лалееосуществляется контроль состоянийсигналов на противоположных плечах 50 основного и вспомогательного триггеров (точка А с выходом 22 и точка Ас выходом 21 устройства). Режим хранения описан ранее.11 1 Б 6го элементов И-ИЛИ-НЕ соединены соответственно с первыми входами первыхструктур И второго и первого элементов И-ИЛИ"НЕ и соединены соответственно с первыми входами первого, вто 5рого элементов И, выходы которых соединены соответственно с первыми входами первого, второго элементов И-НЕ,выходы которых соединены соответственно с вторыми входами второго ипервого элементов И и соединены соответственно с первыми входами третьего и четвертого элементов И-НЕ, выходы которых соединены соответственнос прямым и инверсным выходами, соединены соответственно с вторыми входами четвертого и третьего элементовИ-НЕ и соединены соответственно спервыми входами вторых структур И 20второго и первого элементов И-ИЛИ-НЕ,вторые входы вторых структур И которых соединены соответственно свходами Б и Е, соединены соответственно с вторыми входами первых структур И второго и первого элементовИ-ИЛИ-НЕ, соединены соответственнос третьими входами второго и первогоэлементов И и соединены соответственно с третьими входами третьего и чет- ЗОвертого.элементов И-НЕ, входы 1 и Ксоединены соответственно с третьимивходами вторых структур И первогои второго элементов И-ИЛИ-НЕ, четвертые входы вторых структур И которых35соединены с тактовым входом С, о тл и ч а ю щ и й с я тем, что, сцелью повышения достоверности функционирования, в него введены два элемента НЕ, третий, четвертый элементы 4 ОИ, элемент И/И-НЕ, элемент И-ИЛИ,выход контроля и вход управления,который соединен с первым входомпервой структуры И элемента И-ИЛИ,второй вход первой структуры И кото 45рого соединен с выходом элемента И-ИЛИи с выходом контроля, тактовый ВходС соединен с входом первого элементаНЕ, выход которого соединен с вторыми
СмотретьЗаявка
4447184, 23.06.1988
ВОЙСКОВАЯ ЧАСТЬ 25840
ПАРХОМЕНКО АНАТОЛИЙ НИКИФОРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ, ХАРЛАМОВ ВИКТОР СЕРГЕЕВИЧ
МПК / Метки
МПК: H03K 3/037
Метки: ik-триггер
Опубликовано: 15.04.1990
Код ссылки
<a href="https://patents.su/10-1557667-ik-trigger.html" target="_blank" rel="follow" title="База патентов СССР">Ik-триггер</a>
Предыдущий патент: Генераторный источник электропитания
Следующий патент: Распределитель импульсов
Случайный патент: Устройство передачи и приема информации с гальванической развязкой