Устройство для моделирования радиоприемника

Номер патента: 1012283

Автор: Веретенцев

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 119) (11) 2 ОПИСАНИЕ ИЗОБРЕТК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ,(53 1(56 ВыпГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 7.06.815.04,83. Бюл, М 14) 1, Радиоэлектроника за рубежом.21-22, И., ВНИИЭИР, 1966, с,41,2, Авторское свидетельство СССРУ 758196 кл. С 06 0 7/625, 1978прототип).(54)(57) 1. УСТРОЙСТВО ДЛЯ ИОДЕЛИРОВАИИЯ РАДИОПРИЕИНИКА, содержащеепрограммный блок, элемент ИЛИ и сумматор, о т л и ч а ю щ е е с я тем,что, с целью повышения быстродейст-вия, оно дополнительно содержит. блокмоделирования гетеродина, три блокамоделирования полосы частот, три схе-мы .сравнения кодрв, реверсивныйсчетчик, два блока вычислений, причемгруппы выходов реверсивного счетчикаи обоих блоков вычислений соединеныс первой группой входов .соответствующей схемы сравнения кодов, к вто- .1)ым ГРуппам входов которых подключены группа выходов сумматора и группа информационных входов блока иоде"пирования гетеродина, выход которогоявляется первым выходом устройства,выход каждой схемы сравнения .кодовсоединен с информационным входом соответствующего блока моделированияполосы частот, выходы которых соеди- .нены соответственно с входами эле-мента ИЛИ, выход которого являетсявторым выходом устройства, выходУстановка программного блока соединен с первь,Ми управляющими, а выходУстановка - со вторыми управляю-:к щими входами блока моделирования гетеродина, блоков моделирования полосы частот, реверсивного счетчика и обоих блоков вычислений выходы Уста"л л и новкаи Установкапрограммного блока соединены соответственно с третьими и, четвертыми управляющими входами блока моделирования гетеро- дина и блоков моделирования полосы частот, выход синхроимпульсов прог- раммного блока соединен с пятыми управляющими входами блока моделирования гетеродина блоков моделирова( ния полосы частот и первым входом сумматора, выход "Сброс". програмного блока соединен с шестыми управляю- .а щими входами блока моделирования .ге- Е теродина, блоков моделирования поло-. сы частот, третьими управляющими вхо - даю реверсивного счетцика и обоих блоков вычислений и аторым входом сум матора.Ф2. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок вычислений . содержит элемент задержки, десять ре": гистров, три сумматора, два умножите- " ля, делитель и тригсер знака, первый и третий управляющие входы блока вы числений соединены со входами первого второго, третьего, четвертого и пятого регистров, второй управляющий вход блока вычислений подключен ко входу элемента задержки, пять выходов кото-. рого соединены соответственно с управляющими входами первого сумматора, первого и второго умножителей первым управляющим входом. второго сумматора, управляющим входом делителя и управляющим входом. третьего сумматора, выход первого регистра подключен к первому входу первого сумматора, выход третьего.,НИИПИ Заказ 2768/62 Тираж 704 Подписно филиал ППП ффПатентф, г. Ужгород, ул. Проектная, 4 Хвату 16 1012283 ЬОФЯГ1012283 регистра соединен с первым входом первого умножителя, выход второго ре" гистра подключен к вторым входам первого умножителя и первого сумматора, выход которого соединен через шестой регистр с первым входом второго ум" ножителя, второй вход которого подключен к выходу четвертого регистра, выход первого умножителя подключен через седьмой регистр к первому инфор" мационному. входу второго сумматора, второй информационный вход которого через восьмой регистр подключен к выходу второго умножителя, выход вто- рого сумматора соединен с входом делителя, выход которого подключен це"е 1Изобретение относится к электрон,ному моделированию в радиотехнике и может быть использовано для решения задач по обеспечению электромагнитной совместимости радиоэлектронных средств./Известна математицеская моксель электромагнитного воздействия на радиоприемник полезных и мешающих сиг налов, предназначенных для анализа электромагнитной обстановки и прогнозирования условий ЭИС РЗС 1.Иатематицеское моделирование предполагает широкое применение ЭЦВИ. Однако и спол ьзование и применение математической модели приводит к длительным и трудоемким операциям по составлению и отладке программ с привлечением квалифицированных спе ци алистов. Наиболее близким по техническойсущности к изобретению является устройство для моделирования частотногоразмещения каналов приема радиоприемника, содержащее блок управления,выходы "Сброс" и "Пуск" которогоподключены соответственно к первомуи второму входам синхронизатора,десятичные реверсивные сцетцики, элемент ИЛИ, элемент И, триггеры, десятичный счетчик, блоки формированияканалов побоцного приема, сумматори блок йормирования полосы пропус-.канив2,рез девятый регистр к первому информационному входу третьего сумматора,второй информационный вход которогосоединен с выходом пятого регистра,выход третьего сумматора подключенко входу десятого регистра, выходы которого являются выходаю блока, причем в первом блоке вычислений, второй управляющий вход первого сумматора соединен с первым выходомтриггера знака, а во втором блокевычислений второй управляющий входпервого сумматора соединен с вторым выходом триггера знака, вход триггера знака соединен с первым управляющим входом блока. К недостаткам этого устройстваотносится длительность проведенияподготовительных операций,аЦель изобретения - повышение быстродействия устройства.Указанная цель достигается тем, цто в устройство, содержащее программный блок, элемент ИЛИ и сумматор, дополнительно введены блок моделирования гетеродина, три блока моделирования полосы частот, три схемы сравнения кодов, реверсивный счетчик, два блока вычислений, группы, выходов. реверсивного счетчика и обоих блоков вычислений соединены с первой группой входов соответствующей схемы сравнения кодов, к вторым группам входов которых подключена группа выходов сумматора и группа входов информационных входов блока моделирования гетеродина, выход которого является первым выходом устройства,. выход каждой схемы сравнения кодов соединен с информационным входом. соответствующего блока моделирования. полосы частот, выходы которых соединены соответственно с входами элемента ИЛИ, выход которого является вторым выходом устройства, выход "Установка" программно- . го блока соединен с первыми управляющими, а выход цУстановка" - со вторыми управляющими входами блоков моделирования гетеродина, блоков моделирования полосы частот, реверсив3 10122ного счетчика и обоих блоков вычислений, выходы "Установка" и "Установка" программного блока соединены соответственно с третьими ичетвертыми управляющйми входами бло- зка моделирования гетеродина и бло"ков моделирования полосы частот, вы ход синхроимпульсов программногоблока. соединен с пятыми управляющими .входами блока моделирования гетеродина, блоков моделирования. полосычастот и первым входом сумматора,выход "Сбросф программного блока соединен с шестыми управляющими входами блока моделирования гетеродина, 35блоков моделирования полосы частот,. третьими управляющими входами реверсивного счетчика и обоих блоков/вычислений и вторым входом сумматора;Кроме того, блок вычислений содержит элемент задержки, десять ре-.. гистров, три сумматора, два умножителя, делитель и триггер знака,первый и третий управляющие входыблока вычислений соединены со входами первого, второготретьего, четвертого и пятого регистров, второй .управляющий еход блока вычисленийподключен ко входу элемента задержки, пять выходов которого соединенысоответственно с управляющими входами первого сумматора, первого и второго умножителей, первым управляющимвходом второго сумматора, управляющим входом делителя и управляющимвходом третьего сумматора, выход первого регистра подключен к первомувходу первого сумматора, выход третьего регистра соединен с первым входом первого умножителя, выход второго регистра подключен к вторым входам первого умножителя и первого сумматора, выход которого соединен черезшестой регистр с первым входом второго умножителя, второй вход кото 45рого подключен к выходу четвертогорегистра, выход первого умножителяподключен через седьмой регистр кпервому информационному входу второго сумматора, второй информационный вход которого через восьмой ре- Егистр подключен к выходу второго умножителя, выход второго сумматорасоединен с входом делителя, выход которого подключен через девятый- ре,гистр к первому информационному вхо-ффду третьегофсумматора, второй ин"формационный вход которого соединенс выходом пятого регистра, выход 83 4третьего сумматора подключен ко входу десятого регистра, выходы которого являются выхоДами блока, причем в первом блоке вычислений, второй уп" равляющий вход первого, сумматора соединен с первым выходом триггера знака, а во втором блоке вычислении" второй управляющий вход первого сумматора соединен со вторым выходом триггера знака, вход триггера знака в обоих вычислителях соединен с первым управляющим входом блока.На фиг.1 изображена структурная схема предложенного устройства; на фиг.2-4 - схемы отдельных блоков устройства.Устройство содержит элементы 1-5 задержки, пульт 6 ввода, блок 7 преобразования в двоичный код, элемент 8 пуска, синхронизатор 9, реверсивный счетчик 10, первый 11 и второй 12 блоки вычислений, схемы 13 сравнения кодов, блоки 14 моделирования полосы частот, блок 15 моделирования гетеродина, элемент ИЛИ 16, сумматор 17. Группа структурно объединенных блоков 1-9 образует программный блок 18.Структурная схема блока 11 ( фиг,2) содержит элемент задержки 19, первый, второй, третий, шестой, седьмой, восьмой, четвертый, девятый, пятый и десятый регистры 20-29, первый - третий сумматоры 30-32, первый . и второй умноюители 33 и 34, делитель 35, триггер 36 знака.Структурная схема блока 12 (фиг3) содержит элемент 37 задержки, первый, второй, третий, шестой, седьмой восьмой, четвертый, девятый, пятый и десятый регистры 38-47,первыМ " третий сумматоры 48-50первый. и вто-. рой умножители 51 и 52, делитель 53, триггер знака 54. Структурно вычислитель 12 отличается от вычислителя 11 только тем, что к сумматору 48 подключен не первый, а второй выходзнакового триггера 54.Блок 14 ( фиг.4) содержит умножитель 55, регистр-счетчик 56, дешифратор кода 57, триггер 58,. элемент И 59 и регистр 60Блок 15 содержит регистр-счетчик 61, дешифратор 62 ко"да, триггер 63, умножитель 64, регистры 65, сумматор 66, группу элементов И 67, регистр 68, схему 69 сравнения кодов, элемент И 70.Устройство работает следующим образом.На пульте набираются числа Г,1в , ., ф которые означают соответ,фственно частоту настройки радиоприемника, его,промежуточную частоту, половины полос пропускания по основному и побочным каналам приема, половину полосы излучения гетеродина, Одновременно на пульте 6 включается сигнал "Верхняя настройка приемника"для случая 1 1 Г или "Нижняя настройка приемника" для Г с Г -,в зависимости от конструкции моделируемого приемника). Эти числа в блоке 7преобразуются в двоичный код. Затем сэлемента 8 подается импульсный сигнал через цепочку 1-5 элементов задержки; При этом осуществляется заданный режим работы программного блока 18. По мере прохождения сигналачерез цепочку 1-5, выходные шины бло ка 18 через заданные интервалы поступают сигналы "Установка"У,11 у-р 1,"У", "СИ", "Сброс".По команде "Установка" с блока7 передаются коды чисел: 1 и 1 пв блоки 10-12 и 15, о в блок. 15;и - в блоки 10-12 и 14, по этойже команде в блоки 10- 12 передаетсясигнал о знаке "+" или "-" соответственно для случаев нижней или верх- ЭОней настройки приемника,Через интервал времени, необхо-димый для выполнения команды "Установка" с второго выхода программного блока 18 подается команда "У",По этой команде в блоке 15, в реверсивном счетчике 10 и в вычислителях 11 и 12 соответственно вычисляются значенияй 1 -- 1 -- - 401 С 1 Ос 11 Р 2 1 с е.,кап, ,ви1 Ц 1 Ь Фа. причем знак "+ соответствует верхней настройке приемника, В блокахвычисляются значения полос пропускания по основному и побочным каналам приема.После выполнения вычислений с третьего выхода программного блока 18 подается команда "У". При этом вы" численные значения в двоичном коде передаются в выходные регистры бло ков 14 и 15.55Затем с четвертого выхода программного блока 18 в модель гетеро- дина 15 и на регистры-счетчики бло 5 1012283 6 ков 14 подается команда У", по которой триггерные ячейки регистр-.счетчиков соединяются по схеме, счетчика обратного хода.Через время задержки, необходимое для выполнения команды "У"3", в программном блоке 18 включается синхронизатор 9. При этом с пятого вьхода программного блока на входы блоков 14, в блок 15 и сумматор 17 поступают синхроимпульсы, а с выхо" да сумматора 17 снимается код суммы. Код суммируемых синхроимпульсов постоянно сравнивается в схемах 13 сравнения кодов с кодами чисел 111 Гни кое, вычисленных и записанных в блоках 10, 11 и 12. При равенстве сравниваемых чисел со схемы 13 подается сигнал в блок 14, по которому синхроимпульсы через блок 14 начинают поступать на вход элемента ИЛИ 16. Коли чест во и мпул ь сов, пропускаемых блоком 14, определяется ве" личиной моделируемой полосы пропускания по основному или побочным ка. нал,ам приема, 1Блок 14 моделирования полосы частот работает следующим образом.Дешифратор 57 предварительно настраивается на код числа О. По команде "Установка" в регистр 60 записывается код числа Г /2.Через проме- жуток времени, необходимый для записи и передачи указанного числа, по второму выходу программного блока 18 выдается сигнал "Установка",поступающий в блок 55,который является командой на умножение числа Г, /2 на два. 11 ос" ледующая команда "Установка" вызывает передачи числа Г из блока 55 в регистр-счетчик 56, который в ис", ходном состоянии имеет структуру регистра. Затем в регистр-счетчик посту пает команда "У ст анов ка" в соответствии с которой структура блока 56 предобразуется яо схеме счетчика обратного хода.Моделирование полосы частот начинается с моментаподачи сигнала с элемента 13 на вход триггера 58, который при этом срабатывает и открывает элемент И 59, В результате синхроимпульсы, поступающие из блока 18, проходят через элемент И 59 на входы блоков 16 и 56., Вычитание в счетчике. продолжается до поступления Г"го синхроимпульса, отсчитанного от момента открытия элемента И 59. В момент обнуления счетчика 56- . М 9, 101 лученный в сумматоре 31 передается в блок .35, в котором по сигналу с чет", вертого выхода элемента задержки 19 осуществляется деление на число е. После деления результат вычислений записывается в регистр 2.По сигнапу с пятого выхода элемента задержки в сумматоре 32 иэ числа хранимого в. регистре 27, вычитается число, записанное в регистре 28., Ре-:1 з эУльтат вицитава Я-д 3.фф пере-: 3жфдается в выходной регистр 29 вычис лителя 11. 5функционирование блока 12 знало,д". гичйо изложенному,эа исключением того,что в сумматоре 48 осуществляется не сложение, а вычитание чисел ".и"1 112283.10Таким образом, эа счет работы бло"ков 10, 13, 1.4 и 11, 13, 14 и 12, 13,14 с выходов блоков 14 на вход элемен":та ИЛИ 16 и далее на выход Устрой"ства подаются серии синхроимпульсов,с помощью которых моделируютсяосновной и побочный каналы приема -, радиоприемника. По окончании цикла моделирования с аестого выхода программного бло" ка 18 подается команда "66 рос", приводящая элементы устройства в Йсходное состояние. Положительный эфФект изобретеюя заключается в увеличении быстродействия устройства, котррое достига, ется за счет исключения подготовительных операций моделирования.

Смотреть

Заявка

3347457, 17.06.1981

ВОЙСКОВАЯ ЧАСТЬ 25840

ВЕРЕТЕНЦЕВ АНАТОЛИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: G06G 7/625

Метки: моделирования, радиоприемника

Опубликовано: 15.04.1983

Код ссылки

<a href="https://patents.su/10-1012283-ustrojjstvo-dlya-modelirovaniya-radiopriemnika.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования радиоприемника</a>

Похожие патенты