Система стабилизации задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 957422
Автор: Чистяков
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ. СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик и 19574 22. СССР де дедам кэабретеннй и открытейДата опубликования описання 07.09.82(71) Заявит 54) СИСТЕМА СТАБИПИЗАЦ РЖКИ блока сравн тройства 1 Однако у ную точность Извести жашее послтво имеет недостат т о устройство задержки, содер- .едоватепьно соединенные перреобразования, блок регулиру.емой задержки, второй блок преобразования, выход которого подключен к вьцсоду устройства и к первому входу триггера второй вход которого соединен с вхо. ,дом первого блока преобразования и вхо дом устройства, а выход указанного трпсгера подкшочен к первому входу диффе-, ренцирующего блока и первому входу счет чика, второй вход которого соединен с вйходом кварцевого генератора, а выход указанного счетчика подключен к второму входу дифференцируюшего блока,выхеых которого подсоединен куправляющему входу блока регулируемой задержки 2.В устройстве производятся стабипиза ция задержки входных импульсов в блокахпреобразования за счет изменения Изобретение относится к радиоэлектронным система с время-импульсным представлением информации, в частности к радиоэлектронному оборудованию навигационных радиомаяков, а также к аппа 5 ратуре контроля бортовых измерителей дальности и предназначено для стабилизации задержки в тракте аппаратуры конт.роля, а также для формирования временных интервалов между импульсами, несу 1 о шими передаваемую информацию. Известно цифровое устройство для формирования задержки импульсов, содержащее тактовый генератор, выход которого соединен с первым входом логического блока, второй вход которого соединен с источником импульсов запуска, выход ло гического блока подключен к входу.двоичного счетчика, выходы разрядов кото о рого соединены с первыми входами блока сравнения, вторые входы которого подкао- чены к выходам соответствующих разрядов запоминающего регистра, а выход ния соединен, с выходом3 . 9574 регупируемой задержки, которое происходит под воздействием управпяющего напряжения с выхода дифференцируюшего блока. Однако, точность стабицизации задержкинедостаточно высока. Это обусповпено тем, что формируемый счетчиком временной интервап включает в себя температурную нестабипьность копебаний кварцевого генератора; несинхронность поступления входных импульсов по отношению к импульсам кварцевого генератора, равная периоду кварцевого генератора, попностью входит в погрешность ствбипизируемой задержки.Кроме того, дифференцирующий бпок, явпяюшийся блоком сравнения, имеет ограниченный рабочий диапазон по входным сигналам, точность его работы зависит от частоты следования сравниваемых сигналов. 20.Цепь изобретения - повышение точности системы стабипизации задержки.Для достижения цепи в систему стабилизации задержки, содержащую поспедовательно соединенные первый бпок преобразования, блок регупироемой задержки и второй блок преобразования, выход которого подключен к выходу устройства и к первому входу триггера, второй вход которого соединен с входом первого бпока преобразования и входом системы, кварцевый генератор, выход которого подипочен к первому входу счетчика, введены регистр, арифметико-погическое устройство, первый и второй преобразоватепи время-код, первый и второй временные дискриминаторы, постоянное запоминающее- :устройство, . цифровой датчик температуры, триггер задержки и инвертор, вход которого подключен к выходуфкварцевого генератора, а выход инвертора40 соединен с первым входом триггера задержки, второй вход которого объединен с первым входом второго временного дискриминатора и подключен к первому выходу триггера, подкпюченного вторым выходом к первому входу первого временного дискриминатора, второй вход которого объединен с вторым входом счетчика и подключен к первому выходу триггера задержки, второй выход которого соединен 0 с вторым входом второго временного дискриминатора, подключенного выходом к входу второго преобрвзоввтепя время-коц, выход которого соединен с первым входом арифметико-логического. устройства, И второй вход которого подкпючен к выходу первого преобразователя время-код, входом соединенного с выходом первого 22 4временного дискриминатора, третий вход арифметико-логического устройства объединен с первым адресным входом постоянного запоминающего устройства и подключен к выходу счетчика, а четвертый вход арифметиксь-логического устройства соединен с выходом,постоянного запоминающего устройства, второй адресный вход которого подкпючен к выходу цифрового датчика температуры, входом соединенного с выходом кварцевого генератора вВ системе цифровой датчик температуры содержит термозависимый кварцевый генератор, подкпюченный через соединенные последовательно эпемент совпадения и счетчик адреса к входу буферного регистра, умножитепь периода, вход которого подключен к входу цифрового датчика теьеературы, а выход - к второму входу буферного регистра, при этом выход счетчика адреса подключен к выходу цифрового датчика температуры.. Нв фиг. 1 предстввпена функциональная схема системы; на фиг. 2 - временные диаграммы; на фиг, 3 - функциональная схема цифрового датчика температу рыеУстройство содержит первый бпок 1 преобразования, бпок 2 регупируемой задержки, второй бпок 3 преобразования, триггер 4, кварцевый генератор 5, ин- вертор 6, триггер 7 задержки, счетчик 8, первый временной дискриминатор 9, второй временной дискриминатор 10, первый цреобразоватепь 11 время-код, второй преобразователь 12 время-код, арифметико-погическое устройство 13, цифровой датчик 14 температуры, постоянное запоминающее устройство 15, регистр 16. На фиг. 2 изображены временные диаграммы, поясняющие работу предпагаемой системы, где:а - импупьсы на входе первого бпока,нреобрвзования 1;б - сигнвп на первом выходе триггера 4;о - импульс на выходе второго бпока3 преобразования;- импульсы нв выходе кварцевогогенератора 5;- импульсы нв выходе инвертора 6;Е - сигнал нв первом выходе триггера задержки;К - сигнал нв выходе первого временного дискриминатора 9;- сигнвп на выходе второго временного дискриминатора 10;(4) 9 95742210 гдетооц, С но - номинальные значения - дискретность регулируемой эапериодов колебаний кварцевого, соответ держки и преобразователей врественно генератора 5 и термоэависимо- мя-код. го кварцевого генератора 21; В схеме предлагаемой системы стабо, Б - относительные изменения ко билизации задержки не содержится диффелебаний, соответственно кварцевого гене- ренцирующей цепи приводящей к снижению ратора 5 и термоэависимого кварцевого точности системы из-аа изменений пара- .генератора 21 (по отношению к номи- метров от. дестабилизирующих факторов, нальным значениям); а также за счет зависимос 1 и выходногоЦ - коэффициент умножения периода 10 напряже,ния от частоты следования входумножитепвм 17; ных импульсов, которая в реальных сиВ - результат, зафиксированный в стемах не является стабильной, счетчике 1 9 адреса и буферном регистре Использование предлагаемой цифровой 20, системы стабилизации задержки поэволяВвиду того, что значение величин бо 13 ет повысить точность формирования заи Б много меньше единицы, формулу держки, что дает воэможность повысить (3) можно упростить, если учесть, что точность радионавигационных систем с"- -3 о представлением информации в виде вре+ Боменных интервалов, а также повышаетсяо20 достоверность контроля бортовых, иэмеПри этом формула (3) переписывается .Рителей при использовании системы в в виде имитаторах маяков радионавигационныхл систем, Погрешность предлагаемой систеГКО ) ( ) мы по сравнению с известной уменьшает(ном 23 ся в 5-8 раз.Из (5) видно, что показания счетчика19 адреса линейно зависит от относительного изменения частоты колебаний тер- Формупа изобретения моэависимого генератора.Прн использовании в термоэависимом 30 1.Система стаби,лизации задержки,сокварцевом генераторе резонатора с повер- держащая последовательно соединенные нутым У -срезом значения 8+ много первой блок преобразования, блок регулибольше значений бо поэтомУ показание РУемой задеРжки и втоРой блок пРеобРасчетчика 19 адреса однозначно определи- зования, выход которого подключен к вы ют окружающую температуру, что и ис- ходу системы и к первому входу тригге 33цопьэуется в системе дпя адресации по- ра, второй вход которого соединен с вхостоянного запоминающего устройства 15 дом первого блока. преобразования и вхоВ выходной информации постоянного дом системы, кварцевый генератор, вызапоминаюшего устройства 15 учитывает- ход которого подключен к первому входу ся изменение периода колебаний кварце- счетчика о т л и ч а ю щ а я.с я тем, вого генератора 5 в зависимости от темчто, с целью повышения точности, в нее .нературы. введены регистр, арифметико-логическоеТаким образом в предлагаемой систе- Устройство первый и второй преобраэоваме устраняется влияние температурной тели время-код, первый и второй времен- нестабильности кварцевого генератора, ные дискриминаторы, постоянное эапомиКроме того, учитываются временные ин- нанщее устройство, цифровой датчик темтервалы, обусловленные несинхронностью пературы, триггер задержки и инвертор, поступления входных импульсов по отно- вход которого подключен к выходу кварвению к импульсам кварцевого генерато- цевого генератора, а выход инвертора ра что уменьшает погрешность из-еа соединен с первым входом триггера за 30указанной несинхронности в К раз, держки, второй вход которого объединенлс первым входом второго временного дис"о (6) криминатора и псаключен к первому выгъходу триггера подключенного вторым выгде К - коэффициент уменьшения погрев- ходом к первому входу первого временно 33ностисистемы из-за несинхрон- го дискриминатора, второй вход которогоности; . объединен с вторым входом счетчика илс - период колебаний кварцевого ге- подключен к первому выходу триггера эанератора; держки, второй выход которого соединен967422 11с вторым входом второго временногодискриминатора, подключенного выходомк входу второго преобразователя времякод, выход которого соединен с первымвходом арифметико-логического устройства, второй вход которого подключен к выходу первого преобразователя время-код,входом соединенного с выходом первоговременного дискриминатора, третий входарифметико-логического устройства,обтединен с первым адресным входом постоянного запоминающего устройства и подключен к выходу счетчика, а четвертыйвход арифметико-логического. устройствасоединен с выходом постоянного запоминающего устройства, второй адресныйвход которого подключен к выходу цифрового датчика температуры, входом соединенного с выходом кварцевого генератора,122, Система по и. 1, о т л и ч а ющ а я с я тем, что цифровой датчик температуры содержит термозависимый кварцевый генератор, подключенный через соединенные лоследовательно элемент совпадения и счетчик адреса к входу буферного регистра, умножитель периода, вход которого подключен к входу цифрового датчика температуры, а выход - к второму вхо О ду буферного регистра, при этом выходсчетчика адреса подключен к выходу цифрового датчика температуры. Источники информации 15 принятые во внимание при экспертизе 1, Патент США Иф 3092808,кл, 340-1462, 1963,2, Патент франции,Мф 2140713,кл, Н 03 К 5/ОО, Н 03 К 3/00,7,10.80,
СмотретьЗаявка
3256460, 04.01.1981
ПРЕДПРИЯТИЕ ПЯ Г-4421
ЧИСТЯКОВ АЛЕКСАНДР НИКОЛАЕВИЧ
МПК / Метки
МПК: G05B 13/02, G05B 23/00, H03K 5/13
Метки: задержки, стабилизации
Опубликовано: 07.09.1982
Код ссылки
<a href="https://patents.su/8-957422-sistema-stabilizacii-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Система стабилизации задержки</a>
Предыдущий патент: Устройство для задержки импульсов
Следующий патент: Устройство синхронизациии и нормирования импульсных последовательностей
Случайный патент: Устройство для установки комплекта колец шарикоподшипников к сборочному автомату