Аналого-цифровой преобразователь совмещенного интегрирования
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1785075
Автор: Лукьянов
Текст
, Ы 03 М 1/5 СПА ОПИСАН ЗОБРЕТЕН СВИДЕТЕЛЬСТВУ ВТОР(56) Авторское свидетельство СССР М 1695503, кл. Н 03 М 1/52, 1989. (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ СОВМЕЩЕННОГО ИНТЕГРИРОВАНИЯ(57) Изобретение относится к области импульсной техники, в частности к преобразователям напряжения в цифровой код с интегрйрованием входного и.опорного напряжений, может быть использовано в устройствах сбора аналоговой информации систем контроля и управления различных процессов и является усовершенствовани- . ем изобретения по а.с. М (заявка Ь 4768037/24, по которой принято решение о выдаче авторского свидетельства), Целью изобретения является повышение быстродействия. АЦП содержит интегратор с входными ключами и шунтирующим ключом, компаратор, пороговйй элемент, блок формирования времени интегрирования опорного напряжения, делитель напряжения, источник тока, переключатель, триггер, счетчик, блок управления и элементы И и ИЛИ. Новым является введение второго интегрирующего элемента, второго переключателя, дополнительного ключа и токоограничивающего резистивного элемента, благодаря которым дополнительные затраты времени на получение окончательного результата преобразования исключены из времени интегрирования входного напряжения и тем самым достигнуто повышение быстродействия, 1 з.п, ф-лы, 4 ил. ФИзобретение относится к области импульсной техники, в частности, к преобразователям напряжений в цифровой код с интегрированием входного и опорного напряжений,Известен аналого-цифровой преобразователь АЦП, содержащий интегратор, подключенный входом через ключи к вход. ной клемме и источнику опорного напряжения, а выходом - к компаратору, генератор импульсов, счетчик и триггеры.В этом АЦП преобразование выполняется в два такта. Сначала за.Т 1 интегрируетСя ВХОДНОЕ НаПряжЕНИЕ Ох,.а ЗатЕМ За Т 2- опорное напряжение - О, противоположного знака до получения нулевого напряжения прена выходе интегратора. Из уравненияобразования КОхТ 1-КОоТ 2=0 величина= - Т 1 и она соответствует Ох. ФормОхОование Т 1 и преобразование Т 2 в код Хполняется с помощью частоты Ьо генераимпульсов. Поэтому при Т 1=йоЛо и Х=Охвеличина Х= - ЙоОоВремя преобразования в этом АЦПно Тп=Т 1+Т 2 и его уменьшить можно тоза счетуменьшения Т 2, т.к, Т 1 выбираетсусловия обеспечения требуемого козффента подавления помех и не можетуменьшено. Уменьшить Т 2 можно путемличения Оо по сравнению с максимал 1,ны.2 то ко из циь но ОСУДАРСТВЕННОЕ ПАТЕНТ ВЕДОМСТВО СССР ГО ТЕНТ СССР) 1785075 Авеличиной Охп 1=Оп и соответствующего повышения 1 о, если при этом возникающие динамические погрешности не превышают величины кванта АЦП равногоО п 1Л= . При Оо=р Оп и .1=о 1 о и сооо 1 охранится Т 1= - = с - - результат1 оОх . Ох-Чо =-у будет получен о 3 щза время Т 2 =Х/Г=Т 2/ц, т.е. время на получение Х сократилось в ц раз, но оно остается большим, это является недостатком данного АЦП,Этот недостаток устранен в АЦП совмещенного интегрирования.Прототип АЦП совмещенного интегрирования содержит интегратор, вход которого соединен с выходами первого и второго ключей; информационные входы которых являются соответственно шинами опорного и входного напряжений, выход интегратора подключен к первым входам порогового элемента и компаратора, второй вход последнего иэ которых является общей шиной, счетчик, выходы которого являются выходной шиной, вход установки нуля -шиной пуска, блок управления и блок формирования времени интегрирования опорного напряжения, выход которого соединен с управляющим входом первого ключа и первым входом элемента И, второй вход которого соединен с первым выходом блока управления, а выход - со счетным входом счетчика, первый вход блока управления является шиной пуска, второй выход - соединен с управляющим входом второго ключа, трбтий выход - с первым входом блока формирования времени интегрирования опорного напряжения, второй вход которого объединен со вторым входом блока управления и подключен к выходу компаратора, информационный вход и выход третьего ключа подключены соответственно к входу и выходу интегратора, а управляющий вход - является шиной готовности результата преобразования и,подключен к четвертому выходу блока управления, пятый выход которого соединен с первым входом триггера, а первый вход - объединен с первым входом элемента ИЛИ и с третьим входом блока формирования времени интегрирования опорного напряжения, четвертый вход которого объединен с вторым входом элемента ИЛИ и подключен к выходу порогового элемента, второй вход которого соединен с выходами интегрирующего элемента и переключателя, первый и второй информационные входы которого подключены соот ветственно к выходам делителя напряжения и источника тока, входы которых являются шиной опорного напряжения, а управляющий вход переключателя - подключен к единичному выходу триггера, второй вход которого соединен с выходом элемента ИЛИ, вход интегрирующего элемента является общей шиной,Блок формирования времени интегрирования опорного напряжения выполнен на триггере, формирователе импульсов, эле 510 менте И, первом и втором элементах ИЛИ, причем выход триггера является выходом блока, а единичный и нулевой входы соеди 15 20 нены соответственно с выходами элемента И и первого элемента ИЛИ, первый вход которого является третьим входом блока, а второй вход подключен к выходу формирователя импульсов, ьход которого является вторым входом блока и объединен с первым входом элемента И, второй вход которого подключен к выходу второго элемента ИЛИ,первый и второй входы которого являютсясоответственно первым и четвертым входами блока,25 Блок управления выполнен на счетчике,генераторе импульсов, триггере, формирователе импульсов, инверторе, элементах И и ИЛИ, причем первым входом блока являподключен к выходу генератора импульсов, являющегося первым выходом блока, выход переполнения счетчика подключен к нулевому входу триггера и является третьим выходом блока, а выходы старших разрядов счетчика подключены к соответствующим входам элемента И, выход которого подключен к входу формирователя импульсов, выход которого является пятым выходом 40 блока, четвертым выходом которого явллется выход инвертора, вход которого объединен с управляющим входом генератора импульсов и подключен к выходу элемента ИЛИ, первый и второй входы которого лвляются соответственно вторыми входами и выходом блока, а прямой выход триггера подключен к второму входу элемента ИЛИ,В АЦП - прототипе, благодаря формированию напряжения специальной формы Щт) и сравнению его с напряжением Опс) на выходе интегратора в процессе интегрирования входного сигнала, определяется момент начала совмещенного интегрирования Т 21 до окончания Т 1 - времени интегрирования входного сигнала и тем самым существенно уменьшаются по сравнению с аналогамиза,раты времени Т 22, которые необходимы для получения результата преобразованил после окончания Т 1. 50 55 ЗО ется единичный вход триггера и вход установки нуля счетчика, счетный вход которого1785075 счетчике, генераторе импульсов, триггере, 6двух формирователях ил;пульсов, элементах вь Однако, прототип обладает недостатком, состоящим в том, что время Т 22 принимает различные значения в зависимбсти от уровня входного сигнала и Т 22 может быть равно нулю теоретически, т.е. без учета по грешностей элементов, определяющих начало Тг 1, только для двух значений Оха=Оа и Ох=О.Если же учитывать эти погрешности", а также дополнительные погрешности в Ос), 10 возникающее от помех, наложенных на Ох, и которые в момент определения начала Т 21 до окончания Т 1 еще не скомпенсированы, то они приведут к ошибкам определения начала Ты 1 и к соответствующему увелйче нию времени Т 22, которое может иметь значительную величину.и все это снижает " быстродействие АЦП.Кроме того этот недостаток приводит к тому, что из-за наличия времени Т 22 после 20 окончания очередного интегрирования входного сигнала в течение Т 1 дальнейшее интегрирование входного сигнала до начала следующего замера прерывается на время Тга и его значение за это время теряется. 25 ГГоэтому стоит задача по устранению этих дополнительных затрат. времени и получению результатов преобразования, соответствующих непрерывному интегрированию входного сигнала. 30 Данное предложение направленонв решение этой задачи и на устранение недостатка прототипа, оно имеет своей целью повышение быстродействия АЦП совмещенного интегрирования, 35 Поставленная цель достигается тем; что в аналого-цифровой преобразователь совмещенного интегрирования; выполненный по схеме заявки М 4768037 от 1.11.89 г. (положительйое решение от 30.05.90), до полнительно введены второй интегрирующий элемент, четвертый ключ, резистивный элемент и второй переключатель, управляющий вход которого объединен с одноименным входом второго ключа, первый и второй 45 информационные входы подсоединены соответственно к шине входного напряжения и к входу интегратора, а выход через резистивный элемент - к входу второго интегрирующего элемента и к выходу четвертого 50 ключа, соответственно выход и вход кбторых соединены с общей шиной, управляющий вход последнего падсоединей "к первому входу блока управления, четвертый выход которого соединен с третьим входом 55 элемента ИЛИ, а пятый выход - с входом установки исходного состояния счетчика. При этом блок управления выполнен на И и ИЛИ, причем первым входом блока является первый вход первого элемента ИЛИ и входы установки в исходное состояние счетчика и генератора импульсов, счетный вход первого из которых соединен с выходом второго и является первым выходом блока, выход переполнения счетчика подключен к нулевому входу триггера и являетСятретьим выходомблока, а выходы старших разрядов счетчика йодсоединены к соответствующим входам элемента И, выход которого соедийей с входом первого формирователя импульсов, выход которого является пятым выходом блока, четвертым выходом которого является выход первого элемента ИЛИ, который объединен с единичным входом "триггера "вйход "которого является вторым выходом блока и соединен с первым входом второго элемента ИЛИ, второй вход которого является вторым входом блока, а выход через второй формирователь импульсов подсоединен к второму входу первого элбМента ИЛИ.При анализЕ аналогов и поиске прототипа не были обнаружены технические решения, которые содержат прйзйакй;сходйые с отличительнь 1 мй йризЯакамизаявляемого технического решения.В предлагаемом АЦП задача по устранению недостатка прототипа решается путем выполнения- ийтегрироаания входного сигнаЛа пбслебкойчания "очередноготакта Т 1 его измерения в течейие Т 22 с помощью дополнительного интегрирующего элемента и дальнейшей передачи полученной величины этого интеграла интегратору, осуществляющему интегрированиевходного сигнала в следующем такте Т 1 его измерения. Благодаря этому необходимые дополнительные затраты времени Т 22 после Т 1 для получения результата преобразования в каждом такте измерения входного сигнала неоказывают влияние на процесс его интегрййв 4 йия",которое выполняется для каждого такта измерения в течение Т 1, и результаты преобразования будут соответствовать интегралам входного сигнала за эти такты без каких-либо пропусков между ними, что обеспечивает повыШеййе быстродействия АЦП совмещенного интегрирования,На фиг.1, 2 и 3 приведены блок-схемы АЦП, блока управления и блока формирования времени интегрированйяопорного напряжения,АЦП фиг,1 содержит: шины опорного 1 и входного 2 напряжений; общую шину 3; входную шину 4 синхронизации; выходные шины 5 результата преобразования и шинуего готовности; интегратор 7, например палненный на операционном усилителе сконденсатором в цепи обратной связи; компаратор 8 и пороговый элемент 9; источник тока 10 и делитель напряжения 11; триггер 12 и счетчик 13; элементы И 14 и ИЛИ 15; интегрирующие элементы 16 и 17, например вйполненные на койденсаторах, резистивный элемент 18; переключатели 19 и 20, у которых приотсутствии сигнала на управляющем входе замкнуты первый вход и выхдд, а при его наличии замкнуты второй вход и выход; ключи 21, 22, 23 и 24, йервые два из которых имеют резисторы каждый из них при наличии сигнала на управляющем входе замкнут, а при его отсутствии разомкнут; блок 25 формирования времени интегрирования опорного напряжения и блок управления 26,Блок 26, фиг.2, содержит; генератор импульсов 27, счетчик 28, триггер 29, формирователи импульсов 30 и 31, элементы И 32 и ЙЛИ 33 и 34,. Блок 25, фиг.3, содержит: триггер 35, формирователь импульсов 36, элементы И 37 и ИЛИ 38 и 39.На временной диаграмме фиг.4 обозначены: 40 - импульс синхронизации; 41 и 42 - импульсы переполнения счетчика 28 и формирователя 31; 43, 44 и 45 - сигналы на выходах триггеров 29, 35 и 12; 46, 47 и 48 -сигналы на выходах интегратора 7, интегрирующих элементов 16 и 17; 49, 50 и 51 - выходные сигналы компаратора 8, порогового элемента 9 и элемента ИЛИ 34; 52 и 53 - импульсы формирователей 36 и 30 (последний - готовность результата преобразования).В АЦП шина 1 соединена с входами ключа 21, источника тока 10 и делителя 11, шина 2 - с входом ключа 22,и первым входом переключателя 20, шина 3 - с входом и выходом элементов 16 и 17, ключа 24 и с вторым входом компаратора 8, шина 4 -с управляющим входом ключа 24, с первыми входами блока 26 и элемента ИЛИ 15, с третьим входом блока 25 и с входом установки нулевого кода счетчика 13, шина 5 - с выходами последнего, счетный вход которого подсосдинен к выходу элемента И 14, шина 6 - с управляющим входом ключа 23, с третьим входом элемента ИЛИ 15 и с четвертым выходом блока 26; второй выход которого подсоединен куправляющим входам ключа 22 и переключателя 20., первый выход - к второму входу элемента И 14, третий выход - к первому входу блока 25, пятый выход - к единичному входу триггера и к входу установки исходного состояния счетчика 13, второй вход- к выходу компаратора 8 и к второму входу блока 25, выход которого соединен с первым входом элемента И 14 и с управляющим входом ключа 21, четвертый вход - с выходом элемента 9 и с вторым входом элемента ИЛИ 15, выход которого подсоединен к нулевому входу триггера, вы ход которого соединен с управляющим входом переключателя 19, первый и второй входы которого подсоединены к выходам делителя 11 и источника тока 10, а выход - к выходу элемента 16 и к второму входу 10 элемента 9, первый вход которого соединенс первым входом компаратора 8 и с выходами ключа 23 и интегратора 7, вход которого подсоединен к входу ключа 23, к выходам ключей 21 и. 23 и к второму входу переклю чателя 20, выход которого через элемент 18соединен с выходами элемента 17 и выходом ключа 24.. В блоке 26 первым входом является первый вход элемента ИЛИ 33 и входы установ ки в исХодное состояние счетчика 28 игенератора 27, счетный вход первого из которых соединен с выходом второго и является первым выходом блока, выход переполнения счетчика 28 подключен к ну левому входу триггера 29 и является третьим выходом блока, а выходы старших разрядов счетчика 28 подсоединены к входам элемента И 32, выход которого соединен с входом формирователя 31, выход 30 которого является пятым выходом блока,четвертым входом которого является выход элемента ИЛИ 33, который обьединен с единичным входом триггера 29, выход которого является вторым выходом блока и сов динен с первым входом элемента ИЛИ 34,второй вход которого является вторым вхо, дом блока, а выход через формирователь 30подсоединен к второму входу элемента ИЛИ 33.40 Предлагаемыми АЦП работает следующим образом, Как и в прототипе интегрирование входного напряжения 9 х выполняется в течение времени Т 1, которое формируется с помощью счетчика 28 по им пульсам частоты 1 генератора 27.Емкость счетчика 28 равна цКо, гдео = , Оо - опорное напряжение, Оп 1 -ОоОвмаксимальное значение Ох, и импульсы 41 50 его переполнения возникают черезТ 1=сйоЛПо этим импульсам выполняются такты измерения Ох, в течение которых Ох проходит через ключ 22, замкнутый сигналом 43 и преобразующий напряжение Ох в 55 Охток 1 х= - , Ток Тх интегрируется интеграВтором 7, который устанавливается в нулевое состояние с гомощью ключа 23, шунтирующего его конденсатор, по сигналу 53 готов1785075 10 10 новый код Х результата преобразования после установки его в исходное состояние им 15 20 где Л= - квант АЦГ 1.О п 1ЙоПри наличии в предыдущем такте измерения времени Т 22, которое уже относится к началу выполняемого нового такта измерения, входное напряжение Ох с помощью пености результата преобразования прошедшего такта измерения Ох.В текущем такте Т 1 на выходе интегратора 7 появляется напряжение 46, равное Оп(с)=Тки, а на выходе компаратора 8 появится сигнал 49, Напряжение 47 на элементе 16 и на втором входе порогового элемента 9 будет равно Ос(т)=-Од, где Од - напряжение делителя 11, выход которого подключен к элементу 16 с помощью переключателя 19, в течение времени То 1 до появления импульса 42 формирователя 31, срабатывающего при смене определенного кода в старших разрядах счетчика 28,Величина этого времени выбирается равной; 1 О 1 = 11 - -11 = (1 -- ) Т 1,1 1 Ц Ц а величина напряжения Импульс 42 устанавливает в единичное состояние триггер 12, его сигнал 45 с помощью переключателя 19 подключает к элементу 16 истсчник тока 10, напряжение 47 на котором начинает изменяться по линейному закону со скоростью Ч:Ои(т)=Од(1-Чс). Величина Ч выбирается из условия, чтобы к окончанию Т 1 Оо(Т 1)=0, и она обеспечивается соответствующими величинами тока источника 10 и емкости элемента 16.Этому условию соответствует величина Ч: При Ох=Оп через время ТО 1 на выходе интегратора 7, благодаря выбору соответствующего коэффициента интегрирования,1 4 образуется напряжение Оп(То 1)=Оп(1- - ), .Ц т.е. напряжение, равное -Од, и произойдет срабатывание порогового элемента 9, Для других значения Ох это произойдет позже при равенстве Оп(т)=Оп(1). 5С выхода элемента 9 сигнал 50 установит через элемент ИЛИ 15 в нулевое состояние триггер 12 и через элементы ИЛИ 39 и И 37 в единичное состояние триггера 35. Снятие сигнала 45 в триггере 12 отключает 5 источник тока 10 от элемента 16, на котором восстанавливается напряжение -Од, С появлением сигнала 44 на выходе триггера 35 подключается к интегратору 7 с помощью 25 30 35 40 5 0 ключа 21 опорное напряжение Оо, преобразованное им в ток 1 о=Оо/К, Так начинается совмещенное интегрирование токов (1 х,)= Ох - ОойОдновременное с этим сигнал 44 разрешает работу элемента И 14, через который импульсы 1 генератора 27 поступают на счетный вход счетчика 13, где формируется пульсом 42. Совмещенное интегрирование продолжается в течение времени Т 21 до окончция Т 1, когда по снятию сигнала 43 напряжение Ох отключается от интегратора 7, оставшееся напряжение на котором разынтегрируется до нуля напряжением Оо за время Т 22, В течение этого времени, как и в Т 21, в счетчик 13 будут поступать импульсы 1 и в нем будет сформирован окончательный результат преобразования Х=Т 2 т, где Т 2=(Т 2+Т 22)"- время, равное длительности сигнала 44. Это время Т 2 заканчивается по снятию сигнала 49 в компараторе 8, по которому формируется формирователем 36 импульс 52, который устанавливает через элемент ИЛИ 38 нулевое состояние в триггере 35.Снятие сигнала 49 или сигнала 43, если на выходе компаратора 8 к окончанию Т 1 имеет место нулевой уровень сигнала 49, в элементе ИЛИ 34 запускает формирователь 30. Длительность его импульса 53 превышает длительность импульса 52 и этот импульс информирует по шине 6 с готовности нового результата преобразования Х в счетчике 13 и на шине 5. Он же используется для установки в нулевое состояние интегратора 7 (с помощью ключа 23) и триггера 12 (через элемент ИЛИ 15).Если в выполняемом такте измерения интегоирование Ох началось сразу с начала Т, т.е, в предыдущем такте Т 12=0, то заряд конденсатора в йнтеграторе 7 от О за время Т скомпенсирован зарядом от Оо за время Т 2, откуда Т 1 Т 2 =О, ИспольОх ОоЙозуя значения Т 1= С 1 и Т 2=Х/т, получим Ох Ох, ОхХ= о И,= И,= Оо Овреключателя 20 на время Т 22 отсутствия сигнала 43 подключается к интегрирующему элементу 17 через резистор 18, величина сопротивления которого равна й. Интегрирующий элемент 17 получает заряд О= 5х0Т 22, который с появлением сигнала 43 в течейие последующего времени передается в конденсатор интегратора 7, так как переключатель 20 подключает резистор 18 10 и входу йнтегратора 7. Поэтому за время Т 1 общий заряд конденсатора интегратора 7 будет равен:0+ - (Т 1 - Т 22) = Т 22+Ох . Охй ., Я+(Т 1 - Т 22) - 0" Т 1и соответствовать величине получаемой 20при непрерывном интегрировании Ох в течЕниЕ Т 1,Благодаря этому независимо от наличияили отсутствия Т 22 от предыдущего тактаизмерения Ох в текущем такте будет получен результат преобразования Х=Ох/ Ь,который соответствует измерению входного напряжения за время Т 1, и между отдельными тактами интегрирования нет потерьвремени Т 22; присущих прототипу. 30В предлагаемом АЦП сохранен режимработы, обеспечивающий прерывание совмещенного интегрирования при срабатывании компаратора 8 до окончания Т 1. Нафиг,4 этот такт работы показан после второго импульса 41, В этом случае сигнал 44григгера 35 снимается и продолжается интегрирование только Ох, а затем по окончанию Т 1 вновь устанавливается в единичноесостояние триггер 35 импульсом 41, проходящим через элементы ИЛИ 39 и И 37.В АЦП сохранен также режим запускаегов работу по импульсу 40 внешней синхронизации, по которому выполняемый тактизмерения прерывается и начинается новое 45измерение за время Т 1, начиная с этого момента времени (см, фиг.4 после третьего импульса 41).По импульсу 40 устанавливаются нулевые коды в счетчике 13 и 28 и в триггере 12 50(через элемент ИЛИ 15), устанавливаютсяисходные состояния в генераторе 27, на элемент 17 (с помощью ключа 24) и в интеграторе 7 (с помощью ключа 23 сигналом 40,прошедшим через элемент ИЛИ 33), последний устанавливает в единичное состояниетриггер 29 и его сигнал 43 подключает спомощью ключа 22 напряжение Ох к интегратору 7. Так начинается новый такт измерения Ох за время Т 1 по.импульсу внешней синхронизации.Таким образом в отличие от прототипа, в котором каждый такт измерения Ох кроме времени интегрирования Т 1 может содержать дополнительное время Т 22 для всех значений Ох кроме Ох=0 и Ох-Ощ, (для них необходимо, условие отсутствия помехи, положенной на Ох, и тем самым время преобразования равно Т;-Т 1+Т 22, предлагаемый АЦП для каждого такта измерения Ох имеет время преобразования Тл=Т 1 и между этими тактами измерения нет пропусков времени, присущих прототипу, когда не выполняется интегрирование Ох, тем самым достигнуто повышение его быстродействия,Предложенный АЦП совмещенного интегрирования решает поставленную перед ним задачу и устраняет недостаток прототипа, по сравнению с которым достигнуто повышение быстродействия.Формула изобретения 1. Аналого-цифровой преобразователь совмещенного интегрирования, содержащий интегратор, вход которого соединен с выходами первого и второго ключей, информационные входы которых являются соответственно шинами опорного и входного напряжений, выход интегратора подключен к первым входам порогового элемента и компаратора, второй вход последнего из которых является общей шиной, счетчик, выходы которого являются выходной шиной, вход установки нуля - шиной синхронизации, блок управления и блок формирования времени интегрирования опорного напряжения, выход которого соединен с управляющим входом первого ключа и первым входом элемента И, второй вход которого соединен с первым выходом блока управления, а выход - со счетным входом счетчика, первый вход блока управления является шиной синхронизации, второй выход соединен с управляющим входом второго ключа, третий выход - с первым входом блока формирования времени интегрирования опорного напряжения, второй вход которого объединен с вторым входом блока управления и подключен к выходу компаратора, информационный вход и выход третьего ключа подключены соответственно к входу и выходу интегратора, а управляющий вход является шиной готовности результата преобразования и подключен к четвертому выходу блока управления, пятый выход которого соединен с первым входом триггера, а первый вход объединен с первым входом элемента ИЛИ и третьим входом блока формирования времени интегрирования опорного напряжения, четвертый вход которого объединенс вторым входом элемента ИЛИ и подключен к выходу порогового элемента, второй вход которого соединен с выходами интегрирующего элемента и переключателя, первый и второй информационные входы 5 которого подключены соответственно к входам делителя напряжения и источника тока, входы которых являются шиной опорного напряжения, а управляющий вход переключателя - подключен к единичному выходу 10 триггера, второй вход которого соединен с выходом элемента ИЛИ, вход интегрирующего элемента является общей шиной, о тл и ч а ю щ и й с я тем, что, с целью и о в ы ш е н ия быстродействия, в него допол нительно введены второй интегрирующий элемент, четвертый ключ, токоограничивающий резистивный элемент и второй переключатель, управляющий вход которого объединен с одноименным входом второго 20 ключа, первый и второй информационные входы - подсоединены соответственно к шине входного напряжения и входу интегратора, а выход через токоограничивающий резистивный элемент подключен к. входу 25 второго интегрирующего элемента и выходу четвертого ключа, соответственно выход и вход которых соединены с общей шиной, управляющий вход четвертого ключа обьединен с первым входом блока управления, 30 четвертый выход которого соединен с третьим входом элемента ИЛИ, а пятый выход - с входом установки исходного состояния счетчика,2. Преобразователь по и. 1, о т л и ч а ющ и й с я тем, что блок управления выполнен на счетчике, генераторе импульсов, триггере, двух формирователях импульсов, элементах И и ИЛИ, причем первым входом блока является первый вход первого элемента ИЛИ и вход установки в исходное состояние счетчика и управляющий вход генератора импульсов, выход которого соединен со счетным входом счетчика и является первым выходом блока, выход переполнения счетчика подключЕн к нулевому входу триггера и является третьим выходом блока, а выходы старших разрядов счетчика подсоединены к соответствующим входам элемента И, выход которого соединен с входом, первого формирователя импульсов, выход которого является пятым выходом блока, четвертым выходом которого является выход первого элемента ИЛИ, который соединен с единичным входом триггера, выход которого является вторым выходом блока и соединен с первым входом второго элемента ИЛИ, второй вход которого является вторым входом блока, а выход через второй формирователь импульсов подсоединен к второму входу первого элемента ИЛИ.1785075. орректор Е.Папп едакт Заказ 4370 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 С остав Техред ль Л.ЛукьяновМорге нтал
СмотретьЗаявка
4908542, 06.02.1991
ВСЕСОЮЗНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ЭЛЕКТРОМЕХАНИКИ
ЛУКЬЯНОВ ЛЕВ МИХАЙЛОВИЧ
МПК / Метки
МПК: H03M 1/52
Метки: аналого-цифровой, интегрирования, совмещенного
Опубликовано: 30.12.1992
Код ссылки
<a href="https://patents.su/8-1785075-analogo-cifrovojj-preobrazovatel-sovmeshhennogo-integrirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь совмещенного интегрирования</a>
Предыдущий патент: Преобразователь тока в интервал времени
Следующий патент: Аналого-цифровой преобразователь
Случайный патент: Касса для сбора платы за проезд