Номер патента: 1674362

Авторы: Голубцов, Жилин, Пархоменко, Харламов

ZIP архив

Текст

(51)5 Н 03 К 23/48 ОСУДАРСТВЕННЫЙПО ИЗОБРЕТЕНИЯМПРИ ГКНТ СССР МИТЕТОТКРЫТИ МЩ Ф щ ПИСА ИЗОБРЕТ ТОР:КОМУ :ИДЕЕЛС У(56) Авторское свидетельство СССРВ 1529446, кл, Н 03 К 23/48, 08.04.88.Справочник, Применение интегральныхмикросхем в электронной вычислительнойтехнике. / Под ред. Б. Н, Файзулаева, Б. В.Тарабрина, М,: Радио и связь, 1987, с. 35,рис. 3.21.(57) Изобретение относится к импульсной и вычислительной технике и может быть использовано в устройствах автоматики, телемеханики, измерительной и вычислительной техники, в узлах и блоках деления частоты на 2,5 и 10 с повышенной ремонтопригодностью на этапе эксплуатации этих устройств. Устройство отличается тем, что, с целью повышения ремонтопригодности, оно, кроме триггеров 8.1-8.4 разрядов и двух элементов И-НЕ б и 7, дополнительно содержит резервный разряд с триггером 8.5 и двумя3 25 30Г" О 40 / элементами И 10,4 и 1,2, первый разряд дополнительно содержит элемент И/И-НЕ 9.1, элемент И 10.1 и элемент 2 И-ИЛИ 17,1, второй разряд дополнительно содержит элемент И - И - НЕ 9,2 два элемента И - ИЛЛ 13.1 и 14.1, элемент И,10,2, элемент И-НЕ 15.1, элемент ИЛИ-НЕ 17.1, элемент 2 ИИЛИ 17,2, третий разряд дополнительно со держит элемент И/И - НЕ 9.3, два элемента И - ИЛИ 13,2 и 14.2, элемент И 12,2 и элемент 2 И - ИЛИ 17.3, четвертый разряд допапниИзобретение относитсяимпульсной нВычислительной технике, в частности к импульсным счетчикам-делителям с коэфициентом деления на 2,5 и 10, и может быть применено в устройствах промышленной ЯВТОМЯТИКИ И ВЫЧИСПИТВЛЬНОЙ ТЕХНИКИ,Цепыа изобре-;ения явпяетс повышение ремонтопригодности устройства путем вклачения в его структуру резервного триггера и средств авпма;ичес;Ой рекон;Ригу- рации работоспособной структуры,На чертеже приведена структурная схма предлагаемого счет вка-делителя,Счетчик-делитель содержит аснсвные1 - 4 и резервный 5 разряды, первый 6 и второй 7 элементы И-НЕ, триггеры 8,1 - 8.5 разрядов, элементы И/И-Н : :9,1-9,4 разрядов, элементы И 10,1, 10,2, 0,3 и 1 О.4 разрядов, вторые 11." и 1.2 элеманты И соатветствуощих разрядов, третьи элементы И 12,1-12.2 соатветствугащий разрядов., первые 13.1 - 13.3 и Вторые 14,1 и 14,2 элементы И - ИЛИ саатвествуощих разрядов, элементы И - НЕ 15,1 и 15.2 разрядов, элементы ИЛИ - НЕ 16.1 и 16,2 разрядов, элементы 2 И-ИЛИ 17.1- 17.4 разрядов.Первый синхрс вход 18 устройства сае" динен с первым входом элемента И О, и вторым входом первой структуры И элемента И-ИЛИ 14,1, Входь 19 и 20 установки В "0" устройства соединены соответственна с первым и вторым входами эпемен.га И-НЕ 6 устройства. Вход 21.1 разрешения рабаты первого оазряда соединен с входами элемента И/И - НЕ 9.1, Входы 21,221,4 разрешения работы втааага - четвертога разрядов устройс- Ва соединены с вторыми Входами сООтветс 1 вузощих им элемснтав И/И-НЕ 9,2 - 9,4, Второй синхровход 22 у"- тройствя соедин 8 н с первым ВхОдОм второй структурь И элемента И-ИЛИ 1.1, вгорым входом первой структуры И элемента ИИЛИ 14.2, первым входом второй с 1 руктуры И элемента И - ИЛИ 3,3 и втооым Входом элемента И 10,4, Входы 23 и 24 установки в тельно содержит элемент И/И-НЕ 9.4, три элемента И ".0,3,11,1 и 12,2,:лемент И-ИЛИ 13.3, злеменг И-НЕ 15,2, элемент ИЛИ-НЕ 16,2 и элемент 2 И-ИЛИ 17,4 с соответствугощими канстоуктивными связями. Тяк 08 техническа 8 р 8 ш 8 ни 8 позволяет Восстановить роба гаьп;собнасть устраист Ва паи От" . казе одного из основных разрядов 1 - 4 путем подачи управляющего нулевого пот 8 нцияла ня соответствующий управляющий ВхоД:1,1-21.4, 1 ил., 1 табл. 3" устройства соединены соответственно с первым и вторь:,м Входами элемента И - НЕ Вь,ход элемента И - НЕ 6 устройства соеДинен с 1 "входом триггера 8.1, инв 8 рс ным входом элемента ИЛИ - Н.: 16,1, перяьм;:.ходом элемента И 12,2, инверсным входом эпеменлга ИЛИ - НЕ 16.2 и Б 1-входом триггера 8,5, Выход элемента И-НЕ 7 устрайства соединен с 81-входам триггера 8,5, вгарым входом элемента И - НЕ 15.4, инверсным входом элемента И 12.3., вторым входом элемента И 12,2 и инверсными входами элементов И-НЕ 5,1, И 12,1 и 51-входом триггера 8.1,Прямой Выход элемента И/И-НЕ 9.1 соединен с втарьм входом элемента И 10,1,вторым входам первой структуры И элемента 2 И-ЛЛИ 17,1, первым входом элемента И20 12,1 и первым ВхоДам эп 848 нта И/И-НЕ 9,2, Инверсный выход элемента И/И - НЕ 9.1 соединен с первым входом второй структуры Л элемента 2 И-ИЛИ 17,1, первым входам элемента И - НЕ 5,1, входом первой структуры И элемента И-ИЛИ 13,1 и первым входом первой структуры И элемента И - ИЛИ 14.1. Выход элемента И 10.1 соединен со счетным входом триггера 8,1, г.рямой выход катарага соединен с первым В;Одам первой структуры И элемента 2 И - ИЛИ 17.1.Прямой выхадэлемента И/И-НЕ 9,2 соединен с В;орым входом первой структуры И элемента 2 И - ИЛИ 17,2, первым входом элемента И/И - НЕ 9,3 и вторыми Входами вторых структур И элементов И - ИЛИ 13.1 и 14,1. Инверсный выход элемента И/И - НЕ 9,2 соединен с первым входом второй структуры И элэмента 2 И-ИЛИ 17,2, г",ервым Входом первой структуры И элемента И - ИЛИ 13.2 и первым Входам первой структуоы И элемента ИИЛИ 14,2. Выход элемента Исоединен с вгарым входам элемента ЛЛИ - НЕ 16,1, выхсд которого;.Оедиьей с 81-входом трипера 6.2, Выход зпемента .- НЕ 15. соединен с 51-входам пг ера 8,2.5 10 15 20 25 30 35 40 50 Выход элемента И - ИЛИ 13.1 соединен с 1-входом триггера 8,2, счетный вход которого соединен с выходом элемента И-ИЛИ 14.1. Прямой выход триггера 8,2 соединен с вторым входом второй структуры И элемента 2 И-ИЛИ 17.1 и первым входом первой структуры И элемента 2 И-ИЛИ 17,2,Прямой выход элемента И - И-НЕ 9.3 соединен с вторым входом первой структуры И элемента 2 И - ИЛИ 17.2, первым входом элемента И/И - НЕ 9.4, входом второй структуры И элемента И-ИЛИ 13.2, вторым входом второй структуры И элемента И-ИЛИ 14.2 и первым входом элемента И - КЕ 15.2 и вторым входом элемента И 10.3. Инверсный выход элемента И/И-НЕ 9.3 соединен с первым входом второй структуры элемента 2 И-ИЛИ 17.3, первым входом элемента И 12.3 и первым входом первой структуры И элемента И-ИЛИ 13,4, Выход элемента И -ИЛИ 13.2 соединен с 1-входом триггера 8.3, счетный вход которого соединен с выходом элемента И - ИЛИ 14.2, Выход элемента И 12,2 соединен с В 1-входом триггера 8,3,прямой выход которого соединен с вторым входом второй структуры И элемента 2 ИИЛИ 17.2 и первым входом первой структуры И элемента 2 И - ИЛИ 17.3.Прямой выход элемента И/И-НЕ 9,4 соединен с вторым входом первой структуры И элемента 2 И-ИЛИ 17,4, вторым входом , второй структуры И элемента И-ИЛИ 13.3 и третьим входом элемента И 11.1, Инверсный выход элемента И/И-НЕ 9,4 соединен с первым входом второй структуры И эле- мента 2 И - ИЛИ 17,4 и первыми входами элементов И 10,4 и 11.2. Выход элемента И 10.3 соединен с Я 2-входом триггера 8.4, счетный вход которого соединен с выходом элемента И - ИЛИ 13.3, Выход элемента И 11.1 соединен с Я 2-входом триггера 8.4, Я 1- и 31-входы которого соединены соответственно с выходами элементов ИЛИ-НЕ 16,1 и И - НЕ 15,2. Выход элемента И 12.3 соединен с вторым входом элемента ИЛИ-НЕ,16,2. Прямой выход триггера 8.4 соединен с первым входом первой структуры И элемента 2 И-ИЛИ 17,4, вторым входом второй структуры И элемента 2 И-ИЛИ 17.3 и пер вым входом элемента И 10.3,Выход элемента И 10;4 соединен со счетным входом триггера 8,5, 32-вход которого соединен с выходом элемента И 11,5. Прямой выход триггера 8.5 соединен с вторым входом второй структуры И элемента2 И-ИЛИ 17,4 и В 2-входом триггера.8.5. Выход элемента 2 И - ИЛИ 17.1 является первым информационным выходом 25.1 ус-, тройства. Выход элемента 2 И - ,ИЛИ 17.2 является вторым информационным выходом 25.2 устройства и соединен с вторым входом элемента И 11,2, первым входом элемента И 11,1, вторым входом первой структуры И элемента И-ИЛИ 13.3 и первым входом второй структуры И элемента И-ИЛИ 14.2. Выход элемента 2 И - ИЛИ 17.3 является третьим информационным выходом 25.3 устройства и соединен с вторым входом элемента И 11,1 и третьим входом элемента И 11.2. Прямой выход элемента 2 И - ИЛИ 17.4 является четвертым информационным выходом 25,4 устройства, Инверсный выход элемента 2 И-ИЛИ 17,4 соединен с первым входом второй структуры И элемента И - ИЛИ 13.1 и вторым входом первой структуры И элемента И-ИЛИ 13,2Разряды. 1-4 являются основными разрядами счетчика-делителя, реализующими его основное функциональное назначение в устройствах автоматики, телемеханики и вычислительной техники.Разряд 5 является резервным разрядом счетчика-делителя находящимся в "горячем" резерве, и предназначен для восстановления работоспособности устройства при отказе одного из основных разрядов 1 - 4.Элементы И-НЕ 6 и 7 обеспечивают надежность срабатывания устройства при его ,становке в "0" и "9" путем выработки соответствующего сигнала при наличии двух одноименных управляющих сигналов и согласования уровня входных сигналов с уровнем логической единицы и логического нуля "внутри" устройства,Триггеры 8,1 - 8,5 являются основными элементами памяти в счетчике-делителе, реализующими функцию накопления информации в соответствии с заданным входной логикой устройства алгоритмов функционирования,Элементы И/И - НЕ 9.1 - 9.4 осуществляют выработку сигналов настроечной функции, управляющей работоспособной структурой счетчика-делителя, в зависимости от исправного (неисправного) состояния его разрядов 1-4,Элемент И 10.1 осуществляет коммутацию тактового импульса с синхровхода 18 устройства на счетный вход триггера 8,1 в случае его исправного состояния. При неисправном состоянии разряда 1 элемент И 10.1 закрыт нулевым потенциалом с прямого выхода элемента И/И-НЕ 9,1Элемент И 10.3 пропускает на свой выход сигнал установки в,"0" триггера 8.4 в случае исправного состояния разрядов 1-3 устройства,Элемент И 10,4 пропускает на свой выход сигнал тактового импульса с синхровхо да 22 в случае отказа одного из разрядов 1-4, вкльочая тем самым в работоспосабну 1 а Структуру устройства триьтер 8,5,Элемент И 11.1 пропускает на свой ВыхОД сиГнал устаноВки В "1" триГГ 80 а 8,4 В Случае исправноГО состояния разрядов 1-4 устройства.Элемент И 11,2 пропускает на свой вц- хОД сиГнал установки ь "1" триГГера 8,5 В счетном режиме при отказе четвертого разряда устройства,Элемент И 12,1 пропускает на свой выход сигнал установки в "О" триггера 8,2 пай установке устройства в 9" в случае исправного состояния разряда 1 устройства,Элемент И 12,2 пропускает на свой вы- хОД сиГнал установки В О триггера 8.3 прР 1 установке устройства в "9" в случае неисправного состояния три 1 тера 8,1.Элемент И 12,3 пропускает на свой выход сиГнал установки В "О" триггера 8,4 в случае неисправного состояния одного иэ разрЯДОВ 1 - 3 при установке устройства ь состояние "9",Элементы И - ИЛИ 13.-13,3 разрядов обеспечИвают каммутаци 10 сигналОв на входы триггеров 8.2 и 8,3 и на счетньй вход триггера 8,4 при саответст 11 у 1 ощеь 1 работоспособной структуре устройства,Элементы И - ИЛИ 4,1 и 14,2 разрядов обеспечивают коммутацию синхросигналав на счетные входы триггеров 8,2 и 8,3 в соответствии с существу 10 щей работоспособной структурой устройства,Элемент И - НЕ 15.; пропускает на свой Вы)(ад сиГнал устанавк 13 втриГГера 8,2 Б режиме установки устройства в "9" В случае отказа разряда 1,Элемент И - НЕ 15,2 пропускает на свой вы;(од сигнал установки В "1" трип ера 8,4 В режиме установки устройства В сост 051 ние "9" В случае исправногс состояния разрядов 1 - 4 устройства.Элементы ИЛИ - НЕ 16,1 и 1 б 2 пропускают на сВОи ВВ 1 хады сиГ 1 влы установкР Б "О" соответствующих триггеров 8,2 и 8,4 лиежиме установки В О у трайства, либо в режиме ега установки в состояние и 911Элементы 2 И-ИЛИ 17,1-17,4 разрядов Осуществляют каммут-цис сигналов с грямых выадов три 1 теров 8,1-8,5 на Выходы 25,1 - 25,4 устройства в зависимости от исправного неисправнага) со:таяния саответ - ствующега разряда 1-4, или хотя бц О, Гого из разрядов 1-.4,ВхОДы 18 и 22 устройства лВляОтся СО" ответственно первым и вторым синхравходами устройства,Входы 19 и 20 явля 1 отся входами установки в "О" устройства.Входы 21.1 - 21,4 Являьотся управляющими входами разрешения работы соответству 1 ощих разрядов устройства. В случае отказа какого-либо из разрядов на соответствующий вход 21 подается сигнал логичес:.(Ого нуля.Входц 23 и 24 являются входами установки в "9" устоойства,Выходы 25.1-25,4 являются соответствующими первым - четвертым инФормацианньми вьходами устройства.Счетчик-делитель работаст следующимобразам,Для установки счетчика-делителя в нулевое состояние на входы 19 и 20 одновременна подаются сигналы логической единицы. Вэтом случае на выходе элемента И - НЕ бформируется СИГнал лаГиВскага нуля, кОтОрый по входам Я 1 триггеров 8,1-8.5 устанавливает их в ну 18 Вас состояние,Установка счетчика-делителя в состояние "9" производится следующим образом.В случае исправнога состояния разрядов 1 -4 при одновременном появлении единичных логических уровней сь.гналав на входах23 и 24 в единичное состояние устанаВлиВа 1 атся трйггеры 8.1, 8.4 и 8.5, а триггеры 8,2 и8,3 аста 10 тся в нулевом состоя 11 ии. Зто происходит потому, чта нулевой логическийуровень сигнала. сФормированный на выходе элемента И-НЕ 7, поступает на Я 1-входтриггера 8,5, на инверснь,й вход элементаИ - НЕ 15,2 и далее на вход 51 триггера 8.4,на вход элемента И 12,2 и далее - на Я 1-Входтриггера 8.3, на инверсный вход элементаИ-НЕ;5.1 и И 12,1 и на В 1-входтриггера 8.2,и на 81-вход триггера 8.1. В случае неиспраВР 10 сти ОД 1 о "с из Оазрядав происходитперестройка работоспособности структурысчетчика-делителя и установка в состояние"9" происходит другим путем, Рассмотримпример, когда произошел отказ 1 разряда.В этом случае на вход 21.1 годается сигналнулевага ла Ическаго уровня, который приводит к изенени 10 сигналов на прямых и .инвеаснь 1 х Выходах элементов И/И - НЕ 9.1 -9.4. На их прямых выходах будет сформирован сигнал нулевага логического уровня, ана инверсных - вь 1 сакого логического уровня,11 рР вгаю установка в состояние "9" произойдет следующим образом, Триггеры 8,2и 8.5 установятся в састоянье логическойединицы на их пр 51 иых выходах, а триггеры8,3 и 8,4в нулевое логическое состояние,так как нулевой логический уровень сигналарез элемент И 12.2 - на В 1-вход триггера 8,3 и через элемент И - НЕ 15.1 - на 31-вход триггера 8,2Предлагаемый счетчик-делитель может , работать в трех режимах: в режиме двоичнодесятичного счетчика; как счетчик-делитель выходного импульса на 10 со скважностью 2, и как счетчик-делитель на 2 и 5,При использовании предлагаемого счетчика-делителя в качестве двоично-десятичного счетчика вход 22 (С 2) внешне соединяется с выходом 25.1. На входах 21,1 - 21.4 при исправном. состоянии основных разрядов 1-4 должен присутствовать сигнал логической единицы, а на входах 19, 20 и 23, 24- сигналы логического нуля, На вход 18 (С 1)поступают счетные импульсы и счетная последовательность реализуется в соответствии с таблицей истинности.Логическая ветвь подсчета поступающих импульсов в случае исправного состояния разрядов 1 - 4 будет следующей: с входа18 устройства через элемент И 10.1- на счетный вход триггера 8.1, состояние сигнала на прямом выходе триггера 8,1 (и его изменения) через первую структуру И элемента 2 И-ИЛИ 17.1 поступает на выход 25.1устройства и через соединение 25,1 22 и 20 вторую группу входов элемента И-ИЛИ 14. 1- на счетный вход триггера 8,2; состояние сиг нала (и его изменения) на выходе триггера 8.2 через первую структуру И элемента 2 ИИЛИ 17,2 поступает на выход 25.2 устройства и через вторую структуру И элемента И-ИЛИ 14,2 на счетный вход триггера 8.3; 35 состояние сигнала (и его изменения) на выходе триггера 8,3 через первую структуру И , элемента 2 И - ИЛИ 17,3 поступает на выход 25.3 устройства и, через вторую структуру И.элемента И - ИЛИ 13.3 на счетный вход триг гера 8.4;В случае отказа какого-либо из основных разрядов 1-4 в предлагаемом счетчике- делителе происходит реконфигурация работоспособной структуры. Рассмотрим 45 пример подсчета импульсов при отказе первого разряда. В этом случае на вход 21.1 подается сигнал нулевого логического уровня, что приводит к смене состояний сигналов на прямых и инверсных выходах 50 элементов И(И-НЕ 9.1-9,4. В результатеэтого подсчет импульсов в предлагаемом счетчике-делителе производится по следующей логической ветви: с входа 18 устройствачерез первую структуру И элемента И-ИЛИ 14.2 - на счетный вход триггера 8.2, Состояние сигнала (и его изменения) с выхода триггера 8.2 через вторую структуру И элемента 2 И-ИЛ И 17.1 поступает на выход 25,1 устройства и через соединение 25.1 и 22,первую структуру И элемента И-ИЛИ 14.2 на счетный вход триггера 8,3; состояние сигнала на прямом выходе триггера 8,3 (и его изменению) через вторую структуру И элемента 2 И-ИЛИ 17.2 поступае г на выход 25,2 устройства и через вторую структуру И элецента И-ИЛИ 13,3 на счегный входтриггера 8,4; состояние сигнала на прямом выходе тригг;ра 8,4 (и его изменения) через вторую структуру И элемента 2 И - ИЛИ 17.3 пос. упает на выход 25.3 устройства и через элемент И 10.4 на счетнь,й вход триггера 8,5; состояние сигнала на прямом выходе триггера 8,5 (и его и, менения) через вторую с 1 руктуру И элемента ",Р-ИЛИ 17,4 поступает ча вь 1 хя;25,4 уст ройства,При использовании предлагаемого счетчика-,гелителя в режиме.:,е: ения выхсдного импульса нэ0 со скваж 1 йстью 2 выход 25,4 устройства внешне соединяется с входом 8, а входные импульсы счета (деления) подаются на вход 22 устройства. Требуемый сигнал снимается с выхода 25.1 устройства, В лу ае исправнсго состояния основных разрядов 1 - 4 логическая ветвь ,одсчета импульсов будет следующей: с входа 22 устройства через вторую структуру И элемента И- ИЛИ 14.1 - на счетный вход триггера 8.2; сигнал с вь;хода тоиггера 8.2 через пц вую структуру И элемента 2 И-ИЛИ 17.2, вторую структуру И элемента И-ИЛИ 14,2 - ча счетный вход триггера 8,3; сигнал с выхода триггера 8,3 через первую структуру И элемента 2 И-ИЛИ 17.3, вторую структуру И элемента И - ИЛИ 13.3 - на счетный вход триггера 8,4; сигнал с выхода триггера 8,4 через первую структуру И элемента 2 И - ИЛИ 17.4 на выход 25.4 и через соединение 25,4 ы 18, элемент л 10. - на счетный вход триггера 8.1; сигнал с выхода триггера 8.1 через первую структуру И элемента 2 И - ИЛИ 17.1 - на выход 25.1 устройства.Рэссмотрим логическую ветвь подсчета импульсов в этом режиме работы предлагаемого счетчика-делителя при отказе второго разряда, В этом случае на вход 21.2 подается сигнал нулевого логического уровня, который приводит к смене состояний сигналов на прямых и инверсных выходах элементов И/И - НЕ 9.2 - 9,4. Следовательно, логическая ветвь подсчета импульсов будет следующсй, с входа 22 устройства через первую структуру И элемента И - ИЛИ 14,2 - на счетный вход триггера 8.3; сигнал с выхода триггера 8,3 через вторую группу входов злэмснта 2 И-ИЛИ 17.2 поступает на выход 25.2 устройства и через первую структуру И элемента И - ИЛИ 13,3 на счетный вход триггера 8.4; сигнал с выхода триггера 8.4 через вторую структуру И элемента 2 И - ИЛИ 17.3поступает на выход 25.3 устройства и через элемент И 10.4 на счетный вход триггера 8.5; сигнал с выхода триггера 8,5 через вторую структуру И элемента 2 И-ИЛИ 17.4 поступает на выход 25,4 устройства и через соединение 25.4 О 18, элемент И 10.1 на счетный вход триггера 8.2; сигнал с выхода триггера 8.1 через первую структуру И элемента 2 ИИЛИ 17,1 поступает на выход 25.1 устройства,Таким образом, в случае отказа разряда 2 логическая ветвь подсчета импульсов в предлагаемом счетчике-делителе "вытесняет" из работоспособной структуры неисправный разряд и производит замещение второго разряда третьим, третьего разряда - четвертым и четвертого разряда - резервным, сохраняя при этом свою работоспособность.При использовании предлагаемого счетчика-делителя в режиме деления на 2 и 5 внешних соединений не требуется, Триггер 8,1 при исправном состоянии разрядов 1 - 4 используется как двоичный элемент деления на 2, а вход 22(С 2) с выходом 25,4 - для деления на 5, Оба счетчика функционируют независимо друг от друга. При отказе третьего разряда логическая ветвь подсчета импульсов будет следующей: с входа 22 через вторую структуру И элемента И - ИЛИ 14,1 - на счетный входтриггера 8,2; с выхода триггера 8.2 через первую структуру И элемента 2 И - ИЛИ 17,2, первую структуру И элемента И-ИЛИ 13,3 - на счетный вход триггера 8.4; с выхода триггера 8.4 через вторую структуру И элемента 2 И - ИЛИ 17.3, элемент И 10.4 - на счетный вход триггера 8.5; с выхода триггера 8,5 через вторую структуру И элемента 2 И - ИЛИ 17.4 - на выход 25,4 устройства.Замена отказавшего четвертого разряда производится путем его "вытеснения" из работоспособной структуры резерв,ным разрядом аналогичным способом,Таким образом, в предлагаемом счетчике-делителе осуществляется замена отказавшего разряда резервным независимо от места отказа, что предотвращает необходимость перекоммутации входов и выходов устройства. Формула изобретения Счетчик-делитель, содержащий триггеры разрядов и два элемента И-НЕ, первый и второй входы установки в "0" устройства соединены соответственно с первым и вторым входами первого элемента И - НЕ устройства, первый и второй входы установки в "9" устройства соединены соответственно с первым и вторым входами второго злемен 10 30 40 50 та И-НЕ устройства, о т л и ч а ю щ и й с я тем, что, с целью повышения ремонтопригодности, он дополнительно содержит резервный разряд с триггером и двумя элементами И, а первый разряд дополнительно содержит элемент И/И - НЕ, элемент И и элемент 2 И-ИЛИ, второй разряд допол. нительно содержит элемент И/И - НЕ, два элемента И-ИЛИ, элемент И, элемент ИНЕ, элемент ИЛИ-НЕ и элемент 2 И-ИЛИ, третий разряд дополнительно содержит элемент И/И - НЕ, два элемента И - ИЛИ, элемент И и элемент 2 И - ИЛИ, четвертый разряд дополнительно содержит элемент И/И - НЕ, три элемента И, элемент И-ИЛИ, элемент И - НЕ; элемент ИЛИ - НЕ и элемент 2 И-ИЛИ, причем первый синхровход устройства соединен с входом элемента И первого разряда и вторым входом первой структуры И второго элемента И - ИЛИ второго разряда, второй синхровходустройства соединен с первым входом второй структуры И второго элемента И-ИЛИ второго разряда, вторым входом первой структуры И второго элемента И - ИЛИ третьего разряда, первым входом второй структуры И элемента И-ИЛИ четвертого разряда и вторым входом первого элемента И резервного разряда, вход разрешения работы первого разряда устройства соединен с первым и вторым входами элемента И/И - НЕ одноименного разряда, прямой выход которого соединен с вторым входом элемента И, вторым входом. первой структуры И элемента 2 И-ИЛИ первого разряда, первым входом элемента И/И - НЕ и первым входом элемента И второго разряда, инверсный выход элемента И/И - НЕ первого разряда соединен с первым входом второй структуры И элемента 2 И-ИЛИ одноименного разряда, прямым входом элемента И - НЕ, входом первой структуры И первого и первым входом первой структуры И второго элементов И - ИЛИ второго разряда, выход элемента И первого разряда соединен со счетным входом триггера одноименного разряда, прямой выход которого соединен с первым входом первой структуры И элемента 2 И-ИЛИ первого разряда, выход первого элемента И - НЕ устройства соединен с Ю-входом триггера первого разряда, первым входом элемента И третьего, с инверсными входами элементов ИЛИ-НЕ второго и четвертого и И 1-входом триггера резервного разрядов, выход второго элемента И-НЕ устройства соединен с 81-входом триггеров первого и резервного разрядов, инверсными входами элементов И и И - НЕ второго разряда, вторым входом элемента И третьего разряда и инверсными входами третьего элемента И-НЕ четвертотретьего разряда, инверсный выход элемента И/И - НЕ второго разряда соединен с пер-,10вым входом второй структуры И элемента 15 40 45 И - ИЛИ третьего разряда соединен с 1-входом триггера одноименного разряда, счет-. 50 го разряда, вход разрешения работы второго разряда соединен с вторым входом элемента И/И - НЕ одноименного разряда, прямой выход которого соединен с вторым входом первой структуры И элемента 2 И- ИЛИ, вторым входами вторых структур И первого и второго элементов И-ИЛИ второго разряда и первым входом элемента И/И-НЕ 2 И - ИЛИ одноименного и первыми входами первых структур И первого и второго злементов И - ИЛИ третьего разряда, выход первого элемента И-ИЛИ второго разряда соединен с 1-входом триггера одноименного разряда, счетный вход которого соединен с выходом второго элемента И-ИЛИ второго разряда, выход элемента И второго разряда соединен с вторым входом элемента ИЛИ - .НЕ одноименного разряда, выход которого соединен с К 1-входом триггера второго разряда, 51-вход которого соединен с выходом элемента И-НЕ одноименного разряда, прямой выходтриггера второго разряда соединен с вторым входом второй структуры И элемента 2 И-ИЛИ первого и первым входом первой структуры И элемента 2 И - ИЛИ второго разрядов, вход разрешения работы третьего разряда соединен с вторым входом элемента И/И - НЕ одноименного разряда, прямой выход которого соединен с вторым входом первой структуры И элемента 2 И-ИЛИ третьего разряда, входом второй структуры И первого.и вторым входом второй структуры И вто-. рого элементов И-ИЛИ третьего разряда, вторым входом первого элемента И и первым входом элемента И,И - НЕ четвертого разряда, а также с первым входом элемента И - НЕ четвертого разряда. инверсный выход элемента И/И-НЕ третьего разряда соединен с первым входом второй структуры И элемента 2 И - ИЛИ одноименного разряда, первым входом первой структуры И,элемента И - .ИЛИ и первым входом третьего элемента И четвертого разряда, выход первого элемента ный вход которого соединен с выходом второго элемента И-ИЛИ третьего разряда, прямой выход триггера третьего разряда соединен с вторым входом второй структуры И элемента 2 И - ИЛИ второго разряда и первым входом первой структуры И элемента 2 И-ИЛИ третьего разряда, выход элемента И третьего разряда соедииен с Р 1-входом триггера одноименного разряда, выход первого элемента И чет 20 25 30 вертого разряда соединен с 82-входом триггера одноименного разряда, счетный вход которого соединен с выходом элемента ИИЛИ одноименного разряда, выход второ о элемента И четвертого разряда соединен с 32-входом триггера одноименного разряда, Й 1-вход которого соединен с выходом элемента ИЛИ-НЕ, выход третьео зл.мента И четвертого разряда соединен с вторым входом эгемента ИЛИ-НЕ одноименчого разолдэ, выход э мента И-Н Е че гве ртого разря,г:,а со,;синен с 51-входом триггера од ноГ".".энного ра ряда, поямой выход триггер; ет:ерто"о разряда соединен с вто 3 ь;, Зходом В оро структуры И элемейта 2 И-ИЛИ третьего, первым входом первой с"руктуры И элем,.нта 2 И - ИЛИ и первь;. входом первого элемента И сдноимен .ого разряда, вход разрешения работы етвертого разряда соединен с вторым входом элемента И/И - НЕ одноименного разря,-з, прямой выход которого соединен с вторым входом первой стра, ктуры И элемента 2 И -ЛЛИ, вторым входом торой структуры И элемента И - ИЛИ и;ретьим входом второго элемента И четвертого разряда, инверсный выход элемента И/И - НЕ епер гого разояда соединен с первым вхо, ом второй структуры И элемента 2 И - 1 ЛИ однои;енного разряда, первым входом первого и первым входом второго элеПентов И резеовного разряда, выход перво-о элемента И резервного разряда соединен со счетным входом триггера одноименного разряда, Я 2-вход которого соединен с выходом второго элемента И резервного разряда, прямой выходтриггера резервного разряда соединен с вторым входом второй структуры И элемента И-ИЛ 1 четвертого разряда и со своим 82-входом, выход элемента 2 И - ИЛИ первого разряда является первым информационным выходом устройства, выход элемента 2 И - ИЛИ второго разряда является вторым информационным выходом устройства и соединен с первым входом второй структуры И второго элемента И - ИЛИ третьего разряда, вторым входом первой структуры И элемента И-ИЛИ, первым входом второго элемента И четвертого разряда и вторым входом второго элемента И резервного раэояда, выход элемента 2 И - ИЛИ третьего разряда является третьим информационным выходом устройства и соединен с вторым входом второго элемента И четвертого разряда и третьим входом второго элемента И резервного разряда, выход элемента 2 И-ИЛИ четвертого разряда является четвертым информационным выходом устройства, ин1674362 15 версный выход элемента 2 И-ИЛИ четверто- та И-ИЛИ второго разряда, вторым входом го разряда соединен с первым входом первой структуры И первого элемента И- второй структуры И первого элемен- ИЛИ третьего разряда. Составитель О. СкворцовТехред М,Моргентал Корректор, М, Кучерявая Редактор А. Лекнина Заказ 2934 Тираж 442 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101

Смотреть

Заявка

4735397, 05.09.1989

ВОЙСКОВАЯ ЧАСТЬ 25840

ПАРХОМЕНКО АНАТОЛИЙ НИКИФОРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ, ЖИЛИН ВИТАЛИЙ АЛЕКСЕЕВИЧ, ХАРЛАМОВ ВИКТОР СЕРГЕЕВИЧ

МПК / Метки

МПК: H03K 23/48

Метки: делитель, счетчик

Опубликовано: 30.08.1991

Код ссылки

<a href="https://patents.su/8-1674362-schetchik-delitel.html" target="_blank" rel="follow" title="База патентов СССР">Счетчик делитель</a>

Похожие патенты