Устройство для контроля блоков памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХ ОЦИАЛИСТИЧЕЖ РЕСПУБЛИН3 11 С 29/О ЗОБР ИЯ Т ЬСТВУ абаев, С. Ана в не конт ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ОПИСАНИЕ АВТОРСКОМУ СВИ(56) 1. Авторское свидетельство СССР 9 504250, кл. С 11 С 29/ОО, .1976.2. Авторское свидетельство СССР 9 469971, кл.06 Г 11/00, 1973 (прототип).(54)(57) 1. устгойство дпя контиля БЛОКОВ ПАИЯТИ,содержащее первый коммутатор, первый и. второй Формирователи сигналов, датчик напряжений, первый регистр, счетчик, накопитель, переключатель, дешифратор адреса, схему сравнения и блок управления, первый выход которого соединен с первыми входами накопителя, счетчика и первого регистра, причем первый выход первого Формирователя сигналоэ подключен к первому входу второго Формирователя сигналов, второй вход которого соединен со вторым выходом блэка управления, а третий входс первым входом блока управления и первьи выходом схеаа сравнения, первый .вход которой подключен к выходу счетчика, первому входу переключателя и второму входу первого регистра, выход которого соединен со вторым входом переключателя, выход которого подключен к первому входу дешифратора адреса, эцход которого соединен с первиа входом первого коммутатора, первые входы датчика напряжений и первого Формирователя сигналов соединены с выходом накопителя, второй вход первого коммутатора является входом устройства, о т л а ч а ю щ е е с я тем, .что, с целью повышения быстродействия и упрощение устройства,го введены блок .задания режимовроля, второй .коммутатор, шифратор, второй и третий регистры, трет тий и четвертый Формирователи сигна-. лов, преобразователь кодов и блок местного управления, причем первый и второй входы преобразователя кодов подключены соответственно к первому выходу датчика напряжений и к первому выходу блока местного управления, первый вход которого соединен со .вторым выходом датчика напряжений, первый вход третьего Фор.мирователя сигналов подключен к выходу блока задания режимов контроля, первому входу шифратора, второму входу накопителя и первому входу четвертого Формирователя сигналов, первый выход и второй вход которого ,соединены соответственно с третьим входом накопителя, вторыми входами блока местного управления и шифратора н со вторым выходом блока местного управления, третий вход которого подключен к выходу третьего Фор- Я мнрователя .сигналов, второму входу дешнфратора адреса, второиу входу счетчика, третьему входу первого регистра, третьему входу переключа- (ар 1 теля и первому входу зторого комму- Вф татора, второй вход и выход которо-. го соединены соответственно с выходом;. СфР первого коммутатора и со эторыи вхо-. дом датчика напряжений, третий вход второго коммутатора подключен ко этОрому выходу первого Формирователя Я сигналов, второй вход которого соединен с выходом шифратора и третьим входом датчика напряжений, четвертый вход которого подключен к третьему входу первого Формирователя сигналов юдфф и второму выходу четвертого Формирователя сигналов, третий вход которого соединен с первым выходом второ" . го формирователя сигналов, вторым входом третьего формирователя сигналов и., первым входом блока задания режимов контроля, второй и третий входы которого подключен соответственно ко вто1023398 триггера, первый вход шестого формирователя сигналов и второй вход пятого Формирователя сигналов являются,соответственно первым и вторым входами блока, второй вход шестого формирователя сигналов и третий вход пято"го формирователя сигналов объединеныи являются третьим входом блока, выходом которого являются выходы триггеров,2.памяти, содержащее адресный коммутав 1Изобретение относится к вычислнтельной технике и может быть исполь тор, блок анализа неисправностей зовано для контроля блоков постоян- и логической обработки, блок операной памяти, а также для контроля тивной памяти, блок управления, блок логических блоков, 5 генерации стимулирующих воздействий,Известно устройство для контроля блок памяти неисправностей, блок выявблоков памяти, содержащее блок вво- ления неисправностей 2 .да информации блок управления, адрес- Недостатками известного устройства ный блок, блок синхронизации, блок являются его сложность, большая трусравнения, коммутатор 1, 10 доемкость контроля и низкое быстроНедостатком этого устройства яв- действие, обусловленные применением ляется низкая достоверность контроля. программ для процесса контроля, ввоНаиболее близким техническим ре- дом программ с перфолент в оператив шением к данному изобретению являет- ную память устройства и необходимвсся устройство для контроля блоков 15 тью частой смены программ. рому выходу схемы сравнения и к тре тьему выходу блока управления, четвертый вход четвертого формирователя сигналов соединен со вторым выходом второго Формирователя сигналов и третьим входом преобразователя ко дов, четвертый вход и выход которого прдключены соответственно к выходу переключателя и ко второму входу блоа управления, первый выход которого оединен со входами второго и третьео регистров, выходы которых .подключе ны соответственно ко второму и к третьему входам схемы сравнения, выход преобразователя кодов является выходом устройства.2, Устройство по п.1, о т л ич а ю щ е е с я тем, что блок зада-. ния режимов контроля, содержит первый и третий триггеры, пятый и шестой Формирователи сигналов, первый и второй элементы задержки, причем первый и второй единичные входы первого триггера подключены соответственно к первым выходам пятого н шестого .Формирователей сигналов, вторые выходы которых подключены соответственно к первому и второму единичным вхо. дам второго триггера и первому нуле" вому входу первого триггера, второй нулевой вход которого соединен с третьим выходом шестого формирователя сигналов, первым нулевым входом второго триггера и единичныи входом третьего триггера, выход первого триггера подключен ко входу первого элемента задержки, выход которого соединен со вторим нулевым входом второго триггера и первым нулевым входом третьего триггера, второй нулевой вход которого подключен к выходу второго элемента задержки, вход которого соединен с выходом второго триг-. гера, первым входом пятого Формирователя сигналов и выходом третьего 3. Устройство по пп 1 и 2, о т л и ч а ю,щ е е с я тем, что блок местного упРавления содержит четвер-тый, пятый и шестой триггеры, третий элемент задержки, элеМент ИЛЙ и элементы И, первые входы которых соединены с выходом четвертого триггера, причем второй вход первого элемента ,И подключен к выходу пятого триггера, вторые входы второго и третьего элементов И соединены соответственно с единичным и с нулевым выходами шестого триггера, единичный вход которого подключен к выходу четвертого элемента И, нулевые входы триггеров соединены с выходом элемента ИЛИ, первый вход которого подключен к выходу третьего элемента, задержки, вход которого соединен с выходом первого элемента И, второй вход четвертого элемента И и единичный вход пятого триггера объединены и являются первым входом блока, третьи входы первого, второго и третьего элементов И объединены и являются вторым входом блока, единичный вход ,четвертого триггера и второй вход элемента ИЛИ объединены и являются третьим входом блока, выходы второго и третьего элементов И объединены и являются первым выходом блока, выход первого элемента И и выход четвертого триггера объединены и являются вторым выходом блока.1023398 3Цель изобретения - повышение быстродействия .и упрощение устройства.Поставленная цель достигается тем, что в устройство для контроля блоков памяти, содержащее первйй коммутатор,. первый и второй формирователи сигна-лов, датчик напряжений, первый реф гистр, счетчик, накопитель, переклк- чатель, дешифратор адреса, схему срав"нения и блок управления, первый выход которого соединен с первыми вхо-.10 дами накопителя, счетчика и первого регистра, причем первый выход первого формирователя сигналов подключен к первому входу второго Формирователя сиг.налов, второй вход которого соединен 35 со вторым выходом .блока управления, а третий вход ; с первьм входом блока управления и первым выходом схемы сравнения, первый вход которой подключен к выходу счетчика, первому входу 2 О переключателя и:;второму входу первогорегистра, выход которого соединен со вторым входом переключателя, выход которого подключен к первому входу дешифратора адреса, выход которого сое динен с первым входом первого коммутатора, первые входы датчика напряжений и первого Формирователя сигналов соединены с выходом накопителя, второй вход первого коммутатора является входом устройства, введены блок задания режимов контроля, второй коммутатор, шифратор, второй и третий регистры, третий и четвертый Формирователи сигналов, преобразователь кодов и блок местного управле-, ния, причем первый и второй входы преобразователя кодов подключены соответственно к.первому выходу датчика напряжений и к Первому вЫходу блокаестного управления, первый вход 40 которого соединен со вторым выходом датчика напряжений первый входтретьего формирователя сигналов подключен к выходу блока задания режимов , контроля, первомучвходу шиФратоРа, 45второму входу накопителя и первомувходу четвертого формирователя сигналов, первый выход и-второй вход которого соединены соответственно с третьим входом накопителя, вторыми вхо Одами блока местного управления и шифратора и,со вторым выходом блока местного управления, третий вход кото-.рого подключен к выходу третьего Фор-,мирователя сигналов, второму входудешифратора адреса, второму входусчетчика, третьему входу первого ре,гистра, третьему входу переключателя 1 и первому входу второго коммутатора,второй вход и выход которого соеди"вены соответственно с выходом первого 60коммутатора и со вторым входом датчика напряжений, третий вход второгокоммутатора подключен ко второмувыходу первого формирователя сигна-.лов, второй вход которого соединен 65 с выходом шифратора и третьим входомдатчика напряжений, четвертый входкоторого подключен к третьему входу первого Формирователя сигналов ивторому выходу четвертого Формирова-.теля сигналов, третий вход которогосоединен с первыа выходом второгоформирователя сигналов, вторым входомтретьего формирователя сигналов-ипервым входом блока задания режимовконтроля, второй и третий входы козврого подключены соответственно ковторому выходу схемы сравнения ик третьему выходу блока управления,четвертый вход четвертого формирователя сигналов соединен со вторымвыходом второго формирователя сиг.налов и третвим входом преобразователя кодов, четвертый вход и выходкоторого подключены соответственнок выходу переключателя и ко второмувходу блока управления, первый вы"ход которого соединен со входами второго и.третьего регистров, выходйкоторых подключены соответственноко второму и к третьему входам схе"мы сравнения, выход преобразователя кодов является выходом устройства. Кроме того, блок задания режимов контроля содержит первый, второй и третий триггеры, пятый и шестой Формирователи сигналов, первый и вто" рой элементы задержки, причем первый и второй единичные входы первого триггера подключены соответственно к первым выходам пятого и шестого Формирователей сигналов, вторые вы- ходы которых подключены соответственно к первому и второму единичньи входам второго триггера и первому нулевому входу первого триггера, второй нулевой вход которого соедщГ нен с третьим выходом шестого фор мирователя сигналов, первым нулевым входом второго триггера и единичньач входом третьего триггера, выход первого триггера подключен ко входу первого элемента задержки, выход которого соединен со вторым нулевым входом второго триггера и первым нулевым входом третьего триг" гера, второй нулевой вход которого подключен к выходу второго элемента задержки, вход которого соединен с выходом второго триггера, первьаа входом пятого формирователя сигналов и .выходом третьего триггера, первый вход шестого формирователя сигналов и второй вход пятого Формирователя сигналов являются соответственно первым и вторым входами. блока, второй вход шестого Формирователя сигналов и третий вход пятого Формирователя сигналов объе-. динены и являются третьим входом блока, выходом которого являются выходы триггеров.Блок местного управления содержит четвертый, пятый и шестой триггеры, третий элемент задержки, элемент ИЛИ и элементы И, первые входы которых соединены с выходом четвертого триггера, причем второй вход 5первого элемента И подключен к выходу пятого триггера, вторые входывторого и третьего элементов И соединены соответственно с единичиыми с нулевым выходом шестого триггера, единичный вход которого подключен к выходу четвертого элемента И, нулевые входы триггеровсоединены с выходом элемента ИЛИ,первый вход которого подключен к вы. 1ходу третьего элемента задержки,вход которого соединен с выходомпервого элемента И, второй входчетвертого элемента И и единичныйвход пятого триггера объединены,и являются первым входом блока,третьи входы первого, второго итретьего элементов И объединеныи являются вторым входом блока,единичный вход четвертого триггера и второй вход элемента ИЛИ объеди.нены и являются третьим входом блока,выходы второго и третьего элементов Йобъединены и являются первым выходомблока, выход первого элемента И и вы-,ход четвертого триггера объединены иявляются вторим выходом блока. На фиг.1 представлена Функциональная схема предложенного устройства;на Фиг. 2 и 3 - соответственно Функцио нальные схемы блока задания режимов контроля и блока местного управления. Устройство содержит 4 иг.1) первый 1 и второй 2.коммутаторы, первый формирователь 3 сигналов, датчик напряжений 4, блок 5 местного управления, первый регистр б, счетчик 7, переключатель 8, дешифратор 9 адреса, шифратор 10, накопитель 11, второй 124 и третий 13 регистры, схему. сравнения 14, второй формирователь 15 сигналов,предназначенный для формирования управляющих команд, третий формирователь 1 б сигналов, предназначенный для Фор ,щ ;мирования тактовых сигналов, четвертый, формирователь 17 сигналов, предназна-ченный для Формирования иэмерительньпИ и управляющих сигналов, блок,18 управления, блэк 19 задания режимов контра 1, ля ж преобразователь 20 кодов. Блок задания режимов контроля содержитфиг.2) первый 21, второй 22 и третий3 триггеры, первый 24 и второй 25 элементы задержки, пятый 26 и шестой 27 Формирователи сигналов. Блок местного управления содержит фиг.э) четвертый 28, пятый 29 и шестой 30 триггеры, первый 31, второй 32, третий 33 . и четвертый 34 элементы И и элемент ИЛИ 35. 63 Устройство работает следующим образом,Перед началом проверки оператор через блок 18 фиг,1 вводит данные в накопитель 11 и таким образом задает виды проверки, по которым будет контролироваться проверяемый блокпамяти. Видами проверки объекта контроля ОК , может, например, быть измерение сопротивления изоляции. разобщенных цепей, определение наличия перемычек, прямого и обратного сопротивления переходов диода, падения напряжения на элементе и т.д. Перед началомработы оператор кроме данных, определяющих контролируемые параметры ОК,должен задать количество контролируемых цепей посредством ввода числа врегистры 12 и 13При этом в схемесравнения 14 по достижении соответствующей точки формируется сигнал, который переключает устройство на следующий вид проверки.Начало контроля осуществляется пуском через блок 18, при этом Формируется сигнал включения вида контроля в блоке 19 и включается формирователь 15 сигналом по второму входу, Формирователь 15 генерирует тактовые сигналы для синхронизации дальнейшей работы устройства, продвижение котоф рых может быть прервано сигналом на третьем входе формирователя 15. Тактовые сигналы определяют последовательность команд, составляющих алгоритм проверки по каждому виду контроля, Последовательностью команд, например, может быть опрос дешифратора 9 для подключения выбранной точки, включение реле в коммутаторе 1, включение реле в коммутаторе 2, перевод кода адреса из счетчика 7 в регистр .б, включение формирователя 17 и т.д. ьПри включении Формирователя 17 ра,боты Формирователя 15 прерывается и управление передается формирователю 17, который Формирует последова, тельность сигналов, поступающих на первый вход шифратора 10. Одновременно с сигналом, из которого Формирует ся код операции в шифраторе 10, Формируется импульс сопровождения, который определяет принадлежность кода датчику 4 или формирователю 3.Управление формирователем 3 и датчиком 4 осуществляется кодом, поступающим с выхода шифратора 10 на вход формирователя 3 и вход датчика 4, Для распознания. принадлежности соответствующему блоку код сопровождается импульсом сопровождения, поступающим с выхода Формирователя 17 на входдатчика 4 и вход формирователя 3,1 Формирование кода на выходе шифратора 10 осуществляется таким образом,что на каждый импульс операции, поступающий с формирователя 17 на первыйвход шифратора 10, на его выходе формируется пятиразрядный двоичный код,Работа шифратора 10 управляется сигналами из блока 19, задающего видконтроля,Объект контроля подключается навход .оммутатора 1. Подключение контролируемых точек производится привключении реле в ковюутаторе .1 сигналом, поступающим с дешифратора 9. Адрес точки задается счетчиком 7 илирегистром б через переключатель 8.В 1 регистр б адрес может быть заданоператором или переводится из счетчика 7 в процесс работы, Подключение точки объекта контроля можетбыть .произведено включением коммутатора 1 одного реле на один из двухканалов или двумя, одновременно.Количество воздействий определяется требованиями объекта контроля.Датчик 4 может работать в двух режимах: сравнение с эталонной величиной донусковый контроль илинепосредственно измерение оконтролируемой величины, Работа датчика4 контролируется блоком 5, на входкоторого поступают из датчика 4сигналы фГотовность", "Конец иэмеренияф и фВыход ноль-органа". Вовремя измерения с выхода блока 5в формирователь 17 поступает сигналпрерывания работы формирователя 17.Запрет снимается сигналом конца из.мерения по сигналу результата "Нормаф,При отсутствии сигнала Норма" с выхода блока 5 на вход преобразованиякода в регистры преобразователя 20 , вводится код адреса проверяемых то10 чек объекта контроля с выхода Переключателя 8 и код результата контроля,свыхода датчика 4, которые выводятсяна выход преобразователя 20.Таким образом, в предложенном уст ройстве для процесса контроля не требуется громоздких программ, отсутствуют блоки считывания информации с перфоленты, а введение формирователей16 и 17, шифратора 10 блока 19 и бло-ка 5.позволяет сократить примернов тридцать раэ время на проверку одного блока памяти. Технико-экономические преимущесе" 2,ва предложенного устройства заключаются в его упрощении и более высокомбыстродействии по сравнению с прото"типом,102339 В
СмотретьЗаявка
3384986, 05.11.1981
ПРЕДПРИЯТИЕ ПЯ А-3313, ПРЕДПРИЯТИЕ ПЯ Г-4651
БАКАКИН АНАТОЛИЙ ДМИТРИЕВИЧ, БАБАЕВ АНДРЭЮС ИШОВИЧ, ИСАЕВ ЮРИЙ СЕМЕНОВИЧ, КОЦ НИКОЛАЙ ПАВЛОВИЧ, АНАНИЧ ВИКТОР СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 29/00
Опубликовано: 15.06.1983
Код ссылки
<a href="https://patents.su/7-1023398-ustrojjstvo-dlya-kontrolya-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков памяти</a>
Предыдущий патент: Устройство для контроля памяти
Следующий патент: Устройство для коррекции адресных сигналов в памяти последовательного действия
Случайный патент: Устройство для откладки и сбора яиц насекомых