Устройство поэлементного фазирования

Номер патента: 473315

Авторы: Алеевский, Дорохов, Шляхов

ZIP архив

Текст

11) 473315 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Респчблик(51) М. Кл. Н 041 7/02 2) Заявлено 16,06.72 21) 1797274/26-9 заявкиприсоединени Государственнын комите 23) Приорите Совета Министров СССпо делам изобретенийи открытий летень М 2 3) УДК 621,394,662,2. В, Алеевский рохов и Ю. К. Шляхов 71) Заявитель РОЙСТВО ПОЭДЕМЕНТНОГО ФАЗИРОВАНИЯ вышение помех хождения в си 15 альная схефиг. 2 попа интеграма пре казаны Изобретение может быть использовано для повышения помехоустойчивости синхронных систем дискретной связи.Известно устройство поэлементного фазирования, содержащее два интегратора, выходы которых через блок сравнения соединены с управляемым делителем,Цель изобретения - по оустойчивости и ускорение в нхронизм.Предлагаемое устройство отличается тем, что каждый выход блока сравнения через последовательно соединенные элемент задержки и схему И, управляемую с выхода регенератора через блок анализа посылок, подключен к соответствующему входу блока усреднения фазы рассогласования, выходы которого через последовательно соединенные блок управления и управляемый делитель подключены к дополнительным входам интеграторов, а блок анализа посылок содержит два элемента задержки и схему НЕ, причем выход одного элемента задержки подключен к одному входу схемы И непосредственно, а выход другого элемента задержки связан со вторым входом схемы И через вторую схему НЕ и схему ИЛИ.На фиг. 1 изображена функциодлагаемого устройства; назависимости напряжения торах от величины расфазирования; на фиг.3 - зависимости наличия сигнала расфазирования от величины расфазирования; на фиг. 4 - временные диаграммы работы предлагаемого устройства,В состав устройства входят интеграторы 1 и 2, блок сравнения 3, элементы задержки 4 - 7, схемы И 8 - 10, ИЛИ 11, НЕ 12 и 13, блок усреднения 14, блок управления 15, опорный генератор 16, управляемый делитель 17.Входными сигналами устройства являются огибающая сигнала (фиг. 4 а), поступающая па входы интеграторов 1, 2, и регенерированпая кодовая последовательность (фиг, 4 д), поступающая с первой решающей схемы на входы элементов задержки 4, 5 и схему НЕ 12.Выходным сигналом устроиства являются вырабатываемые управляемым делителем 17 импульсы основной тактовой последовательности (фиг. 4 в), совпадающие по фазе с границами элементов принимаемого сигнала,Сигналы управления, поступающие с управляемого делителя 17 на интегратор 1, сдвинуты относительно основной тактовой последовательности на часть элементарной посылки Л в сторону опережения (фиг. 4 с), а на интегратор 2 - в сторону отставания (фиг. 4 д) . При поступлении на интеграто ры55 б 0 65 1, 2 импульсов управления с них считываются результаты интегрирования и происходит начальная установка. Таким образом, интервалы интегрирования интеграторов равны длительности элементарной посылки 1 а зоны интегрирования сдвинуты на +Л относительно основной тактовой последовательности,Величина выходных сигналов интеграторов зависит от величины расфазирования ср между принимаемым сигналом и основной тактовой последовательностью. При приеме одиночного токового элемента длительностью т, е. токового элемента, которому предшествовал бестоковый и за которым следует бестоковый, в случае отставания основной тактовой последовательности выходной сигнал У, интегратора 1 больше выходного сигнала (1, интегратора 2, а в случае оперсжения - У) У, (фиг. 2 а). Если основная тактовая последовательность находится в фазе с принимаемым сигналом, выходные сигналы интеграторов равны.При приеме первого элемента в токовой последовательности длительностью )2 о, т.е, токового элемента, которому предшествовал бестоковый, а следует токовый, при опережении основной тактовой последовательности и при отставании на величину :.Л (4) Сl при отставании на величину )Л СУ= (/ (фиг. 2 в).При приеме последнего элемента в токовой последовательности длительностью )2 т. е, токового элемента, за которым следует бестоковый, а предшествовал токовый, при отставании и при опережении на величину (Л У,) У при опережении на величину )Л У= У, (фиг. 2 с).С выхода интеграторов 1, 2 результаты интегрирования поступают на блок сравнения 3, который вырабатывает сигнал опережение при У) У, и сигнал отставание при У,)Ь,; при У,=У, сигнал расфазирования не выдается (фиг, 4 е, ). Зависимость появления сигналов расфазирования на выходах отставание и опережение блока сравнения 3 отдля случая приема одиночного токового элемента, первого элемента в токовой последовательности длительностью )21 последнего элемента в токовой последовательности длительностью )21, показана соответственно на фиг. 3 а, Ь, с.Импульсы опережение (фиг, 4 е), задержанные элементом задержки 6 на длительность элементарной посылки, поступают на вход схемы И 8 (фиг, 4 1); импульсы отставание (фиг. 4 ), задержанные элементом задержкитакже на длительность элементарной посылки, поступают на вход схемыИ 9 (фиг. 4 т).Разрешающий (положительный) сигнал на вторые входы схем И 8, 9 поступает с выхода схемы И 10 (фиг. 4 к) только в том случае, если на первом входе схемы И 10, т. е. на выходе элемента задержки 4, задерживающей регенерированную кодовую после 5 10 15 20 25 30 35 40 45 50 довательность также на длительность элементарной посылки, находится разрешающий (положительный) сигнал, соответствующий токовому элементу (фиг. 4 6), и разрешающий сигнал пместся на другом входе схемы И 10, т. е. на выходе схемы ИЛИ 11. Разрешающий сигнал со схемы ИЛИ 11 совпадает с разрешающим сигналом с линии задержки 4 в следующих случаях:- если за токовым элементом следует бестоковый - тогда разрешающий сигнал с элемента задержки 4 совпадает с разрешающим сигналом, полученным путем инвертирования незадержанного бестокового элемента схемой НЕ 12 (фиг, 4 Е);- если токовому элементу предшествует бестоковый - тогда разрешающий сигнал с линии задержки 4 совпадает с разрешающим сигналом со схемы НЕ 13 (фиг. 4 у), полученным путем инвертирования бестокового элемента, задержанного элементом задержки 5 на длительность двух элементарных посылок;- если за токовым элементом следует и ему предшествует бестоковый - тогда разрешающие сигналы появляются на выходах схем НЕ 12, 13,Таким образом, схемы И 8, 9 пропускают сигналы расфазирования только от тех элементов, от которых принято решение, что они токовые и им предшествовал или за ними следовал бестоковый (фиг. 4 п, о),Со схем И 8, 9 сигналы расфазирования поступают на блок усреднения 14, Сигналы расфазирования от первых и последних элементов токовых последовательностей длительностью )21, по величине расфазирования р( + Лвзаимнокомпенсируются, и суммарная зависимость коррекционного эффекта от величины расфазирования р имеет две ступени в зоне опережения и аналогичные две ступени в зоне отставания (фиг. 3 а), С выходов блока усреднения 14 сигналы коррекции фазы поступают на блок управления 15, который, добавляя или вычитая из импульсной последовательности, вырабатываемой опорным генератором 1 б, импульсы, изменя. ет тем самым фазу импульсов основной тактовой последовательности. Предмет изобретения 1. Устройство поэлементного фазирования, содержащее два интегратора, выходы которых через блок сравнения соединены с управ. ляемым делителем, о т л и ч а ю щ е е с я тем, что, с целью ускорения вхождения в синхронизм и повышения помехоустойчивости, каждый выход блока сравнения через последовательно соединенные элемент задержки и схему И, управляемую с выхода регенератора через блок анализа посылок, подключен к соответствующему входу блока усреднения фазы рассогласования, выходы которого чебгц 5 Рн рез последовательно соединенные блок управ ления и управляемый делитель подключены к дополнительным входам интеграторов.2. Устройство по п. 1, отличающееся тем, что блок анализа посылок содержит параллельно соединенные по входу два элемента задержки и первую схему НЕ, причем выход одного элемента задержки подключен к одному входу схемы И непосредственно, а выход другого элемента задержки подключен ко второму входу схемы И через последо вательно соединенные вторую схему НЕ исхему ИЛИ, ко второму входу которой подключен выход первой схемы НЕ,Типография, пр, Сапунова, 2 Заказ 2183/12 Изд. ЛЪ 783 Тираж 40 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4/5

Смотреть

Заявка

1797274, 16.06.1972

ВОЙСКОВАЯ ЧАСТЬ 44388-Р11

АЛЕЕВСКИЙ АЛЕКСАНДР ВАСИЛЬЕВИЧ, ДОРОХОВ ВЛАДИМИР ГАВРИЛОВИЧ, ШЛЯХОВ ЮРИЙ КОНСТАНТИНОВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: поэлементного, фазирования

Опубликовано: 05.06.1975

Код ссылки

<a href="https://patents.su/6-473315-ustrojjstvo-poehlementnogo-fazirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство поэлементного фазирования</a>

Похожие патенты