Цифровой формирователь трехфазных синусоидальных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
7324 СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК А 1)5 Н 03 В 27 УОО ПИСАНИЕ ИЗОБРЕТЕ МУ СВИДЕТЕЛЬСТВ АВТ по8.12.88 РЕХ- ГНАотехниет быть и обслутройств, елей ненератор Сиен ых ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СССРзаявке ЬЬ 461 7771, кл. Н 03 8 2700,(54) ЦИФРОВОЙ ФОРМИРОВАТЕЛФАЗНЫХ СИНУСОИДАЛЬНЫХЛОВ(57) Изобретение относится к электрке и измерительной технике и можиспользовано при метрологическоживании электротехнических устрехфазного напряжения и измеритсимметрии, Устройство содержит ге1 переменной частоты, три ревер счетчика 2, 6, 10,.три блока 3, 7, 11 постоян- ного запоминания, три цифроаналоговых преобразователя 4, 8, 12, три выходных аттенюатора 5, 9, 13. источник 14 опорного напряжения, преобразователь 15 кодов, формирователь 16 управляющих кодовых сигналов 1-2.-3-4-5, 6-7-. 8-9, 10-.11-12-13, 1-6-10, 14-4, 14-8, 14-12,15-2, 15-6, 15-10, 15-5,15-9,15-13,15-16,16-1,16-2,16-6,16-10, 16-15, 16-15. Повышение стабильности амплитуды выходных сигналов связано с тем, что в преобразователе 15 кодов вычисляются непосредственно амплитуды и фазы второго и третьего фазных напряжений (на выходах выходных аттенюаторов 9, 13),по заданным коэффициентам несимметрии с помощью определенных формул, 1 з.п. флы,2 ил. М50 доступа к памяти Изобретение относится к радиотехнике и может быть использовано для поверки измерителей несимметрии трехфазных синусоидальных сигналов.Цель изобретения - повышение стабильности амплитуды выходных сигналов,На фиг. 1 представлена структурная электрическая схема цифрового формирователя трехфаэных синусоидальных сигналов; на фиг, 2 - структурная электрическая схема преобразователя кодов.Цифровой формирователь трехфазных несинусоидальных сигналов содержит генератор 1 переменной частоты, первый 2, второй 6 и третий 10 реверсивные счетчики, первый 3, второй 7 и третий 11 блоки постоянного запоминания, первый 4, второй 8 и третий 12 цифроаналоговые преобразователи, первый 5, второй 9 и третий 13 выходные аттенюаторы, источник 14 опорного напряжения, преобразователь 15, кодов, формирователь 16 управляющих кодовых сигналов.Преобразователь 15 кодов содержит формирователь 17 управляюьцих сигналов, выполненный на микрОЗВМ с прямым доступом к памяти, (например, на однокристальной микроЭВМ типа КР 1816 ВЕ 39 или КР 1816 ВЕ 49), первый 18 и второй 22 элементы ИЛИ, параллельный регистр 19, блок 20 памяти, коммутатор 21, блок 23 постоянного запоминания и шестиканальный вы- хОДНОЙ регистр 24,Выход генератора 1 переменной частоты соединен с объединенными между собой тактовыми входами первого 2, второго 6 и третьего 10 реверсивных счетчиков, кодовые или информационные выходы которых подклЮчены к адресным входам первого 3, второго 7 и третьего 11 блоков постоянного запоминания, выходы которых соединены с кодовыми или управляющими входами первого 4, второго 8 и третьего 12 цифроаналоговь 1 х преобразователей (ЦАП) соответственно. Опорные входы (или входы питания) ЦАП 4, 8 и 12 подключены к выходу источника 14 опорного напряжения, а их выходы соединены с входами первого 5, второго 9 и третьего 13 выходных аттенюаторов соответственно, Выход сигнала управления частотой формирователя 16 управляющих кодовых сигналов подкл 1 очен к управляющему входу генератора 1 переменной частоты, выход сигнала записи кода фазы - к точке, объединяющей входы разрешения предварительной установки реверсивных счетчиков 2, 6 и 10, выход сигнала синхронизации и информационный выход- к входу сигнала синхронизации и информационно" му входу преобразователя 15 КОДОВ, выхОД 5 10 15 20 25 30 35 40 45 сигнала синхронизации которого соединен с входом синхронизации формирователя 16 управляющих кодовых сигналов, первый,второй и третий выходы сигналов управления фазой подключены к входам предварительной установки второго 6, третьего 10 и первого 2 реверсивных счетчиков соответственно, а первый, второй и третий выходы сигналов управления амплитудой - с управляющими входами первого 6, второго 9 и третьего 13 выходных аттеноаторов соответственно, выходы которых служат выходами цифрового формирователя трехфаэных синусоидальных сигналов.Устройство работает следующим образом,В исходном состоянии клавишным устройством, входящим в состав формирователя 16 управляющих кодовых сигналов, задаются частота выходных сигналов. амплитуда (или действующее значение) составляющей 01 прямой последовательности и коэффициенты несимметрии (или комплексы действующих значений обратной 62 и НУЛЕВОЙ Оо ПОСЛЕДОВатЕЛЬНОСтЕй) фОРМИРУ- емой системы трехфазных синусоидальных сигналов, С первого выхода формирователя 16 управляющих кодовых сигналов код частоты подается на управляющий вход генератора 1 переменной частоты, задавая его выходную частоту, Коды напряжения 01 и коэффициентов несимметрии е 2, со вводятся с информационного выхода формирователя 16 управляющих кодовых сигналов в преобразователь 15 кодов по его первому входу,После этого преобразователь 15 кодов переводится в режим вычислений сигналом запуска, поступающим по его входу сигнала синхронизации с выхода сигнала синхронизации формирователя 16 управляощих кодовых сигналов, Преобразователь 15 кодов по записанной в него программе осуществляет вычисление комплексов величин 0 д, Ув, Ос по формуламе/аОд = 01 (1 + Ео + й ) = Од )Ов =а 2 01 (1+ алло + а-а )=Ов) Че,Ос = а 01 (1+ а 2 Ео + аЕ ) = 01 о При этом вход сигнала синхронизации преобразователя 15 кодов подключен к входу управления (ЗЯ-вход) формирователя 17 управляющих сигналов и к четвертому управляющему входу (вход с 1) коммутатора 21, Этот вход преобразователя 15 кодов является входом управления режимом работы формирователя 1 и организации прямого5 10 15 20 Информационный вход преобразователя 15 кодов соединен с объединенными . между собой третьим и четвертым информационными входами (входы 2 и З) коммутатора 21 и вторыми входами элементов ИЛИ 18 и 22.Первый порт РО формирователя 17 управляющих сигналов подключен двунаправленной шиной данных к первому информационному входу (вход ) коммутатора 21; информационный выход (порт Р 1) формирователя 17 соединен с информационным входом шестиканального регистра 24, В ыход строба записи адреса (выход А Е) формирователя 17 управляющих сигналов подключен к первому входу первого элемента ИЛИ 18, выход которого соединен с входом записи/считывания параллельного регистра 19, к выходу которого подключен информационный вход блока 20 памяти, соединенного своим выходом с пятым информационным входом коммутатора 21. Выход строба считывания данных (выход ЙО) фор-. мирователя 17 управляющих сигналов подключен к первому управляющему входу (вход С 4) коммутатора 21 и к входу синхронизации записи/считывания блока 20 памяти, информационный вход которого подсоединен к первому информационному выходу (выход У 1) коммутатора 21, второй информационный выход(выход У 2) которого подключен к входу параллельного регистра 19. Выход строба записи данных (выход ХВ) формирователя 17 управля 1 ощих сигналов соединен с вторым управляющим входом (вход Сз) коммутатора 21 и первым входом второго элемента ИЛИ 22, выход которого соединен с входом записи/считывания блока 20 памяти, Выход строба считывания (выход РМЕ) формирователя 17 управляющих сигналов соединен с третьим управляющим входом (вход С 2) коммутатора 21 и входом сигнала управления считывания блока 23 постоянного запоминания, выход которого подключен к второму информационному входу (вход 4) коммутатора 21. Входы сигналов группы входов младших разрядов блока 23 постоянного запоминания поразрядно соединены с соответствующими выходами параллельного регистра 19. Адресные выходы сигналов группы выходов младших разрядов формирователя 17 управляющих сигналов (порт Р 2) подключены к соответст-. вующим входам сигналов группы входов старших разрядов блока 23 постоянного запоминания, а адресные выходы сигналов группы выходов старших разрядов формирователя 17 управляющих сигналов - к соответствующим адресным входам шестиканального выходного регистра 24,25 30 35 40 45 50 55 первый, второй, третий, четвертый, пятый и шестой выходы которого являются соответственно первым, вторым, третьим выходами сигналов управления фазой и первым, вторым, третьим выходами сигналов управления амплитудой преобразователя 15 кодов, Один из выходов сигналов группы выходов младших разрядов формирователя 17 управляющих сигналов является выходом синхронизации преобразователя 16 кодов. Все функции обработки информации и управления в преобразователе 15 кодов выполняет формирователь 17 управляющих сигналов. Циркулирующая в преобразователе 15 кодов информация вводится и вцводится из формирователя 17 управляощих сигналов через порт РО, При этом адрес сопровождается стробом записи адреса с выхода А Е, которым производится его запись в параллельный регистр 19. Выводданных с формирователя 17 управляющих сигналов осуществляется стробом записи данных с выхода ИИ, этим же стробом в коммутаторе 21 ортанизуется тракт передачи информации 2 - 1. Чтение данных с блока 20 памяти по тракту 5 - 1 тактируется стробом считывания данных. с выхода ВО, а с блока 23 постоянного запоминания по тракту 4-- стробом считывания адреса с выхода РМЕ. Управляющие коммутатором 21 сигналь С 2(РМЕ), Сз(ВЯ) и С 4 (Щ являются взаимоисключающими, так как формирователь 17 управляющих сигналов выполненна однокристальной микроЗВМ, у которой реализовано временное разделение управляющих сигналов, т,е. в любой момент времени связаны только два блока, которые однозначно определяются программой, "защитой" в блок 23 постоянного запоминания и внутренний блок постоянного запоминания формирователя 17 управляющих сигналов,Вычисления выполняются по стандартным подпрограммам для комплексных чисел,После завершения вычислений в преобразователе 15 кодов в его шестиканальном выходном регистре 24 записываются коды начальных фаз фд, фа, и фс соответственно и действующих значений напряжений Од, Ов и Ос соответственно, а также формируется сигнал "Конец вычислений", который по его выходу синхронизации поступает на вход синхронизации формирователя 16 управляющих кодовых сигналов. По этому сигналу коды начальных фаз фд, фв, ифазных напряжений Од(т), Ов(т) и Ос(т) с первого, второго и третьего выходов сигналов управления фазой преобразователя 1520 запоминания поступают на управляющие 30 кодов подаются на входы предварительной установки реверсивных счетчиков 6, 10 и 2 соответственно, а их запись осуществляется сигналом, подаваемым с выхода сигнала записи кода Фазы Формирователя 16 управляющих кодовых сигналов на входы разрешения предварительной установки реверсивных счетчиков 2, 6 и 10. Коды действующих значений Фазных напряжений ОА, Ов и Ос с первого, второго и третьего выходов сигналов управления амплитудой поступают на входы выходных аттенюаторов 5, 9 и 13 соответственно, устанавливая их коэффициенты передачи КА,Кв и Кс и задавая тем самым требуемые действующие значения Фазных напряжений ОА, Ов и Ос,В дальнейшем при поступлении тактовых импульсов с генератора 1 переменной частоты на тактовые или счетные входы реверсивных счетчиков 2, б и 10 их выходными кодами последовательно изменяются адреса кодов мгновенных значений функций синуса: на выходе блока 3 постоянного запоминания - коды з п(йк+ фд), на выходе блока 7 постояннога запоминания - ; коды 3 п(ил 1 + фв ), на выходе блока 11 постоянного запоминания - коды з 1 п( йл + фс). Выходные коды блоков 3, 7 и 11 постоянного или кодовые входы ЦАП 4, 8 и 12 соответственно, на опорные входы которых подается высокостабильное постоянное напряжение с выхода источника 14 опорного напряжения. На выходах ЦАП 4, 8 и 12 формируются кусочно-ступенчатые напряжения, аппроксимирующие синуспидальные напряжения О 1, О з 1 п(в+ ф),где=А, В, С;Опт - амплитуда выходных напряженийЦАП 4,8 и 12.Эти напряжения поступают через выходные аттенюаторы 5, 9 и 13 на выходыцифрового формирователя трехфазных синусоидальных сигналов, образуя фаэнце напряженияЩх) = КОф) = Опт 3 п(сл+ ф),где О - амплитуда выходных фазных напряжений ОА(с), Ов(т), Ос. Таким образом, трехфазая система си -нусоидальных напряжений Одф Ов(1), Ос(т)имеет требуемую несимметрию при постоинной амплитуде составляющей прямой последовательности, которая поддерживаетсястабильной при любых значениях коэффициентов несимметрии, так как действующиезначения (или амплитуды) фазных напряжений рассчитываются по заданному действу 40 50 55 ющему значению О 1(или амплитуде) составляющей прямой последовательности и заданным значениям коэффициентов несимметрии.Формула изобретения 1., Цифровой Формирователь трехфазных синусоидальных сигналов, содержащий последовательно соединенные генератор переменой частоты, первый реверсивный счетчик, первый блок постоянного запоминания, первый цифроаналоговый преобра-. зователь и первый выходной аттенюатор, последовательно соединенные второй реверсивный счетчик, второй блок постоянного запоминания и второй цифроаналоговый преобразователь, последовательно соединенные третий реверсивный счетчик, третий блок постоянного запоминания и третий цифроаналоговый преобразователь, источник опорного напряжения, второй и третий выходные аттенюаторы, преобразователь кодов, формирователь управляющих кодовых сигналов, информационный выход которого подсоединен с информационному входу преобразователя кодов, при этом тактовые входы второго и третьего реверсивных счетчиков подсоединены к выходу генератора переменной частоты, управляющий вход которого соединен с выходом сигнала управления частотой формирователя. управля 1 ощих кодовых сигналов, выход сигнала записи кода фазы которого подсоединен к входам разрешения предварительной установки первого, второго и третьего реверсивных счетчиков, выход сигнала синхронизации преобразователя кодов подсоединен к входу синхронизации Формирователя управляющих кодовых сигналов, выход синхронизации которого подключен к входу синхронизации преобразователя кодов, первый и второй выходы сигналов управления фазой которого соединены с входами предварительной установки соответственно второо и третьего реверсивных счетчиков, при этом выход источника опорного напряжения соединен с опорными входами первого, второго и третьего цифроаналоговых преобразователей, о т л и ч а ю щ и й с я тем, что, с целью повышения стабильности амплитуды выходных сигналов, вход предварительной установки первого реверсивного счетчика соединен с третьим выходом сигнала управления фазой преобразователя кодов, первый выход сигнала управления амплитудой которого соединен с управляющим входом первого выходного аттенюатора, а выходы второго и третьего цифроаналоговых преобразователей соединены соответственно с входами второго и третьего выходных аттенюаторов, а преобразователь кодов снабжен вторым и третьим выходами сигналов управления амплитудой, которые соединены с управляющими входами соответственно второго и третьего выходных 5 аттенюаторов. 2. Формирователь по и. 1, о тл и ч а ющ и й с я тем, что преобразователь кодов содержит последовательно соединенные 10 формирователь управляющих сигналов, первый элемент ИЛИ, параллельный регистр, блок памяти и коммутатор. второй элемент ИЛИ, блок постоянного запоминания, шестиканальный выходной регистр, 15 при этом двунаправленная шина данных формирователя управляющих сигналов соединена с двунаправленной шиной данных . коммутатора, информационный выход формирователя управляющих сигналов соеди нен с информационным входом шестиканального выходного регистра, выход строба записи адреса формирователя управляющих сигналов соединен с первым управляющим входом коммутатора и вхо дом синхронизации записи/считывания блока памяти, информационный вход которого подсоединен к первому информационному выходу коммутатора, второй информационный выход которого соединен 30 с входом параллелього регистра, а выход строба записи данных формирователя управляющих сигналов соединен с вторым управляющим входом коммутатора и первым входом второго элемента ИЛИ, выход кото рого соединен с входом записи-считывания блока памяти, выход строба считывания адреса формирователя управляющих сигналов соединен с третьим управляющим входом коммутатора и входом сигнала управления считывания блока постоянного запоминания, выход которого соединен с вторым информационным входом коммутатора, входы сигналов группы входов младших разрядов блока постоянного запоминания поразрядно соединены с соответствующими выходами параллельного регистра, вход управления формирователя ф управляющих сигналов и четвертый управляющий вход коммутатора объединены и являются входом синхронизации преобразователя кодов, третий и четвертый информационные входы коммутатора и вторые входы элементов ИЛИ объединены и являются информационным входом преоб-. разователя частоты, адресные выходы сиг-, налов группы выходов младших разрядов формирователя управляющих сигналов подсоединены к соответствующим входамсигналов группы входов старших разрядов блока постоянного запоминания, а адресные выходы сигналов группы выходов старших разрядов формирователя управляющих сигналов соединены с соответствующими адресными входами шестиканального выходного регистра, первый, второй, третий, четвертый, пятый, шестой выходы которого являются соответственно первым, вторым, третьим выходами сигналов управления фазой. первым вторым третьим выходами сигналов управления амплитудой преобразователя кодов, один из выходов сигналов группы выходов младших разрядов формирователя управляющих сигналов является выходом синхронизации преобразователя кодов.1732418 роРмвцианныв ьыходь бер орректор Т,Малец актор Тираж Подписноевенного комитета по изобретениям и открытиям при ГКНТ СССР 113038, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент город, ул.Гагарина, 10 оказ 1587 ВНИИПИ Гас Составитель В.Чинко Техред М.Моргентал Выход СинхР
СмотретьЗаявка
4804915, 23.03.1990
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И
ЧИНКОВ ВИКТОР НИКОЛАЕВИЧ, САВИЦКИЙ АЛЕКСАНДР ЛЕОНИДОВИЧ
МПК / Метки
МПК: H03B 27/00
Метки: сигналов, синусоидальных, трехфазных, формирователь, цифровой
Опубликовано: 07.05.1992
Код ссылки
<a href="https://patents.su/6-1732418-cifrovojj-formirovatel-trekhfaznykh-sinusoidalnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой формирователь трехфазных синусоидальных сигналов</a>
Предыдущий патент: Многофазный формирователь сигналов
Следующий патент: Формирователь случайных сигналов
Случайный патент: Текстильный материал