Передающее устройство для системы связи статистического уплотнения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54 Н 04 д 3/17 ОПИСАНИЕ ИЗОБРЕТЕНИЯН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССРФ 1072281, кл. Н 04 Л 6/02, 1982.(54) (57) ПЕРЕДАЮЩЕЕ УСТРОЙСТВО ДЛЯСИСТЕМЫ СВЯЗИ СТАТИСТИЧЕСКОГО УПЛОТНЕНИЯ по авт.св. Ф 1012281, о т л ич а ю щ е е с я тем, что, с цельюповышения качества передачи информации путем равномерного распределения потерь между каналами, блок согласования скоростей соединен с входным регистром сдвига через введенные в последовательно соединенные сдвиговый регистр объединенногоцикла кольцевой регистр сдвига исдвиговый регистр преобразованногоцикла, а также введены блок задержки и последовательно соединенныесчетчик, дешифратор и блок управления сдвигом, выход которого соединен с управляющим входом кольцевогорегистра сдвига, синхронизирующийвход сдвигового регистра преобразованного цикла соединен с выходомблока задержки, вход которого объединен с синхронизирующими входамикольцевого регистра сдвига и счетчика и соединен с первым дополнительным выходом блока формирования синхросигналов, второй управляющий входкоторого соединен с вторым дополнительным выходом блока формированиясинхросигналов.11811 1 О 30 В момент времени, когда в сдвиго вом регистре 15 записан весь объединенный цикл передачи, информация в параллельном коде переписывается в Изобретение относится к технике связи, может быть использовано для объединения систем многоканальной связи с импульсно-кодовой модуляцией и является усовершенствованием изобретения по авт.св. У 1072281.Цель изобретения - повышение качества передачи информации путем равномерного распределения потерь между каналами.На фиг. 1 приведена структурная электрическая схема передающего устройства для системы связи .статистического уплотнения на фиг. 2 и 3 - временные диаграммы, поясняющие . 15 работу предлагаемого устройства.Передающее устройство для системы связи статнстического уплотнения содержит блок 1 согласования.тактовых скоростей, входной регистр 2 20 сдвига, регистр 3 сдвига отсчета, блок 4 сравнения, пороговый блок 5, блок 6 управления. записью, коммутатор 7, регистр 8 промежуточного хранения, блок 9 управления считы ванием, блок 10 формирования синхросигналов, блок 11 памяти, счет-, чик 12, дешифратор 13, блок 14 управления сдвигом, сдвиговый регистр 15 объединенного цикла, кольцевой регистр 16 сдвига, сдвиговый регистр 17 преобразованного цикла и блок 18 задержки.Устройство работает следующимобразом.35Сигналы импульсно-кодовой модуляции (ИКМ) поступают на входы блока 1, осуществляющего поканальное объединение цифровых потоков, На выход. блока 1 Формируется сигнэлр 4 имеющий скорость модуляции, соответствуюцую сумме скоростей входящих цифровых потоков. На фиг. 2 изображены временные диаграммы а и о входящих цифровых потоков, в - объединенного цикла. С выхода блока 1 объединенный цифровой поток поступает на вход сдвигового регистра 15, имеющего емкость, равную длине объединенного цикла обеих ИКМ систем, т.е. .2 И . К бит (где К - число бит, при.ходящееся на один канал (отсчет) ИКМ системы, И - число каналов .одной ИКМ системы). 58 2кольцевой регистр 16 по синхроимпульсу из блока 10, который поступает с частотой, равной частоте дискретизации. Этот же синхросигнал, имеющий коэффициент пересчета, равный 2, поступает на вход блока 18 и на вход счетчика 12. Величина суммы в параллельном коде со счетчика 12 поступает на вход дешифратора 13. Сигнал с соответствующего возбужденного выхода дешифратора 13, причем номер возбужденного выхода соответствует числу отсчетов, на которое необходимо сдвинуть объединенный цикл вправо, поступает на блок 14, на другой вход которого поступают импульсы, задающие скорость сдвига в кольцевом регистре 16, частота которых выбирается равной произведению удвоенной частоты дискретизации на длину объединенного цикла. Это значение частоты обеспечивает сдвиг информации в кольцевом регистре 16 на (2 И) разрядов за время, равное (Т/2)Т, где Т - период объединенного цикла (фиг. 2 ъ) .После сдвига информация из кольцевого регистра 16 переписываетсяв сдвиговый регистр 17. Момент перезаписи определяется наличием синхросигнала на выходе блока 18, в котором время задержки выбирается равным Т = (3/4)Т. Это обеспечивает перезапись информации из кольцевого регистра 16 в сдвиговый регистр 17 до записи очередного объединенного цикла в кольцевой регистр 16. Из сдвигового регистра 17 информация последовательно считывается под воздействием синхросигналов, поступающих из блока 10 с частотой й2й 2 Ы-К, где й - частота дискретизации.Диаграммы, поясняющие работусхемы, приведены на Фиг, 3, где для простоты считается, что объединенный цикл содержит восемь отсчетов (по четыре от каждой системы). Пусть на сдвиговый регистр объединенного цикла поступает цифровой поток, каждый цикл которого содержит восемь отсчетов (ц,б,в,Ь,е,к, у). На фиг. Зс показана последовательность трех циклов на фиг. 3 6 - цикл, записанный в кольцевой регистр 16 и сдвинутый соответственно на 0,1,2,3,4,5,6 и 7 отсчетов вправо. На фиг. 3 В показан11811 40 цифровой поток на выходе сдвигового регистра 17, где 1-й цикл сдвинут вправо на 0 отсчетов, 1+1-й - на один отсчет, 1+2-й цикл - на два отсчета вправо и т.д, Таким обра зом, оказывается, что отсчеты различных каналов от цикла к циклу сдвигаются на один канальный интервал, что приводит в условиях статистической перегрузки к равномерному 1 О распределению "потерь" информации между каналами.Далее цифровой поток поступает на входной регистр 2 с емкостью 2 М К бит. Сигналы с выхода послед него разряда входного регистра 2 поступают на вход регистра сдвига 3 емкостью К бит, Сигналы с выходов регистра сдвига 3 и выходов разрядов входного регистра 2, имею щих номера от (К+1) до 2 К, подаются на блок 4, на выходе которого в параллельном коде формируется сигнал, равный абсолютной величине разности предыдущего и текущего отсчетов 25 -го канала.На фиг. 32 условно изображен входной регистр 2, блок 4 и регистр сдвига 3, На входной регистр 2 поступает цифровой поток. Пусть, напри- щ мер, в нем записаны отсчеты двух соседних циклов 1 и (1+1)-го. С выхода разрядов входного регистра 2 с номерами от (К+1)-го до 2 К (К - число разрядов, занимаемое одним отсчетом) на вход блока сравнения поступает отсчет б(1+1)-го цикла, который занимает вторую позицию в цикле. На регистр 3 сдвига в этот момент поступает отсчет я 1-го цикла, который занимал третью позицию в 1-м цикле, Таким образом, происходит сравнение одноименных отсчетов соседних циклов. На фиг.3 д происходит сравнение следующих отсчетов и т.д.С выхода блока сигнал поступает на вход порогового блока 5, который в моменты времени, определяемые бло 58 ком 10, сигналыленного случае. формирует на своем выходе "1", при превьппении установпорога, или 0 - в противном Сигналы с выхода порогового блока 5 поступают на вход блока 6 и соответствующий вход коммутатора 7, к другим К входам которого подаются в параллельном коде сигналы от разрядов входного регистра 2 с номерами от (К+ 1) до 2 К. Блок 6 в моменты времени, определяемые блоком 10, формирует управляющие сигналы, по которым коммутатор 7 записывает текущее значение канальных отсчетов (разность которых с предыдущими значениями превысила величину, определяемую пороговым блоком 5) и сигналы "0" и "1", сформированные на выходе порогового блока 5, в отведенные для этих целей информационные и служебное поля регистра 8. Регистр 8 имеет емкость (КМ - М ) бит, где И - число бит, отводимых под синхросигнал циклового фазирования устройства. Для передачи обновляющей информации отводится(К И -2 И - И 1 бит в каждом выходссном цикле. Причем кроме синхросигнала в каждом выходном цикле передается "служебное слово" емкостью 2 И бит, которое показывает, в каких канальных интервалах объединенного цифрового потока абсолютная величина разности значений отсчетов текущего и предыдущего циклов соответствую. щих канальных интервалов превысила пороговое значение. В момент окончания сравнения величин отсчетов всех канальных интервалов предЫдущего и текущего объединенных циклов передачи информация из регистра 8 переписывается в блок 11, Осуществляя последовательное считывание информации из ячеек блока 11, блок 9 формирует цикл передачи, представленный на фиг. 23, е, Емкость блока 11 равна КЯ бит..П лиал ная,61 Ти НИИПИ Государственного к по делам изобретений и 13035, Москва, Ж, Раув
СмотретьЗаявка
3727744, 10.04.1984
ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО
ЖУРАВИН АНАТОЛИЙ ИСАЕВИЧ, АГАЯН АЛЕКСАНДР АЛЕКСАНДРОВИЧ, ИВАНОВ ИГОРЬ АНАТОЛЬЕВИЧ, РОДИОНОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H04J 3/17
Метки: передающее, связи, системы, статистического, уплотнения
Опубликовано: 23.09.1985
Код ссылки
<a href="https://patents.su/6-1181158-peredayushhee-ustrojjstvo-dlya-sistemy-svyazi-statisticheskogo-uplotneniya.html" target="_blank" rel="follow" title="База патентов СССР">Передающее устройство для системы связи статистического уплотнения</a>
Предыдущий патент: Дешифратор числового кода
Следующий патент: Цифровое устройство фазовой синхронизации
Случайный патент: Устройство для включения радиоап-паратуры