Устройство для передачи и приема сигналов

Номер патента: 1068051

Авторы: Джон, Дэвид

ZIP архив

Текст

(21 (22 (31 (32 2 лэ вид Робсо (Великот Телемеханика,с.261.аявка Великол. Н 04 В 1/5(54)(57) 1. ЧИ И ПРИЕМА первый прием рез детектор дом блока ло ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Тутевич В.Н.М., фЭнергия, 1972. Акцептованнаябритании 92017454 А,1979 (прототип). СТРОИСТВО ДЛЯ ПЕРЕДАИГНАЛОВ, содержащееик, выход которого чесоединен с первым вхоического сравнения ЯО 1068051 А и через последовательно соединенныеинвертор, преобразователь частотыи модулятор соединен с входом передатчика, выход преобразователя частоты через счетчик подключен кпервому входу формирователя сигналови к второму входу блока логическогосравнения, первый выход которого соединен с вторым входом формирователя сигналов, выход которого подключен к управляющему входу модулятора, о т л и ч а ю щ е е с я тем,что, с целью повышения информаци"онной гибкости, в устройство введены второй приемник и блок запрета,выход второго приемника подключенк первому входу блока запрета, выход блока запрета соединен с третьим входом блока логического сравнения, второй выход которого соединен с вторым входом блока запрета10 б 8051 35 2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок логического сравнения выполнен на счетчике, селекторе и регистре, информационные выходы счетчика подключены к входам первой группы селектора, входы второй группы которого соединены с выходами регистра, первый вход которого является третьим входом блока второй вход регистра является первым входом блока, вход счетчика является вторым входом блока, выход селектора является первым выходом блока, выход счетчика явИзобретение относится к Устройству для детектирования закодированной информации, особеннок устройству, в котором код хранится в активном самоответчике. Такие устройства по леэны при распознавании прецметов или, например, для регулирования входа персонала в зоны с ограниченным доступом.Известны ус .ройства для переда О чи сигналов на расстоянии, использующие частотно-временной способ разделения каналов, содержащие на пункте управления формирователи команди аппаратуру передачи сигналов 15 с частотным уплотнением, на каждом приемном пункте устройства содержат декодер адреса в виде Фильтра и декодеры команд 13.Наиболее близким по технической сущности к предлагаемому является устройство для передачи и приема сигналов, содержащее первый приемник, выхсд которого через детектор соединен с первым входом блока логического сравнения и через последовательно соединенные инвертор, преобразователь частоты и модулятор соединен с входом передатчика, выход преобразователя частоты через счетчик подключен к первому входу 30 Формирователя сигналов и к второму входу блока логического сравнения, первый выход которого соединен с вторым входом формирователя сигналов, выхоц которого подключен куправляющему входу модулятора 23.Недостаток известного устройства заключается в том, что если код выбран, то его нельзя легко сменить. Однако схема устройства тех О нологически выполнена в виде чипа и представляет собой очень экономичный способ производства в больвторым выходом блоляетсяка.3. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок запрета выполнен на ключе, счетчиках и триггере, выход ключа является выходом блока, выход первого счетчика соединен с первым входом триггера, первый вход блока соединен с первыми входами первого счетчика и ключа, второй вход которого подключен к выходу триггера, выход второго счетчика соединен с вторым входом триггера, вход второго счетчика является вторым входом блока. 2шом количестве указанных приемоответ. чиков. Выгодно изготовлять такие приемоответчики, в которых кодиро-. вание можно было бы изменять по желанию.Цель изобретения - повышение информационной гибкости устройства, т.е, создание дешевого, легкого приемоответчика массового производства с малым током потребления,Указанная цель достигается тем, что в устройство для передачи и приема сигналов, содержащее первый приемник, выход которого через де- тектор соединен с первым входом блока логического сравнения и через последовательно соединенные инвертор, преобразователь частоты и модулятор соединен с входом передатчика, выход преобразователя частоты через счетчик подключен к первому входу формирователя сигналов и к второму входу блока логического сравнения, первый выход которого соединен с вторым входом формирователя сигналов, выход которого подключен к управляющему входу модулятора, введены второй приемник и блок запрета, выход второго приемника подключен к первому входу блока запрета, выход блока запрета соединен с третьим входом блока логического сравнения, второй выход которого соединен с вторым входом блока запрета.Блок логического сравнения выполнен на счетчике, селекторе и регистре, информационные выходы счетчика подключены к входам первой группы селектора, входы второй груп- пы которого соединены с выходами регистра, первый вход которого явля-, ется третьим входом блока, второй вход регистра является первым входом блока, вход счетчика являетсявторым входом блока, ьыход селектора является первым выходом блока, ныход счетчика является вторым ныходом блока.Блок запрета выполнен на ключе, счетчиках и триггере, выход ключа является выходом блока, выход первого счетчика соединен с первым входом триггера, перный вход блока соединен с первыми входами первого счетчика и ключа, второй вход которого подключен к выходу триггера, выход второго счетчика соединен с вторым входом триггера, вход второго счетчика является вторым входом блока.На фиг.1 приведена функциональная схема устройства для передачи и приема сигналов программируемого закодированного тега; на фиг.2 функциональная схема, иллюстрирующая процесс запроса кода и его проверки, осуществляемые запросчиком.Устройство содержит первый приемник 1, выполненный на инверторах 2 и 3, детектор 4, инвертор 5, преобразователь б частоты, модулятор 7, передатчик 8, счетчик 9, формирователь 10 сигналов, блок 11 логического сравнения, выполненный на счетчике 12, селекторе 13 и регистре 14.Блок 15 запрета содержит ключ 16; триггер 17 и счетчики 18 и 19. Блок 15 запрета соединен со вторым приемником 20.Запросчик содержит генератор 21, передатчик 22, приемник 23, декодер 24, регистр 25 сдвига, детектор 26, первый блок 27 триггеров, компаратор 28, второй блок 29 триггеров, ключ 30, детектор 31 нуля и время- задающий блок 32, н зоне действия запросчика установлено устройство 33 для передачи и приема сигналов, схему 34 сброса счетчика.Устройство (фиг.1) представляет собой полупроводниковую интегральную схему ДИОП типа, предназначенную для работы в диапазоне частот индуктивной связи, т,е. до 150 кГц. Устройство излучает ответ с когерентной фазой на субгармонике передачи запроса.Приемник 1 содержит самосмещающий входной каскад, используемый в качестве усилителя высокой частоты для сигнала запроса, который передается на частоте 132 кГц, и два инвертора 2 и 3. Детектированный сигнал запроса подается через дополнительный инвертор 5 на преобразователь 6 частоты, который делит частоту сигнала на два, получая несущую повторной передачи с частотой 66 кГц.Выход приемника 1 также подсоединен к детектору 4, а выход инвер- тора 5 также подсоединен к схеме 34 сброса счетчика. Сигнал несущей с10 40 желательных сигналов шума. Детектор 31 нуля подсоединен к .регистру 65 25 сдвига. 15 20 25 30 35 45 50 55 60 частотой бб кГц от нреобраэонателя б частоты подается на модулятор 7, содержащий элемент И, где несущая мэдулируется слоном данных кода. Сигнал несущей с частотой бб кГц также подается на счетчик 9 деления на 384.Модулированный сигнал затем подается на передатчик 8, который включает буферный усилитель, питающий антенну для пон;орной передачисигналом увеличенной мощности.Блок 11 логического сравнения содержит регистр 14 для памяти кодовых данных, в котором хранятся программируемые кодовые данные. Схема адресации памяти содержит Н- битовый селектор 13, циФровой выход данных памяти которого определяется индектирующим счетчиком 12. Счетчик 12 получает тактовые импульсы от счетчика 9. Схема задания Формата выходных данных состоит из полубитового формировате."я 10 сигналов, который является элементом ИСКЛЮЧАЮЩЕЕ ИЛИ. Выбранные цифры данных объединяются с выходом счетчика 9, образуя полубитовый формат передачи данных. Таким образом, нуль передается при Оф в течение половины периода времени, эа которым следует 1 в течение останшейся половины с дополнительны-. ми передачами для единицы данных.Второй усилитель высокой частоты предусмотрен для использования при программировании устройства и является нторым приемником 20, выход которого через ключ 16 подсоединен к тактовому входу регистра 14. Ключ 16 представляет собой часть блока 15 запрета, служащего для защиты памяти от случайного тактиронания регистра памяти кода.Как показано на фиг.2, с закодированным устройством 33 используется запросчик. Главный генератор 21 на 132 чсГц питает и передатчик 22 и центральный времязадающий блок 32. Сигнал с частотой 66 кГц, излученный устройством 33, обнаруживается приемником 23, Выход декодера 24 тока приемника подается на каскадный регистр 25 сдвига под управлением центрального времяэадающего блока 32. Детектор 26 полубитоного формата проверяет полубитовый формат, и Й-битовый блок 27 триггеров служит для временного хранения данных. В последствии данные переносятся на второй М -битовый блок 29 триггеров, содержимое. которого сравнивается с содержимым блока 27 компа" ратором 28, Также предусмотрен шумовой ключ 30 для подавления не 10 б 805110 15 20 25 30 35 40 45 50 55 60 65 Устройство работает следующимобразом,Предпсложим вначале, что устройство 33 удалено иэ чувствительной эоны и что на его входе нетсигнала с частотой 132 кГц, тогда выход инвертора 2 имеет высокий уровень (логическая 1), а выход инвертора 3 принимает низкийуровень (логический О), В результате также имеет малую величину входкодовых данных, подаваемый детектором 4 на регистр 14, Выход инвертора 5 принимает большое значение,вызывая прикладывание сигналасброса ко всем счетчикам и другимпоследовательным логическим функциям, устанавливающим известноеначальное состояние.Когда устройство вводится в чувствительную зону, оно принимает непрерывный сигнал с частотой 132 кГци сигнал сброса снимается, тем самым включая все счетчики. Затем преобразователь или делитель б частоты подает сигнал подачи несущейс частотой бб кГц на модулятор 7и на счетчик 9 для получения тактового импульса для индексирующего счетчика 12 и полубитового формирователя 10 сигналов. Индексирующий счетчик, таким образом, за-,пускается с нуля с интервалом повторения импульсов 5,82 мс. Первоначально необходим выход данныхнуля, так чтобы вход данных длямодулятора 7 имел низкую величинув течение 2,91 мс и высокую величину в течение следующих 2,91 мсв полубитовом форматеЭтот методзащищает закодированное устройство,реагирующее на передачу от системы сигналов 132 кГц в течение2,0 мс с интервалами 35 мс. Индексирующий счетчик 12 подсчитываетодиночный импульс в конце начальных 5,82 мс, вызывая. выход первойцифры кодсвых данных, хранимой врегистре 14 в полубитовом формате.Эта последовательность повторяетсядо тех пор, пока не будут адресонаны все цифры коДовых данных и выведены в полубитовом формате,после чего передатчик 22 запроса счастотой 32, кГц выключается напериод времени приблизительно от20 до 50 мс, чтобы автосброс былприведен в состояние готовности дляследующего запроса, Таким способомв устройстве передается сигнал счастотой бб кГц, модулированный поамплитуде его уникальным кодом.Поэтому пслное время между цикламизапроса равно И 5,8+35+15 мс, например 175 Н 5 мс для 24-битовогокода.Ведущая единица или нуль могутбыть постоянно запрограммированы при изготовлении устройства посредством связывания первой ячейки памяти регистра 0 (фиг.1), Это позволит устройству реагировать если необходимо на чувствительнук к наличию сигнала систему запроса.В течение каждого цикла запроса центральный времязадающий блок 32 стробирует несущую 132 кГц в сос.тояние Включено во время периода времени, равного (М) х 5,82 мс, где Й - число кодовых битов. Последовательный цифровой поток битов, соответствующий закодированному ответному сигналу, переданному. устройством 33, подается на (2 й+2) каскадный регистр 25 сдвига под управлением времязадающего блока 32.После завершения цикла из (2 М+2) тактовых импульсов форма кода проверяется на правильный полубитовый формат и если он достоверен, данные загружаются во временную память, состоящую из первого М -битового блока 27 триггеров.Декодирующий процесс начинается при удовлетворительном обнаружении ведущего нуля детектором 31.Данные, полученные из ответа на следующий запрос, вводятся в первый блок 27 триггеров, тогда как первоначальные данные перенесены во второй блок 29. Результаты двух последовательных запросов сравниваются в компараторе 28 (если достигается совпадение, данные считаются достоверными) и затем подаются как выходной сигнал для индикации сигнала тревоги или дальнейшей обработки. Можно осуществлять необходимое количество сравнений. Например, могут быть предусмотрены дополнительные компараторы и триггерные блоки или может быть подсчитано множество сигналов достоверности данных до включения центрального времязадающего блока для вырабатывания выходного сигнала.В то время, как принимаемый сигнал подается на регистр 25 сдвига, он также проверяется на шумовые переходы вблИзи момента тактирования посредством шумового ключа 30. Если обнаруживается переход с 1 на ф 0, во время которого должен быть сигнал фф, предполагается, что это вследствие нежелательного шума и уже полученные данные разрушаются повторной установкой. регистра 25 сдвига. Таким образом, вместо выполнения всего цикла передачи цикл заканчивается и начинается новый цикл. Это приводит к зкономиивремени.Теперь рассмотрим программирующий режим работы устройства, прикотором необходимый код подается на устройство 33.В этом режиме кодовые данные пере. даются на приемник 1 (132 кГц), и на приемник 20 подается высокочастотный кодовый сигнал тактирования памяти 5 посредством индуктивной связи. Это исключает необходимость излучать высокую частоту, на что в некоторых странах необходимо разрешение. Высокий уровень входного сигнала, не ,обходимый для внутреннего генерирования тактового импульса, также повышает помехоустойчивость системы. Выходные сигналы приемника детектируются и подаются соответст венно на входы данных и тактирования регистра 14, Если блок 15 запрета разрешает прохождение тактовых сигналов, память программируется сигналом закодированного потока данных. Затем осуществляется обычный цикл запроса для определения достоверности кода.Тактовый вход регистра 14 запирается на период времени, соответствующий, по крайней мере, двум пери одам передачи запроса счетчиком 19. Ключ 16 запирается до повышения напряжения на выход 3 -триггера 17, что может произойти только тогда, когда принято правильное целое число импульсов на.программном тактовом приемнике 20, что определяется счетчиком 18, и одновременно принято число импульсов с частотой 132 кГц, соответствующее удвоенному полному подсчету индуксирующего счетчика 12. Цикл программирования кода, таким образом, больше обычного цикла запроса.Преимущество предлагаемого уст ройства заключается в том, что потребитель легко мОжет повторно запрограмми 1 овать кодируемые данны Это особенно выгодно там, где такие данные необходимы только для небопьшого. промежутка времени, или данные включают некоторый элемент, который необходимо периодически корректировать. Примерами такого применения являются автоматическая транспортировка багажа, идентификация контейнеров на маршруте мешков с почтой Данные могут относиться, кроме того, к размерам, весу,.месту назначения, дате, времени, цене или другой классификации, включая также уникальную идентификацию. Преимуществом устройства является также то, что повторное программирование может быть осуществлено без установления какого-нибудь физического и электрического контакта с устройством или без нарушения его. Кроме того, устройство только необходимо изъять иэ работы на очень короткий период времени для удобства потребителяНет ограничения числу циклов повторного программирования, которые могут производиться в течение срока службы устройства. Число возможных кодов, также очень большое, при этом единственным ограничением является размер используемого чипа. Можно использовать миллиард уникальных кодов.Вследствие требования на малые физические размеры устройства и эапросчика их роли взаимозаменяемые, т.е. запросчик может быть статическим и использоваться для обнаруже.ния присутствия приемоответчика в чувствительной зоне или альтернативно, приемоответчики могут быть ус" тановлены на больших объектах, а портативный запросчик использоваться для считывания кодов для идентификации содержимого и т.д.В предлагаемом устройстве могут быть сделаны различные дополнительные изменения. Например, устройство может быть установлено непосредственно или может быть интегральной частью любого предмета, который желательно обнаружить.При альтернативном изменении устройство может быть заменено свободно двигающимся устройством, которое работает непрерывно беэ потребности в сигнале запроса. Сигнал, передаваемый устройством, содержит закодированную информацию, которая может быть изменена время от времени по необходимости.Устройство может быть выполнено для работы в любом месте в диапазоне частот индуктивной связи1068051 с уууД бб /(Гц оставитель Н.Лысенко ехред В.далекорей Корректор И Цемчик е Редак И.Петров каз 11251/60 Тираж 573 ВНИИПИ Государственного ко по делам изобретений и 113035, Иосква, Ж, Раушскдписное митета СССРоткрытийая наб., д. илиад ППП Патентф, г, Ужгород, ул, Проектная

Смотреть

Заявка

3296450, 18.05.1981

Таг Радионикс Лимитед

ДЖОН БЕЛЛЬЮ ФЛЭК, ДЭВИД РОБСОН

МПК / Метки

МПК: G08C 19/12

Метки: передачи, приема, сигналов

Опубликовано: 15.01.1984

Код ссылки

<a href="https://patents.su/6-1068051-ustrojjstvo-dlya-peredachi-i-priema-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема сигналов</a>

Похожие патенты