Аналого-цифровое устройство длявычисления свертки функций

Номер патента: 817724

Автор: Осипенко

ZIP архив

Текст

50 60 тора чисел, вторые входы - с соответствующими выходами блока управле.ниявыход элемента И последнего разряда и выход двоичного счетчика через логический элемент ИЛИ подключены к первым входам логических элементов И, образующих цифровой блокуменьшения (ЦБУ), вторые входы которых соединены с выходами соответствующих циФровых линий задержки (ЦЛЗ), соединенных со входами накопительных счетчиков 2).Однако в данном устройстве низкое быстродействие из-за сложности управления и использования последовательного кода, ограниченный динамический диапазон амплитуд и длйтельностей .обрабатываемых сигналов из-за конечной емкости накопительных счетчиков и ограниченная область использования из-за неинвариантности к относительному времени запаздывания одного из сигналовЦель изобретения - повышение точности и быстродействия вычислений.Поставленная цель достигается тем, что в устройство для вычисления свертки функций, содержащее первый и второй масштабные блоки, входы которых являются соответственно первым и вторым входами устройства, и выходы подключены соответственно ко входам первого и второго АЦП, выходы первого АЦП подключены соответственно ко входам цифровых линий задержки первой группы, к первому входу первой группы соответствующего многоканального .блока умножения и к первым входам переключателей, вторые вхОды которых соединены с соответствующими выходами второго аналогоцифрового преобразователя, выходы цифровых линий задержки первой группы подключены соответственно ко входам первой группы соответствующегомногоканальногоблока умножения,тактирующие входы цифровых линий задержки первой и второй группы подключены соответственно к первому ивторому выходам генератора тактовыхимпульсов, введены блоки линейногосуммирования, дополнительные масштабные блоки и многовходовой сумматор,входы которого подключены к выходамсоответствующих дополнительных масштабных блоков, вход каждого из которых соединен с выходом соответствующего блока линейного суммирования,входы каждого из которых подключенысоответственно к выходам соответст,вующего многоканального блока умножения, входы второй группы которого подключены в обратном порядке квыходам соответствующей цифровой линии задержки второй группы и к выходу соответствующего переключателя,вход цифровой линии задержки соединен с выходом соответствующего пере.ключателя. 5 0 5 26 2 ЗО 35 ао На фиг.1 изображена схема предлагаемого устройства; на фиг.2 структурная схема.Аналого-цифровое устройство для вычисления свертки Функций содержит (Фиг.1) соединенные последовательно первый масштабный блок 1, вход которого является первым входом устройства, и первый ГЦП 2, к выходам которого подключены первые цифровые линии 3 задержки каждой пары, соединенные последовательно второй масштабный блок 4, вход которого является вторым входом устройства, и второй АЦП 5, вторые цифровые линии б задержки каждой пары, многоканальные блоки 7 умножения, каждый из которых содержит 2 е+1=+1 .элементов перемножения. Первая группа входов подключена к соответствующим отводам первой цифровой линии 3 задержки -й пары, а вторые входы - в обратном порядке 1 с соответствующим отводам второй цифровой линии б задержки -ой пары, блоки 8 линейного суммирования, входы которых подключены к соответствующим выходам соответственно блоков 7 умножения, дополнительные масштабные блоки 9, входы которых подключены к выходам соответственно блоков 8 линейного суммирования, многовходовой сумматор 10, у которого входы подключены к выходам блоков 9, а выход является выходом устройства, переключатели 11, подключакщие входы вторых цифровых линий б задержки каждой пары через первые и вторые положения - к соответствующим выходам второго и первого АЦП соответственно 5 и 2 и генератор.12 тактовых импульсов, первый и второй выходы которого подключены к так.тирующим входам соответственно первых и вторых цифровых линий 3 и б задержки каждой пары.Масштабный блок 1 или 4 содержит перестраиваемую по частоте входную цепь со ступенчатым делителем напряжения, смесители, перестраиваемые по частоте гетеродины и усилители с . регулируемыми коэффициентами усиления (при необходимости могут быть использованы автоматические схемы перестройки или подстройки частот гетеродинов и автоматические схемы регулировки амплитуд выходных напряжений). Цифровые линии 3 и б задержки выполнены йа регистрах сдвига,время задержки с у всех линий одинаково и равно= Ги -,ас + нгде Г - максимально возможная длительность обрабатываемыхсигналов;ь с - интервал повторения тактовых импульсов;л- максимально возможное относительное время запаздывания сигналов..Заказ 1468/65 Тираж 745 ВНИИПИ Государственного комитета ССС по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., ддписное илиал ППП "Патент", г.ужгород, ул.Проектная Составитель В.Жовинскийдактор К.Лембак Техред Н.Бабурка КорректорН.Швыдк

Смотреть

Заявка

2774634, 04.06.1979

ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙИНСТИТУТ ИМ. B. Д. КАЛМЫКОВА

ОСИПЕНКО ВИКТОР ГАВРИЛОВИЧ

МПК / Метки

МПК: G06F 17/10

Метки: аналого-цифровое, длявычисления, свертки, функций

Опубликовано: 30.03.1981

Код ссылки

<a href="https://patents.su/5-817724-analogo-cifrovoe-ustrojjstvo-dlyavychisleniya-svertki-funkcijj.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровое устройство длявычисления свертки функций</a>

Похожие патенты