Устройство для измерения чистого запаздывания инерционного звена

Номер патента: 1236430

Авторы: Ингстер, Каманин, Кулиш, Черников

Есть еще 4 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН ОПИСАНИЕ ИЗОБРЕТЕНИЯК А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧИСТОГО ЗАПАЗДЫВАНИЯ ИНЕРЦИОННОГО ЗВЕНА(5) Изобретение относится к области экспериментального определения динамических характеристик инерционных объектов и может быть использовано при исследовании и ЛО 1236430 А 1 наладке систем автоматического регулирования. Устройство позволяет определять величину чистого запаздывания динамических звеньев первого и второго порядка по дискретным значениям его переходной характеристики. Повышенная точность измерения достигается тем, что величина чистого запаздывания вычисляется по значениям переходной характеристики на ее участке при значительных амплитудах сигналов, когда величина помехи и нелинейностей гораздо меньше величин измеренных сигналов, а также не сказывается инерционность элементов устройства. Устройство содержит блок управления, аналого-цифровой преобразователь, измерительный и вычислительные блоки, ключевые элементы, нуль-орган и блок контроля. О ил.Редактор Л ШишкинЗа каз 3088/49ВНИИпо113035,Филиал ПП Состав и гелТекред И. Ве Тираж 830 1 И Государственного делам изобретений Москва, Ж - -35, Рау П 11 атен ъ, г, Уж гоорректор Т КолбодписноеССР П комитета С и открытий шская наб д. ул1 ро(4) Изобретение относится к области экспериментального определения динамических характеристик инерционных объектов и может быть использовано при исследовании и наладке различных устройств систем автоматического регулирования (например, следящих систем, фильтров и т. и.).Цель изобретения - повышение точности измерения чистого запаздывания инерционйого, объекта при ступенчатом входном сигнале, особенно для высокодинамических звеньев систем регулирования.Устройство позволяет определять чистое запаздывание инерционных объектов, передаточные функции которых имеют вид%(р) = --- (1) при ступенчатом сигнале на их входе. При этом сначала фиксируются через равные промежутки времени М значения выходного сигнала исследуемого объекта. В случае, когда передаточная функция объекта имеет вид , необходимо зафиксировать всего два значения, а в случае, когда передаточная функция объекта имеет вид (2) - четыре значения выходного сигнала объекта. Эти значения можно зафиксировать на любом участке переходной характеристики обьекта (за исключением установившегося значения). Затем из уравнений, которые для объекта (1) имеют вид где у, - зафиксированные значения выходного сигнала объекта (фиг. ), определяются промежуточные коэффициен. ты К )1, )х 2 и коэффициенты Р = -Р = Р 2= -которые являются коэффициентами реку- рентных уравнений, определяющих переод ные характеристики соответственно для об иектов (1) н (2)хп = -- Руп+(б) У и = - ру и +- Р 2 У и + 2 (7) где п =О, 1, , М.Эти уранения получают в результате отображения решений непрерывных дифференциальных уравнений, соответствующих выражениям (1) и (2), наблюдаемым в дискретные моменты времени= о, ( ., м, не соответствукнцие им дискретные (рекурентные) уравнения. При этом можно показать, что решения непрерывных уравнений, взятые в дискретные моменты времени, связаны с решениями дискретных уравнений коэффициентами К х 1, )2, определяемыми с помощью уравнений (3) и (4) .Приняв теперь время о за начальныймомент, где у О = уо, у += У 1, и решая уравнения (б) и (7) в убывающем отсчете, т. е. определяя значения у - 1, у - 2, у в х), получим дискретные значения переходной функции объекта, предшествующие первому зафиксированному значению уо.При этом движемся по кривой переходной характеристики в сторону убывания непрерывного времени, т. е,-э 0. Определив момент времени, когда первое значение у - и равно у получаем время чистого запаздывания.Однако, вследствие неточности при считывании значений может возникнуть ошибка, 20 т. е. не получится значение у - М = у.Здесь могу возникнуть два случая подхода к установившемуся начальному значению, которые показаны на фиг. 2 - кривая у 1(1) переходит через у, а кривая у 2не доходит до у. Поэтому в устройстве осуществляется контроль значений решений рекурентных уравнений.Еслиу - Ч: у 11+у - м у (8) 30то вычисляется дополнительная величина 1.2.= Л 1(М - т, (9)где Этот случай соответствует случаю кривой У 1(1), а формула (9) реализует алгоритм аппроксимации кривой отрезком прямой и деление оси времени на части.Если то0 = М х. Этот случай соответствует кривой-у 2.Чистое запаздывание определяется по формулеТ =11 - - О, (11) В предлагаемом устройстве для измерения чистого запаздывания в зависимости от вида передаточной функции динамического объекта осуществляется измерение либо двух, либо четырех значений его выходного сигнала при подаче на вход ступенчатого сигнала. Затем решаются рекурентные уравнения в обратном отсчете, что соответствует движению по кривой переходной функции объекта к начальному состоянию, Коэффициенты рекурентных уравнений определя 1 отся по зафиксированным значениям вы 1236430ходного сигнала объекта. Решение уравнений продолжается до тех пор, пока не будет получено значение, наиболее близкое к начальному установившемуся значению выходного сигнала объекта. После чего осуществляется процедура уточнения момента достижения переходной характеристикой начального значения, по которому определяется величина чистого запаздывания.Таким образом, в предлагаемом устройстве величина чистого запаздывания определяется по значениям переходной характеристики, взятым в моменты времени, когда их величины значительны. При этом влияние нелинейности и помех выходных датчиков объектов во много раз меньше, чем на начальном участке и их влияние на результат незначительно. Кроме того, в устройстве предусмотрены специальные меры, также исключающие влияние неточностей считывания сигналов, что существенно повышает точность определения чистого запаздывания по сравнению с известным устройством. Точность определения чистого запаздывания с помощью предлагаемого устройства не зависит от его величины и одинакова как для больших, так и для очень малых т.На фиг. 1 и 2 представлены графики переходного процесса и переходных функций; на фиг. 3 - 10 - структурные схемы устройства и его отдельных блоков.Устройство содержит исследуемый объект 1, первый аналого-цифровой преобразователь 2, блок 3 управления, первый ключ 4, нуль-орган 5, измерительный блок 6, второй - пятый ключи 7 - 10, первый вычислитель 11 начальных условий, блок 12 контроля, второй вычислитель 13 времени чистого запаздывания, источник 14 напряжений, первое реле 15, кнопку Пуск 16, кнопку Сброс 17, второе и третье реле 18 и 19, первый элемент 20 задержки, дифференцирующую цепочку 2, второй ч третий элементы 22 и 23 задержки, масштабные блоки 24 и 25, четвертое и пятое реле 26 и 27, четвертый элемент 28 задержки, индикаторную лампу 29, включатель 30, пятый - восьмой элементы 31 - 34 задержки, шестой - девятый ключи 35 - 38, первый переключатель 39, первый - четвертый блоки 40 - 43 памяти, второй и третий переключатели 44 и 45, первый вычитатель 46, реле 47 времени, инвертор 48, первый элемент 49 совпадения, резистор 50, конденсатор 51, десятый ключ 52, первый и второй транзисторы 53 и 54, первый элемент 55 сравнения, четвертый переключатель 56, первый и второй блоки 57 и 58 местного управления, первый - четвертый блоки 59 - 62 умножения, первый и второй квадраторы 63 и 64, второй - четвертый вычитателя 65 - 67, первый и второй блоки 68 и 69 деления, пятый и шестой блоки 70 и 71 умножения, первый сумматор 72, третий блок 73 деления, пятый - седьмой переключатели 74 - 76, второй 5 0 15 20 25 30 40 45 50 55 сумматор 77, восьмой и девятый переключатели 78 и 79, пятый и шестой блоки 80 и 81 памяти, седьмой и восьмой блоки 82 и 83 умножения, третий сумматор 84, десятый переключатель 85, седьмой блок 86 памяти, второй и третий элементы 87 и 88 сравнения, второй элемент 89 совпадения, элемент ИЛИ 90, третийпятый блоки 91 - 93 местного управления, пятый и шестой вычитатели 94 и 95, четвертый блок 96 деления, счетчик 97, седьмой вычитатель 98, девятый и десятый блоки 99 и 100 умножения, переключатель 101. седьмой вычитатель 102, восьмой блок 103 памяти, второй и третий аналого-цифровые преобразователи04 и 105, резисторы 106110. В предлагаемом устройстве в качестве исследуемого объекта 1 могут использоваться различные приборы и блоки систем автоматического управления, передаточные функции которых описывается выражениями ( ) или . К таким устройствам можно отнести например, следящие системы, усилители, фильтры и т. п.Аналого-цифровой преобразователь 2 предназначен для преобразования выходного сигнала объекта 1 в цифровой двоичный код, число разрядов которого равно К (например, 15). В качестве аналого-цифрового греобразователя используется преобразователь напряжения в код с поразрядным кочированиемБлок 3 управления состоит из источника 14 напряжений, пяти реле 15. 18, 19, 26 и 27, двух кнопок Пуск 16 и Сброс 7, четырех элементов 20, 22, 23 и 28 задержки, двух масштабных блоков 24 и 25, индикаторной лампы 29, дифференцирующей цепочки 21 и включателя 30. Первый выход источника 14 напряжений через обмотки и контакты реле 15. 18 и 19, кнопки 16 и 17 и элемент 20 задержки подключен к нулевой пине. Второй выход источника 14 напряжений через нормально разомкнутые контакты реле 15 и блок 21 подключен к второмувыходу блока 3 управления, через нормально замкнутые контакты реле 15 и элемент 22 задержки - к первому выходу блока 3 управления, через нормально разомкнутые контакты реле 15 и элемент 23 задержки -- к третьему выходу блока 3 управления, через масштабный блок 24 - к второму входу элемента 23 задержки, через масштабный блок 25 - к четвертому выходу блока 3 управления, через включатель 30 - к пятому выходу блока 3 управления, через нормально разомкнутые контакты реле 26 и 27 - к шестому выходу блока 3, через нормально разомкнутые контакты реле 26, нормально замкнутые контакты реле 27 и лампу 29 -- к нулевой шине, а через контакты кнопки 17 - к седьмому выходу блока 3 управления. Первый вход блока 3 соединен через обмотку реле 26 с нулевой шиной, а второй1 О 15 20 вход блока 3 подключен к нулевой шине через элемент 28 задержки и обмотку реле 27.Первое реле 15 имеет трн нормально разомкнутых и один нормально замкнутый контакты, второе реле 18 имеет один нормально разомкнутый и один нормально замкнутый контакты, третье реле 19 - один нормально замкнутый контакт, четвертое реле 26 - два нормально разомкнутых контакта, а пятое реле 27 - один нормально замкнутый и один нормально разомкнутый контакты. Элементы 20, 22 и 28 задержки являются неуправляемыми элементами, а элемент 23 - управляемым.Элементы 20, 22, 23 и 28 задержки представляют собой последовательно соединенные реле 47 времени, инвертор 48 и элемент 49 совпадения, выход которого является выходом блоков 20, 22, 23 и 28, а второй вхол соединен с входом реле 47 времени и входом элементов 20, 22, 23 и 28, Элемент 23 задержки содержит реле 47 времени с вторым (управляюцим) входом, который является вторым входом элемента 23 (фиг. 6).Реле 47 времени элементов 20, 22 и 28 соцержиг лва транзистора 53 и 54, ца базу первого из которых подается входной сигнал, а его коллектор через конденсатор 51 подключен к базе второго транзистора 54, с коллектора которого снимается выходной сигнал. За счет выбора емкости конденсатора обеспечнвастся требуемая задержка выходного сцпГала. Реле 47 времени элемента 23 задержки содержит (фцг. 7), кроме того, 1 элементов 55 сравнения, первые входы которых соединены с вторым входом реле 47, а на вторые входы полаГотся напряжения, отличающиеся ца величину ЛЕ, а выходы элементов сравнения соединены с вторымн входами 1 ключей 52, включенных между 1 конденсаторами 51 и базой транзистора 54. В качестве ключей 52 используются бесконтактные полупроводниковые реле, а в качестве элементов 55 сравнения - триггеры Шмидта с различными смещениями, что позволяет получить их срабатывание при различных управл 51 юц 1 цх 11 аГуряжецнях.Масштабные блоки .4 и 25 служат лля установки требуемых нсличиц времени начала измерения 1 и промежутка времецг между измерениями А и цредставляГот собой резистивные делители напряжений. Элемент 21 представляет собой лиффереццирующую 1 сС;-цепочку.Нуль-орган 5 представляет собой триггер Шмилта с нулевым смещением и сигнал на его выходе появляется тогда, когда сигнал ца его входе отличен от нуля, что соответствует случа;о, когда измеряемые значения выходного сигнала исследуемого обьекта 1 не попали ца установившееся значениее.Измерительный блок 6 содежит четыре элемента 31 - 34 задержки, четыре ключа 35 - 38, три переключателя 39, 44 и 45, четыре блока 40 - 43 памяти и вычитатель 46. Первый и второй входы блока 6 соединены с первыми и вторыми входами элементов 3134, выходы которых соединены с первыми входами ключей 35- - 38, вторые входы которых соединены с четвертым входом блока 6, третий вход которого соединен с первыми входами переключателей 39, 44 и 45, а второй и третий входы переключателя 39 соединены с выходами второго и четвертого блоков 32 и 34, а его выход является вторым выходом блока 6, первый выход которого соединен с выходом блока 46, первый и второй входы которого соединены с выходами перекл 1 очателей 44 и 45 соответственно, вторые входы которых соединены с выходами первого и третьего блоков 40 и 42, а третьи входы - с выходами второго и четвертого блоков 41 и 43, а пятый вход блока 6 соединен с вторыми входами блоков 40 - 43 памяти. Элементы 31 - 34 выполнены аналогично управляемому элементу 23 блока 3. Отличие состоит в том, что конденсаторы 51 элемента 32 выбираются в два раза больше, чем элемента 31, а элементов 33 и 34 в три и четыре раза больше, чем элемента 31, что позволяет гГолучить задержку сигнала элементом 32 2 М, элементом 33 ЗАГ, элементом 34 4 Л 1. Ключи 35- - 38 блока 6, а также ключи 4, 710 содержат )с (по числу разрядов используемого кода) идентичных бесконтактных ключей, у которых второй вход подключается к выходу, когда на первый (управляющий) вход подается напряжение. Переключатели 39., 44 н 45 представляют собой релейцые перекл 1 очатели, у которых при подаче напряжения ца обмотку (первый вход) третий вход по,1 ключается к их выходам, а в противном случае второй вход соединен с выходом. Переключатели 44 и 45 содержат (по числу разрядов используемого кода) реле. Ьлоки 40- - 43 памяти предназначены лля храпения измеренных значений выходного сигнала обьекта 1 в определенные моменты времени и состоят кахкдый из к ЯЯ-тригг:ров. Тр 51 п еры не имеют тактирующего входа и поэтому запоминают только первое значение входного сигнала. Вторые входы блоков 40 43 служат для подачи обнуляюцего сигнала.Вычитатель 46 содержит аналоговый блок вычитаГия, выход которого является выходом блока 46, а его входы через преобразователи код - напряжение соединены с первым и вторым входами блока 46 соответственно.Вычислитель 11 предназначен для вычисления значений коэффициентов Р по фор 1236430(13) 1 О 50 55 мулам (5), где вычисляются в результатерешения (3) и (4) 2Рг=У - Угуо (14) У 2 - УЗУи первого значения у- 1 по формулам (6) и (7).Вычислитель 11 содержит два блока 57 и 58 местного управления, четыре переключателя 56, 74 - 76, семь блоков 59 - 62, 70, 71 и 77, два квадратора 63 и 64, три вычитателя 65 - 67, сумматор 72, три блока 68, 69 и 73 деления. Первый вход блока 11 соединен с первыми входами переключателей 56, 74 - 76, а второй вход переключателя 56 соединен с вторым входом блока 11, первый выход - с первым входом блока 58, второй выход - с первым входом блока 57, второй вход которого соединен с вторым входом блока 58 и седьмым входом вычислителя 11, первый выход - с первыми входами блоков 59 - 64, второй выход - с первыми входами блоков 65 - 67, третий выход с первыми входами блоков 68 и 69, четвертый выход - с первыми входами блоков 70 и 71, пятый, шестой выходы - с первыми входами блоков 72 и 75 соответственно, а первый, второй и третий выходы блока 58 - с первыми входами блоков 73 и 77 и вторым входом блока 75 соответственно. Третий вход блока 11 соединен с вторыми входами блоков 60, 59, 70, 73 и 77, четвертый вход блока 1 - с вторыми входами блоков 61 - 63 и 71 и третьим входом блока 73, пятый вход - с третьими входами блоков 59 и 62 и вторым входом блока 64, выход которого соединен с вторым входом блока 66, третий вход которого соединен через блок 61 с шестым входом блока 11 и третьим входом блока 60, а выход - с вторыми входами блоков 68 и 69, третьи входы которых соединены с выходами блоков 65 и 67 соответственно, а второй и третий входы блока 65 соединены с выходами блоков 60 и 62, а второй и третий входы блока 67 - с выходами блоков 59 и 63. Выход блока 68 через блок 76 и выход блока 69 соединены с третьим и четвертым выходами блока 11 и через блоки 70 и 71 - с вторым и третьим входами блока 72 соответственно, выход которого соединен с вторым входом блока 74, третий вход которого через блок 77 соединен с выходом блока 73 и третьим входом блэка 76, а выход - с вторым выходом блока 11, первый вьход которого является выходом блока 75.Переключатели 56 и 75 являются релейными переключателями, у которых первый 15 20 25 ЗО 35 40 45 вход подключен к обмотке и является управляющим, а переключатель 74 содержит й идентичных релейных переключателей, у которых первый вход также является управляющим.Блоки 57 и 58 местного управления служат для управления работой всех арифметических блоков вычислителя 11 в режимах, когда передаточная функция объекта 1 описывается выражениями (2) и (1) и представляет собой кольцевой счетчик, содержащий генератор синхроимпульсов и триггеры, выходы которых являются выходами блоков 57 и 58. Первые входы блоков 57 и 58 соединены с запускающими входами генератора, а вторые - с обнуляющими входами триггеров.Блоки 59 - 73, 76 и 77 вычислителя 11 представляют собой цифровые арифметические устройства, у которых первые (управляющие) входы соединены с входом устройства синхронизации блока, организующего процесс выполнения операции, а другие входы предназначены для ввода данных. Блоки 59 - 73 являются блоками универсального типа, у которых результат записывается и хранится в выходном регистре после выполнения операции данного цикла. Блоки 70, 71 и 73 являются также ивертируюцими. Блок 12 контроля предназначен для контроля выполнения неравенств (8) и (10) при решении рекурентных уравнений (6) и (7) и содержит блок 91 местного управления, три переключателя 78, 79 и 85, три блока 80, 81 и 86 памяти, два блока 82 и 83 умножения, сумматор 84, два элемента 87 и 88 сравнения, элемент 89 совпадения и элемент ИЛИ 90. Первый вход блока 12 соединен с первым входом перекпючатепя 85, выход которого соединен с третьим входом блока 79, второй вход - с выходом блока 83, третий вход - с выходом блока 84, первый вход которого соединен с восьмым выходом блока 91 местного управления, первый - седьмой и девятый выходы которого соединены с первыми входами блоков и элементов 80, 81, 87, 90, 88, 82, 83, 84, 78 и 79 соответственно, первый вход которого соединен с выходом элемента ИЛИ 90, второй и третий входы - с четвертым и восьмым входами блока 12, третий и пятый входы которого через последовательно включенные блоки 78 и 80, 79 и 81 соединены с первым и вторым выходами блока 12 и вторым и третьим входами элемента 87, выход которого соединен с вторыми входами блоков 90 и 91 и третьим выходом блока 12, третий вход элемента 87 соединен с вторым входом элемента 88, выход которого соединен с третьим входом элемента 89, а третий вход через блок 86 - с вторым входом блока 12, шестой и седьмой входы которого соединены с вторыми входами блоков 82 и 83, выходы которых соединены с вторым и третьим входами блока 84, атретьи входы -- с выходами блоков 80 и 81 соответственно, а третий вход блока 83 соединен также с третьим входом блока 78. Пятый выход блока 12 соединен с первым выходом элемента 89 и третьим входом элемента ИЛИ 90, а четвертый выход является вторым выходом элемента 89.Блок 91 местного управления предназначен для управления работой блока 12 и аналогичен блокам 57 и 58. Первый его вход соединен с останавливающим входом генератора, второй вход - с запускающим входом, а третий -- с обнуляющими входами триггеров.Отличие блока 91 состоит в том, что он замкнут, т. е. не останавливается после формирования импульса на последнем выходе, а повторяет цикл формирования импульсое на всех выходах снова.Переключатели 78, 79 и 85 содержат по й идентичных релейных переключателей, у которых первые входы соединены с обмотками реле. Блоки 80 и 81 памяти предназначены для хранения промежуточных значений переменных при решении рекурентных уравнений и содержат по й КЬ-триггеров. Блоки 80, 81 и 84 аналогичны арифметическим блокам вычислителя 11. Блоки 82 и 83 являются одновременно инвертирующими,Элементы 87 и 88 представляют собой логические схемы сравнения, содержащие триггеры входного регистра, вентили, три схемы совпадения, инвертор, сумматор и триггеры выходного регистра. Сигналы на их выходах появляются в случаях, когда сигнал на третьем входе меньше сигнала на втором входе.Элемент 89 совпадения представляет собой цифровой блок умножения с двумя выходами, сигнал на первом выходе появляется в случае, когда сигналы на втором и третьем не равны, а на втором выходе -- в случае, когда сигналы на втором и третьем входах равны нулю,Блок 86 памяти представляет собой регистр памяти, выполненный на РЯ-триггерах, и запоминает значение сигнала, поступающего на их вход.Второй вычислитель 13 предназначен для вычисления величины чистого запаздывания по формулам (9) - (11) при учете, что 1 О =- о + Л и содержит два блока 92 и 93 местного управления, четыре блока 94, 95, 98 и 102 вычитания, два блока 99 и 100 умножения, два аналого-цифровых преобразователя 104 и 105, блок 96 деления, переключатель 01 и счетчик 97. Восьмой вход вычислителя 13 соединен с первымивходами блоков 10 и 92, первый - пятый выходы которого соединены с первыми входами блоков 94- 96, 98, 99 и 102 соответственно, а второй вход - с девятым входом вычислителя 3, вторым входом блока 97 и вторымс 10 1 20 25 30 1,5 10 45 50 55 входом блока 93 местного управления, первый и второй выходы которого соединены с первыми входами блоков 100 и 102 соответственно, а первый вход является шестым входом вычислителя 13. Четвертый и пятый входы вычислителя 13 являются вторь;м и третьим входами блока 94, выход которого соединен с вторым входом блока 96, выход которого соединен с вторым входом блока 98, а третий вход соединен с выходом блока 95, второй вход которого соединен с вторым входом блока 94, а третий вход через блок 103 соединен с третьим входом блока 13, седьмой вход которого через блок 97 соединен с третьими входами блоков 98 и 100, выходы которых соединены с третьими входами блоков 99 и 101 соответственно, выход последнего соединен с вторым входом блока 102, выход которого является выходом блока 13, а третий вход через блок 104 соединен с первым входом блока 13, второй вход которого соединен через блок 105 с вторыми входами блоков 99 и 100 и четвертым входом блока 102.Блоки 92 и 93 местного управления аналогичны по своей структуре блокам 57 и 58, отли аются только количеством выходов и предназначены для управления процессом вычисления чистого запаздывания по формулам (9) - (11). Первый вход у них является запускающим, а второй - обиуляющим. Все блоки 94 - 96, 98 - 104 идентичны аналогичным блокам, описанным выше. Счетчик 97 предназначен для подсчета количества шагов решения рекурентных уравнений и представляет собой счетчик импульсов, содержащий т последовательно включенных триггеров. Начальное состояние счетчика устанавливается равным единице. Второй вход предназначен для возвращения счетчика в начальное состояние.Устройство для измерения чистого запаз дывания динамического объекта работает следующим образом.Б зависимости от априорной информации, меющейся о передаточной функции исследуемого объекта , включатель 30 блока 3 управления устанавливается в положение 1, если объект 1 описывается выражением (1), и в положение 2, если объект описывается выражение м (2) . Если передаточная функция обьекта 1 имеет вид (2), то сигнал с второго выхода блока 14 через переключа. тель 30 поступает на пятый выход блока 3 управления, с которого он поступает на переключатели 56, 74 - 76 блока 11, которые определяют его работу в режиме вычисления Р и Рг по формулам (13) и (14) и решения уравнения (7). У переключателя 56 второй вход подключается к второму выходу, у переключателя 75 третий вход подключается к его выходу, а у переключателей 74 и 76 второй вход подключается к его выходу. Сигнал с пятого выхода блока 3 управления поступает также на третий вход блока 6, 1236430 12в котором срабатывают переключатели 39, 44 и 45 и подключают третьи входы к их выходам, а также срабатывает переключатель 85 блока 12 и подключает его второй вход к выходу.Зная также примерную длительность переходного процесса объекта 1, устанавливают с помощью масштабного блока 24 время 1 первого измерения, а с помощью мас 1штабного блока 25 - сигнал, пропорциональный промежутку времени между моментами измерения сигнала на выходе объекта 1 Л 1. Величины М и Л 1 выбираются из условия, чтобы измеренные значения сигнала на выходе объекта 1 не попали на установившееся значение, где работа устройства невозможна.При нажатии кнопки Пуск 16 в блоке 3 управления срабатывает реле 15 и замыкает свои нормально разомкнутые контакты и кнопка 16 блокируется. Вторые контакты реле 15 замыкаются и скачкообразный сигнал поступает на цепочку 21, на выходе которой формируется импульс, поступающий через второй выход блока 3 на первый вход ключа 4, который замыкается, и сигнал, равный начальному установившемуся состоянию объекта 1, поступает на блоки 86 и 103 памяти блоков 2 и 13 и запоминается на них. Ширина импульса на выходе цепочки 21 выбирается из условия работы одного такта блока 2. Размыкаются первые нормально замкнутые контакты реле5 и сигнал с первого выхода блока 3 (а, соответственно, и с входа объекта 1) снимается скачком через время, соответствующее задержке элемента 22 (это время выбирается большим времени срабатывания ключа 4). При снятии скачком сигнала с выхода объекта 1 сигнал на его выходе представляет собой переходный процесс. Одновременно со снятием входного сигнала объекта 1 подается сигнал на третий выход блока 3 через управляющий элемент 23 задержки, величина времени задержки которого устанавливается равной 1, и начинается процесс измерения выходного сигнала объекта 1. Сигнал с третьего выхода блока 3 поступает на входы элементов 31 - 34 задержки блока 6.Элементы задержки устройства работают следующим образом,Сигнал с первого входа элемента задержки поступает на первый вход реле 47 времени. При подаче сигнала на базу транзистора 53 он открывается, конденсаторы 51 оказываются подключенными параллельно эмиттернобазовому переходу транзистора 54. Количество конденсаторов 51, подключенных к схеме, определяется количеством сработавших ключей 52, которое в свою очередь определяется количеством сработавших элементов 55 сравнения, определяемым величиной сигнала на втором входе элемента задержки. Конденсаторы 51 оказываются подключенными к эмиттерно-базовому переходу тран 50 55 5 о 5 20 25 зо 35 40 45 зистора 54 положительно заряженной пластиной к базе. Транзистор 54 запирается и находится в закрытом состоянии до тех пор, пока конденсаторы 51 не разрядятся через резистор 50. Когда окончится процесс разрядки конденсаторов 51, появляется базовый ток транзистора 54, последний открывается и сигнал на выходе отсутствует. Таким образом, выдержка времени зависит от постоянной времени Т= К;,оСьь Включение реле 47 времени совместно с логическими элементами - инвертором 48 и элементом 49 совпадения обеспечивает появление сигналов на выходе элементов задержки с некоторыми запаздываниями по отношению к входному сигналу. Задержки сигналов элементов 31 - 34 равны соответственно Л 1;2 Л 1; ЗМ и 4 Л 1.Сигналы с выходов элементов 3134 задержки поступают на первые входы ключей 35 - 38, которые открываются и подключают выход исследуемого объектачерез аналого-цифровой преобразователь 2 к входам блоков 40 - -43 памяти. Блоки 40 - 43 памяти запоминают только первое значение поступившего на их вход сигнала и не реагируют на последующие, так как на триггеры блоков 40 - 43 памяти не подаются тактирующие импульсы. Сигналы с выходов блоков 42 и 43 памяти поступают на входы вычитателя 46, на входе которого вычисляется разность уз - у . Если у, - у Ф О, т. е. измеренные значения выходного сигнала обьекта 1 не попали на установившееся значение объекта 1, срабатывает нуль-орган 5 и появляется сигнал на его выходе. Реле 26 срабатывает и замыкает свои нормально разомкнутые контакты, а на обмотку реле 27 поступает через элемент 28 задержки сигнал с первого входа ключа 38, соответствующий моменту подачи на него сигнала. Величина времени задержки элемента 28 выбирается большей времени срабатывания реле 26 и срабатывания блока 46. Реле 27 срабатывает и также замыкает свои нормально разомкнутые контакты, и сигнал поступает на пятый выход блока 3 управления, а лампа 29 не загорается, так как разомкнуты контакты реле 27. Таким образом, на шестом выходе блока 3 появляется сигнал, поступающий на первые входы ключей 7 - 10, которые срабатывают, и сигналы с выходов блоков 40 - 43 памяти поступают на входы вычислителя 11. Одновременно сигнал с шестого выхода блока 3 управления поступает через переключатель 56 на запускающий вход блока 57 местного управления вычислителя 11. На выходах блока 57 последовательно появляются сигналы, которые организуют вычисления коэффициентов Р и Р по формулам (13) и (14) и первого значения у - 1. При появлении сигнала на первом выходе блока 57 осуществляется вычисление всехпроизведений в формулах (13) и (14) и возВедения их в квадрат блоками 59 - 64, при появлении сил(ала на ягором выходе блока 57 осуществляется вычисление числителя и знаменателя в с)ормулах (13) и (14) в блоках 65 - -67, при появлении сигнала на третьем выходе блока 57 на выходах блоков 68 и 69 ВЫЧИСЛявтСЯ ЗиасЕНИя Р И Р)Ь даЛЕЕ ПО сигналу с четвертого выхода блока 57 на выходах блоков 70 и 71 вычисляются слагаемые в рекурентной форме (7, где уп+1 = у, у п+2 -- у и далее ца выходе блока 72 вычисляется значение у - - 11 =- у 1, которое через переключатель 74 поступает на второй Выход блока 11. На этом работа блока 11 заканчивается. Сигнал с последнео выхода блока 57 поступает ця Второй Вход блока 91 местного управления блока 12 контроля, который нацицаст работать и организует дальнейПкй процесс вычисления. По сигналу с первого выхода блока 91:паси.ния уп и учере:з нормально замкнутые переключатели 78 и 79 записываются в блоках 80 и 8 Памяти. По сигналу с второго Выхода блока 91 срабатывает блок 87, осуи,сстцляющий проверку первого неравенства (8). Если у 1:= усь на выходе элемента сравнения появляется сигнал, который через элемент ИЛИ 90 по- СТХПЯСТ Ця ОСТс(ЦЯВЛИВ 310 П Ий ВХОД бЛОкс) 91 и на третий Выход блока 12. Если у сигнал ца выходе блока 87 отсутствует. Посигнялу с четвертого выхода блока 9 срабатывает блок 88. Осуцествляющий цровер- КУ ВТОРОГО НсРЯВСНСТБс 1 (8). ЕСЛИ У.,У ця выходе элсмсцтя 88 появляется сигнал, которыЙ поступает ня тпетий Вход элемента 89, КО(ору 1 срабатывает при появлецки сиГняла 113 пятом Быходс б,окя 91. При это)( В случяс, если у,-.:уУ, появляется скгцял ца первом выходе элемента 89, который постмпяет 1 я ОстяняВ.ивяк)п(ии ВХОД блока 91 и на пятый Выход блока 12. Если уу ня ВыхОдс элемснт 2 88 сиГцял не пояВляется и при с 1)яг)ятыВании элсмента 8 ь п 0518 лЯетс 51 СИ(ЦЯЛ Н 2 Е 1 О ВТОРОМ ВЫХОДЕ, ТЯК КЯК СИГЦЯЛЫ На ЕГО ВТОРОМ К тс)ЕТЬЕМ ВХОДЯХ РЯВНЫ нулю. СиГнсз, с ВтороГО Выходс 1 элемэнта 89 поступает пя Вход сцетчикя 97 блока 131, коОрый фиксируст начало Второго решения рекурецтцого у)1)явцсния. Прк появ,снни цс)следовательно сиГналоВ ця ссдьхОм и Восьмом Выхссдсх Олокс( 91 ня Выхс)де 0.О кя 84 Бычис,ЯСТС 51 значение у- 21 3 при г(ОЯВлепии с(1 ГП 2 лсз нса ",евятоъ( ВыУОле бло.1(я 91 срс3(вяк)г 1 е,)скл(осятс,(и 78 к НЯ Входсзх КОТОРЫХ ВСЛОсСн(э фОПМКРЗУОПУИЕ ЙС-цепс)1 пси, гго обеспечивает длительность кх срябяты(зяния, Уеобход 51(у(0 дляпо:сокДЕс(ИЯ СИГНЗЛОВ с(Сс)СЗ НИХ. ПОСЛЕ фо)МКРОВ 3- ция сигнала ца девятом Выходе блок 91 бля- ГОДЯРЯ ИСПОЛЬЗОВЯЦИЮ В ЦЕМ КОЛЬЦЕВО О счстчикя явтомятичсски начинает н 01)ый цикл работы с подачи сигнала ня .;срвый Выход, по которому значения у- -1 с блока 81 памяти переносятся в блок 80 памяти, а значение у - - 2 с выхода блока 84 через переключатель 85 заносится В блок 79 (на первых входах блоков 78 и 79 включены .форм и руюп(ие цепочки, позволяющие разнести по времени их срабатывания, т. е.сначала происходит считывание информации кз блока 81, а затем запись в него). Далее происходит аналогичный цикл проверки (ц неравенств (8) и (10) на втором шаге, и такдалее до тех пор, пока одно из неравенств не будет выполняться, что соответствует появлению сигналов на третьем или на пятом Выходах блока 2. При появлении сигналов ня этих выходах прекращается работа блока 12 и на:инает работать второй вычислитель 13, тяк как запускаются блоки 92 и 93.Если выполцясся неравецствс (8), сигнал появляется ня пятом выходе блока 12 и начиняет работать блок 92, я В переклюи чателе 101 второй вход подключается к выходу. При:)том грк поседовательно появлении сигналов ня первомпятом выходах блока 92 .лестного управления последователььс Вычисляется на Выходе блока 96 величина 1 го формуле (9), на выходе бло хя 94Величина О и на выходе блока 102-= 1 о +Если жс выполняется неравенство (О),запускается блок 93 местного управления, я В переключателе 10 третий вход подключается к его вХодх при этом ца выходе )0.блока 100 вычисляется величкна по формуле 110), я затм ця вы.соде блока 102 - . величина т ==11, -1-. 1 ).11 роцссс вычисления чистого запаздывания объекта 1, передаточная функция которого опксывается выражение) 1), янялоги)чец Описанному выПе процессу:; с кпочецисзм ТОГО что Вклюсатель 30 сб)локя 3 стяцявл(уяа(ТСс 1 В ПОЛОжЕНИЕ 1. Прк ЭТОМ ПЕ- рекл(очятелк 56, 74 - -76 олокя 11 не срабатывают и ио сигналу с шестого выхода бло кя 3 запускается блок 58, по сигналам ко;Орого ця ыоде олокя 73 Вычис:яется знамени. р, я ця Узыходе блока 77 величина у - 1, которые через переключатели 74 и 76:Оступа 10 На выходы блока 11, а сигнал ця запуск блока 91 поступает через переклюатсл(, 85 с тре цего выхода блока 58. Б блоке 2 гн реключатель 85 не срабатывает и 13 его вы:Од поступает сигнал с выхода блока 83, при этом в блоке2 реНается рекурентное уравнение (6). В блоке 6 переклк)Нетели 1;1, 44 и 45 также не срабатывают И Нс 1 ВТОРОЙ ВЫХОс( ОЛОКЯ О ПОСТУПЯЕТ СИГНВЛ г первого Вход" второго ключа, я на входы Вьгчкгятсля скгняль 1 с выходов первого и второго блоков 40 к 41 памяти, что обеспечивает кснтроль только двух необходимых для :Уаботы устройства значений Вьходного СИУНаля ОбСКТЯВ сл,чае когда промежутки времени .)1к 1; Выбраны неправильно к значения у., по1 236430 16 15 Формула изобретения У падают на установившийся процесс, разность уз - уг или у - уо равна нулю, В результате на выходе нуль-органа 5 сигнал не появляется и реле 26 блока 3 не срабатывает, при этом ключи 7 - 10 и блок 11 не запускаются, о чем можно судить по загоранию индикаторной лампы 29. В этом случае необходимо уменьшить величину сигналов на выходах масштабных блоков 24 и 25 и повторить эксперимент снова. Для чего необходимо нажать кнопку Сброс 17 блока 3 управления, при этом снимается сигнал с обмотки первого реле 15 и поступает сигнал на седьмой выход блока 3, по которому обнуляются блоки устройства.Реле 15 замыкает свои нормально замкнутые контакты и подается сигнал на вход объекта 1, который возвращается в исходное начальное состояние. Снимаются также сигналы с элементов 31 - 34 задержки и возвращаются в исходное состояние блоки 35 - 38, а лампа 29 гаснет, так как с реле 26 снимается сигнал.Для предотвращения пуска устройства прежде, чем установится начальное состояние объекта 1, в блоке 3 управления предусмотрена цепь, содержащая реле 18 и 19 и элемент 20 задержки, который работает следующим образом. При нажатии кнопки Сброс 17 подается сигнал на обмотку реле 18, которое срабатывает, блокирует кнопку 17 размыкает контакты в цепи питания реле 15, предотвращая возможность нового пуска. Одновременно сигнал с кнопки 17 поступает на вход элемента 20 задержки, сигнал на выходе которого появляется через время, заведомо большее, чем время переходных процессов в исследуемом объекте 1. Сигнал с выхода элемента 20 задержки поступает на обмотку реле 19, которое размыкает свои нормально замкнутые контакты и снимает сигнал с обмотки реле 18, которое замыкает контакты в линии обмотки первого реле 15, и теперь возможен новый пуск устройства. Устройство для измерения чистого запаздывания инерционного звена, содержащее нуль-орган, два ключа и измерительный блок, отличающееся тем, что, с целью повышения точности измерения, в него введены аналого-цифровой преобразователь, блок управления, блок контроля, три ключа и два вычислителя, причем первый выход блока управления является выходом устройства, второй выход соединен с первым входом первого ключа, третий и четвертый выходы - с первым и вторым входами измерительного блока и второго вычислителя соответственно, 15пятый выход - с третьим входом измерительного блока и первыми входами первого вычислителя и блока контроля, шестой выход - с первыми входами с второго по пятый ключи и вторым входом первого вычислителя, первый вход блока управления через 20 нуль-орган соединен с первым выходом измерительного блока, а второй вход - с вторым выходом измерительного блока, вход устройства соединен через аналого-цифровой преобразователь с четвертым входом измерительного блока, а через первый ключ 25 с вторым входо о. Ока контроля и третьимвходом второго вычислителя, с третьего по шестой выходы измерительного блока через ключи соединены с соответствующими входами первого вычислителя, третий вход которого соединен с третьим входом блока 30нконтроля, с четвертого по седьмои входы блока контроля соединены с соответствую- шими четырьмя выходами первого вычислителя, а с первого по пятый выходы - соответственно с четвертого по восьмой входами второго вычислителя, девятый вход которого соединен с седьмым входом первого вычислителя, восьмым входом блока контроля, пятым входом измерительного блока и седьмым выходом блока управления, а выход второго вычислителя является вторым выходом устроиства.

Смотреть

Заявка

3814090, 19.11.1984

ПРЕДПРИЯТИЕ ПЯ Г-4152

ИНГСТЕР ИЗМАИЛ НАУМОВИЧ, КАМАНИН ВАЛЕРИЙ ВЛАДИМИРОВИЧ, КУЛИШ ВАЛЕРИЙ ГАВРИЛОВИЧ, ЧЕРНИКОВ ВЯЧЕСЛАВ ЛЬВОВИЧ

МПК / Метки

МПК: G05B 23/02

Метки: запаздывания, звена, инерционного, чистого

Опубликовано: 07.06.1986

Код ссылки

<a href="https://patents.su/12-1236430-ustrojjstvo-dlya-izmereniya-chistogo-zapazdyvaniya-inercionnogo-zvena.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для измерения чистого запаздывания инерционного звена</a>

Похожие патенты