Устройство тактовой синхронизации

Номер патента: 803112

Авторы: Жуков, Красковский

ZIP архив

Текст

О П И С А Н И Е 1 ц 803112ИЗОБРЕТЕН ИЯ Союз СоеетскикСоциалистическикРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(72) Авторы изобрете Красковски нинградский ордена Ленина инс железнодорожного транспорта и 71) Заявитель 4) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ торого подклюнта ИЛИ, при тов подключен ра и к третьеавления, а его нно с третьим ра и выходом ойки 11.тво имеет низуправлчен кэтом вко втому вховходывыходоблокаОднкую то ения, второи в другому вход ыход выделит рому входу а ду второго бл соединены со м опорного дискретной ав ако известное чность,ыход ко у элеме ля фрон нализато ока упр ответстве енерато топодстр устройс Цель изобретени вышение точносИзобретение относится к радиотехнике и может использоваться в аппаратуре передачи данных, в частности в регенераторах радиоканала,Известно устройство тактовой синхронизации, содержащее последовательно соединенные опорный генератор, первый блок управления, блок дискретной автоподстройки, блок усреднения и астатическое звено регулирования, выход которого подключен к входам блоков выделения чередующихся и нечередующихся импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулирования, другой выход которого подключен ко второму входу первого блока управления, третий вход которого соединен с другим выходом блока усреднения, второй вход которого соединен с первым выходом анализатора и первым входом второго блока управления, первый выход которого через элемент ИЛИ подключен к другому входу блока дис кретной автоподстройки, выход которого подключен к входу формирователя зоны, выход которого подключен к первому входу анализатора и второму входу второго блока ти.Для этого в устройство тактовой синхронизации, содержащее последовательно соединенные опорный генератор, первый блок управления, блок дискретной автоподстройки, блок усреднения и астатическое звено регулирования, выход которого подключен к входам блоков выделения чередующихся и нечередующихся импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулирования, другой выход которого подключен ко второму входу первого блока управления, третий вход которого соединен с другим выходом блока усреднения, второй входкоторого соединен с первым выходом анализатора и входом второго блока управления, первый выход которого через элемент ИЛИ подключен к другому входу блока дискретной автоподстройки, выход которого подключен к входу формирователя зоны, выход которого подключен к первому входу анализатора и второму входу второго блока управления, второй выход которого подключен к другому входу элемента ИЛИ, при этом выход выделителя фронтов подключен к второму входу анализатора и третьему входу второго блока управления, а его входы соединены соответственно с третьим выходом опорного генератора и выходом блока дискретной авто подстройки, введены первый, второй интеграторы и блок распознавания, причем выходы блоков выделения чередую- шихся и нечередующихся импульсов через первый интегратор подключены к четвертому входу второго блока управления, а второй выход выделителя фронтов через блок распознавания - к пятому входу второго 3 1 Ю о 20 блока управления, причем выход формирователя зоны подключен к второму входублока распознавания, выход которого подключен к шестому входу второго блока управления и через второй интегратор - к 2третьему входу анализатора, второй выходкоторого подключен к другому входу второго интегратора,При этом блок распознавания выполненв виде элементов И, ИЛИ, счетчиков итриггеров, причем выход первого элемента ЗОИ через последовательно соединенные первый, второй счетчики и триггер подключенк входу второго элемента И, а выход третьего элемента И через третий счетчик подключен к входу элемента ИЛИ, другой входкоторого соединен с выходом второго счетчика, причем выход четвертого счетчикаподключен к вторым входам первого, второго, третьего счетчиков и другому входувторого элемента И, при этом выход первого счетчика подключен к другому входу триггера, причем входы первого и третьего элементов И и выходы второго элемента И иэлемента ИЛИ являются соответственновходами и выходами блока распознавания.На фиг. 1 представлена структурнаяэлектрическая схема предложенного устройства; на фиг. 2 - вариант выполненияблока распознавания.Устройство тактовой синхронизации содержит опорный генератор 1, первый блок 2управления, блок 3 дискретной автоподстрой-ики, блок 4 усреднения, астатическое звено 5регулирования, блок 6 выделения чередующихся импульсов, блок 7 выделения нечередующихся импульсов, первый и второй интеграторы 8 и 9 соответственно, элементИЛИ 10, анализатор 11, формирователь 12зоны, второй блок 3 управления, выделитель 14 фронтов, блок 15 распознавания,блок 5, состоящий из (см. фиг. 2) перво го, второго, третьего элементов И 16, 17, 18соответственно, первого, второго, третьего,четвертого счетчиков 19, 20, 21 и 22 соответственно, элемента ИЛИ 23 и триггера 24.Устройство работает следующим образом.В выделителе 14 фронтов осуществляется дискретизация временного положенияфронтов входного сигнала, для чего на одиниз входов выделителя фронтов поступаетсигнал с выхода опорного генератора 1,Выделенные фронты попадают на вход блоков 15 и 13,Если на вход устройства тактовой синхронизации (УТС) поступает шум или сильнозашумленный полезный сигнал, то блок15 формирует сигнал на отключение с помощью второго блока управления 13 цепифазовой подстройки, Если на вход УТС поступает полезный сигнал, то блок 15 формирует сигнал на включение второго блока13 управления цепи подстройки.Выделенные фронты входного сигналапоступают на вход блока 3 дискретной автоподстройки опорного генератора 1 косвенным способом. Подстройку осуществляютс помощью второго блока 2 управления, навход которого через блок 4 усреднения поступает сигнал с выхода блока 3.Астатическое звено 5 регулирования выполняет операцию компенсации расстройкичастоты генератора 1 относительно частоты входного сигнала, Для этого на вход астатического звена 5 поступает сигнал с выхода опорного генератора 1, а также с выхода блока 4 усреднения. Компенсацию расстройки осуществляет первый блок 2 управления.В синхронном режиме работы формирователь 12 и второй блок 13 управления осуществляют селекцию фронтов входного сигнала по величине временных искажений,Критерием наступления синхронизма служит результат интегрирования числа импульсов в первом интеграторе 8, на вход которого поступают чередующиеся и нечередующиеся импульсы с блоков 6 и 7. При этомсигнал с выхода формирователя 12 поступает на второй блок 13 управления, в результате чего этот блок начинает выполнятьоперацию селекции фронтов. Одновременновторой блок 13 управления разрывает прямую цепь (без временной зоны) прохождения фронтов на вход блока 3. Эта цепьявляется действующей только при переходных процессах, т. е. во время установлениясостояния синхронизма.Признаком отсутствия состояния синхронизма является результат интегрированиячисла импульсов, попадающих за пределывременной зоны, при условии, что на входУТС поступает информационный сигнал.При этом сигнал на выходе блока 15, который осуществляет установку О второго интегратора 9, отсутствует. Следовательно, интегратор 9 будет заполняться и формировать сигнал отсутствия состояния синхронизма, Сигнал с выхода анализатора 11 включает малый коэффициент усреднения в блоке 4. При этом УТС переходит в режим быстрого поиска состояния синх-ронизма.На фиг. 2 приведена схема блока 15 распознавания. Схема работает следующим образом.Сигналы с выхода формирователя 12 зоны поступают на элементы 16 и 18. Одноврее менно на другие входы этих же элементов подаются импульсы фронтов входного сигнала с выделителя 14 фронтов. Так как на один из входов элемента И 16 подаются импульсы зоны с прямого выхода формирова з теля 12, а на элемент И 18 - с инверсного, то, следовательно, элементы И 16 и 18 выполняют операцию селекции фронтов, попадающих в интервал зоны и не попадающих в нее, т. е. на выходе элемента И 16 будут фронты, попавшие в зону, а на выходе элемента И 18 - попадающие за пределы длительности зоны.Счетчик 22 определяет объем выработки числа фронтов, поступающих в блок, т, е. каждый раз при заполнении емкости счет- и чика 22 импульсами фронтов, на выходе счетчика 22 появляется сигнал обнуления счетчиков 19, 21 и 22.Счетчик 21 и последовательно соединенные счетчики 19 и 20 определяют соответственно число фронтов (из общего объема выборки), попавших за пределы зоны и в интервал зоны. Если будет заполнен импульсами фронтов либо счетчик 21, либо счетчики 19 и 20, сигнал с одного из выходов указанных счетчиков через элемент ИЛИ 23 и откроет второй блок 13 управления, и фронты входного сигнала с выхода выделителя 14 начнут поступать на второй блок 13 управления. Такая ситуация возникает только в том случае, если основная часть анализируемой выборки фронтов находится либо в интервале зоны, либо за ее пределами.Одновременно с открытием второго блока 13 управления триггер 24 переводится в О, элемент И 17 закрывается и тем самым запрещает выключение второго блока м 13 управления по окончании анализа объема выборки.Если число фронтов, попавших в зону, оказалось таким, что заполнилась только емкость счетчика 19, то тогда триггер 24 ф перейдет в 1, элемент И 17 откроется и, в момент окончания анализа выборки, второй блок 13 управления закроется, т. е. поступление фронтов с выхода выделителя 14 на вход второго блока 13 управления пре кратится. Отмеченная ситуация характерна при действии на входе УТС импульсов шума, либо сильно защумленного полезного сигнала. Счетчик 19 заполняется и при действии на входе УТС информационных посылок, что всякий раз переводит триггер 24 в 1. Однако в этих случаях, когда основная часть объема выработки фронтов находится либо в зоне, либо за ее пределами, заполняется соответственно счетчик 20 или счетчик 21, Я результате триггер 24 возвращается в О, второй блок 13 управления остается открытым, т. е. подстройка разрешается. Так протекает операция распознавания информационного сигнала и шума,Предложенное устройство обеспечивает время удержания состояния синхронизма при перерывах связи и действии шума на входе УТС порядка 15 - 30 мин, сохраняет высокую цикловую устойчивость тактовой синхронизации при любых интенсивностях мультипликативной и аддитивной помех; обеспечивает минимальный эффект накопления фазовых сдвигов, обусловленных многолучевостью и качанием времени распространения сигнала.Формула изобретения1. Устройство тактовой синхронизации, содержащее последовательно соединенные опорный генератор, первый блок управления, блок дискретной автоподстройки, блок усреднения и астатическое звено регулирования, выход которого подключен к входам блоков выделения чередующихся и нечередующихся импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулирования, другой выход которого подключен к второму входу первого блока управления, третий вход которого соединен с другим выходом блока усреднения, второй вход которого соединен с первым выходом анализатора и первым входом второго блока управления, первый выход которого через элемент ИЛИ подключен к другому входу блока дискретной автоподстройки, выход которого подключен к входу формирователя зоны, выход которого подключен к первому входу анализатора и второму входу второго блока управления, второй выход которого подключен к другому входу элемента ИЛИ, при этом выход выделителя фронтов подключен к второму входу анализатора и третьему входу второго блока управления, а его входы соединены соответственно с третьим выходом опорного генератора и выходом блока дискретной автоподстройки, отличающееся тем, что, с целью повышения точности, введены первый, второй интеграторы и блок распознавания, причем выходы блоков выделения чередующихся и нечередующихся импульсов через первый интегратор подключены к четвертому входу второго блока управления, а второй выход выделителя фронтовчерез блок распознавания - к иятому входу второго блока управления, причем выход формирователя зоны подключен к второму входу блока распознавания, выход которого подключен к шестому входу второго блока управления и через второй интегратор - к третьему входу анализатора, второй выход которого подключен к другому входу вто. рого интегратора.2, Устройство по п. 1, отличающееся тем, что блок распознавания выполнен в виде элементов И, ИЛИ, счетчиков и триггеров, причем выход первого элемента И через последовательно соединенные первый, второй счетчики и триггер, подключен к входу второго элемента И, а выход третьего эле- о мента И через третий счетчик подключен к входу элемента ИЛИ, другой вход которого соединен с выходом второго счетчика, причем выход четвертого счетчика подключен к вторым входам первого, второго, третьего счетчиков и другому входу второго элемента И, при этом выход первого счетчика подключен к другому входу триггера, причем входы первого и третьего элементов И и выходы второго элемента И и элемента ИЛИ являются соответственно входами и выходами блока распознавания.Источники информации,принятые во внимание при экспертизе 1, Авторское свидетельство СССР по заявке2423655/18-09, кл. Н 04 1. 7/08, 196 (прототип).Составитель Е. Голуб Редактор О.Филиппова Техред А. Бойкас Корректор М. Демчик Заказ 10276/69 Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и от крытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

2683657, 09.11.1978

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ИНСТИТУТИНЖЕНЕРОВ ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТАИМЕНИ АКАДЕМИКА B. H. ОБРАЗЦОВА

КРАСКОВСКИЙ АЛЕКСАНДР ЕВГЕНЬЕВИЧ, ЖУКОВ ЕВГЕНИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: синхронизации, тактовой

Опубликовано: 07.02.1981

Код ссылки

<a href="https://patents.su/5-803112-ustrojjstvo-taktovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство тактовой синхронизации</a>

Похожие патенты