Логический анализатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19(Ш 1 1/ОО 114 СО ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ И ИСАНИЕ ИЗОБ У СВИДЕТЕЛЬСТВУ И АВТОР(56) Авторское свидетельство СССРВ 608126, кл. С 05 В 23/02, 1978,Патент США 9 4373193, гкл. 6 06 Р 3/05, 1983.(57) Изобретение относится к обласвычислительной техники, а именно к устройствам контроля и диагностикиЗВИ. Цель изобретения - распирениеобласти применения. Сущность изобретения состоит в том, что в известное устройство, содержащее генератортактовых импульсов, регистр, первый,второй, третий счетчики, блок памяти, элемент НЕ, элемент И и элементзадержки, дополнительно введенымультиплексор, делитель частоты, 0 триггер, два элемента И-НЕ, элементИ, формирователь импульсов, элементИЛИ и три элемента задержки, 4 ил.Изобретение относится к вычислительной технике, а именно к устройствам контроля и диагностики ЭВМ.Цель изобретения - расширение области применения путем обеспечения возможности анализа информации с асинхронным периодом поступления.На фиг.1 приведена блок-схема устройства для логического анализа; на фиг,2 - временная диаграмма считывания накопленной в устройстве информации; на фиг.3 - временная диаграмма работы устройства в режиме сбора информации; на фиг.4 - формат представления информации в блоке памяти.Устройство содержит генератор 1 тактовых импульсов, регистр 2 сдвига, счетчики 3-5, коммутатор 6, блок 7 памяти, элементы И-НЕ 8 и 9, элементы И 10 и 11, делитель 12 частоты, элемент ИЛИ 13, элемент ИПИНЕ 14, Р-триггер 15, элемент НЕ 16, элементы 17-20 задержки, вход 21 задания режима работы, информационный вход 22, вход 23 пуска, адресные входы 24 и выходы 25 устройства.Устройство работает следующим образом.В зависимости от значения сигнала режима работы на входе 21 различаются два режима работы устройства:сбор поступающей с объекта информации;- анализ накопленной информацииПереход сигнала режима работы на входе 21 из состояния "0" в состояние "1" означает сбор информации устройством. Устройство работает в режиме сбора поступающей с входа 22 через регистр 2 сдвига информации и ее запоминания в блоке 7 памяти до наступления момента переполнения и до момента отключения действия сигнала режима работы. Наличие сигнала переполнения с инверсного выхода счетчика 5 и "0" на входе 21 блокируют работу генератора 1 тактовых импульсов через элемент И 11.Работа устройства в режиме сбора поступающей с объекта информации поясняется временной диаграммой на фиг.3. После запуска генератор 1 тактовых импульсов вырабатывает синхросигнал, который сдвигает поступающую входную информацию в регистре 2 и является входным сигна 10 40 45 50 55 15 20 25 30 35 лом для делителя 12 частоты. Накопленная в регистре 2 сдвига информация переписывается в счетчик 3 фрон - том сигнала, поступающего с делителя 12 частоты. В зависимости от переписанной в первый счетчик информации различаются два формата записи (сброса) информации:- формат 0константы типа 0"1 константы типа "1"- формат 1 смешанной информации,Форма заполнения блока 7 памяти информацией, поступающей с входа у стр ой ств а, прив едена на фиг. 4. При записи информации в формате 0 возможны два варианта: счетчик 3 заполнен по всем разрядам "О и "1", Эти два варианта отличаются друг от друга тем, что в (1+1)-й разряд блока памяти 7 (1 - длина массива анализируемой информации) заносится признак наличия 0 и "1", т.е, признак константы, Присутствие низкого уровня на одном из входов элемента И-НЕ 8 поддерживает высокий уровень на Р-входе Р-триггера 15, который по фронту сигнала с выхода делителя 12 частоты через элемент 17 задержки ставит триггер 15 в "1". Значение сигнала с выхода Р-триггера 15 записывается в (1+2)-й разряд блока памяти 7. Сигнал "1" на выходе Р-триггера 15 блокирует про - хождение стробирующего сигнала через элемент ИЛИ 13 и переводит коммутатор 6 в состояние коммутации выходов счетчика 4 на информационные1входы блока 7 памяти. Элемент ИЛИНЕ 14 с динамическими входами отслеживает появление фронта сигнала,переход из состояния "1" в состояние"0" на любом из его входов и формирует сигнал низкого уровня, которыйобнуляет счетчик 4 и через элементИ-НЕ 9 поступает на тактирующий входсчетчика 5 и прибавляет единицу.Элемент ИЛИ-НЕ 14 исключает записьв блок памяти по одному и тому жеадресу при сборе информации формата0 отличающихся значений констант вкаждом собранном такте. При длительном сборе сигнала типа "константа 0"или "константа 1" значение счетчика5 остается неизменным, а значениесчетчика 40,подсчитывающего числотактов присутствия константы меняется, Таким образом, информация с выхода счетчика 4 записывается в одну3 1я айку блок 7 памя ги до тех пор,пока нс произойдет переполнения этого счетчика 4, сигнал с выхода переполнения которого прибавляет 1 кзначению счетчика 5, получив новыйадрес следующей ячейки блока памяти7. Вход записи блока памяти в режимесбора поступающей информации находится в состоянии О, вход записикоторого согласно временной диаграмме на фиг.3 обрабатывает процедурузаписи. Элемент 19 задержки с инверсией необходим для компенсации времени срабатывания элементов И-НЕ 9,счетчика 5 и элемента ИЛИ-НЕ с динамическими входами.При записи поступающей с объектаинформации в формате 1 в счетчик 3переписывается смешанная информация.В результате на выходах счетчика 3присутствуют сигналы 1". Таким образом, 0-триггер первым тактирующимсигналом устанавливается в значение"О", сигнал с которого переключаеткоммутатор 6 иа трансляцию информации с выходов счетчика 3 на информационную группу входов блока 7 памяти, по информационному входу которого записывается "О" - признак формата 1Сигнал "О" на входе элементаИЛИ 13 разрешает прохождение сигнала на вход элемента И-НЕ 9, с выхода которого сигнал йоступает на входсчета счетчика 5, который прибавляетединицу к текущему адресу и т,д.Элементы 17 задержки и элементы 18и 19 задержки с инверсией необходимы для устойчивой безошибочной работы устройства в режиме сбора информации с объекта диагностирования.При поступлении на вход 21 сигнала"О" устройство переходит в режиманализа накопленной в блоке памяти7 информации. Считывание и анализнакопленной информации осуществляется согласно временной диаграмме,представленной на фиг.2,Формирование информации, зацисываемой в память 7, позволяет анализировать большие массивы поступающей информации, не снижая частотыее сканирования. ЛЯЗ/ 4 Логический щий генератор гистр сдвига, мяти, элемент Формула изобретения анализатор, содержа- тактовых импульсов, ретри счетчика, блок па- НЕ, первый элемент И,5 10 15 20 25 30 35 40 45 50 55 первый элемент задержки, прнчсм итход первого элемента задержки соединен с первым входом первого элемента И, выхоц генератора тактовыхимпульсов соединен с синхровходомрегистра сдвига, информационный входкоторого является информационнымвходом анализатора, группа выходоврегистра соединена с группой информационных входов первого счетчика,адресные входы анализатора соединены с информационными входами второго счетчика, группа разрядных выходов которого соединена с адреснойгруппой входов блока памяти, выходыкоторого являются выходами анализатора, вход задания режима которогосоединен через элемент НЕ с входомзаписи блока памяти, вход синхронизации которого соединен с выходомпервого элемента И, вход пуска анализатора соединен с входом записивторого счетчика и входом первого элемента задержки, о т л И ч а ю щ и йс я тем, что, с целью расширенияобласти применения путем обеспечениявозможности анализа информации сасинхронным периодом поступления,анализатор содержит коммутатор, делитель частоты, П-триггер, два элемента И-.НЕ, второй элемент И, элемент ИЛИ-НЕ, элемент ИЛИ, второй,третий .и четвертый элементы задержки, причем выход генератора тактовыхимпульсов соединен с входом делителячастоты, выход которого соединен свходом записи первого счетчика и через второй элемент задержки ссинхровходом П-триггера, синхровходом третьего счетчикаи входами третьего и четвертого элементов задержки, инверсные выходы которых соединены с первым входом элемента ИЛИ ивторым входом первого элемента И, выход В-триггера соединен с управляющим входом коммутатора, вторым вхо-дом элемента ИЛИ и информационнымвходом блока памяти, информационныевходы которого соединены с выходамикоммутатора, первая группа информационных входов которого соединенас группой разрядных выходов первогосчетчика, вторая группа информацион-ных входов коммутатора соединенасразрядными выходами третьего счетчика и выходом старшего разряда первого счетчика, вход записи первогосчетчика соединен с входом заданиярежима работы анализатора, инверсдресиые 3 лраЬяю од Г ОК 7 ИифоОЮОИ ФГый и 1 ход пере 1 еяре ьеосчетчика соединен с первым входомпервого элемента И - НЕ, второй входкоторого соединен с выходом элемента ИЛИ-НЕ, с инверсным входом сброса третьего счетчика, выход переполнения второго счетчика соединен свторым входом второго элемента И,выход которого соединен с входомпуска генератора тактовых импульсов,инверсный выход переполнения ервого счетчика соединен с ер вым т х довторого элемента И-НЕ и элемента ИЛИ-НЕ, инверсный выход заема тервого счетчика соединен с вторыми входами второго элемента И-НЕ и элемента ИЛИ-НЕ, выход элемента ИЛИ соединен с третьим входом первого элемента И-НЕ, выход которого соединен с синхровходом первого счетчика, вы ход второго элемента И-НЕ соединенс П-входом П-триггера.1283771 Запуск РР Вьдо Вж Инср. Уход ация достойр Р 8.3г Рормат. Значение. константь тоР лонсл 7 аюм агнца ори Ф 1 Составитель А. Сиротская едактор Л.Пчолинская Техред Л.Олейник Корктор НКороль аз 7443/48 Тираж 670 ВНИИПИ Государственного комитета С по делам изобретений и открытий 113035, Москва, Ж, Раушская набодписно 4/ Проектная, 4 Произ водстве нно-поли дыход детищеаслоты Число та Значение Фиг. О еское предприятие,. Ужгоро
СмотретьЗаявка
3941255, 31.07.1985
ОРГАНИЗАЦИЯ ПЯ Р-6052
БУЧНЕВ АЛЕКСАНДР НИКОЛАЕВИЧ, КАРПУНИН ЕВГЕНИЙ ИВАНОВИЧ, ПЕСОЧЕНКО ВАСИЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 11/25
Метки: анализатор, логический
Опубликовано: 15.01.1987
Код ссылки
<a href="https://patents.su/5-1283771-logicheskijj-analizator.html" target="_blank" rel="follow" title="База патентов СССР">Логический анализатор</a>
Предыдущий патент: Устройство для обнаружения ошибок при преобразовании информации
Следующий патент: Устройство для контроля цифровых узлов
Случайный патент: Устройство для получения многоцветного флокированного материала