Устройство для контроля цифровых узлов

Номер патента: 1164711

Авторы: Алексанян, Матевосян, Саакян

ZIP архив

Текст

(9) 45) О 0 НИЕ ИЗОБРЕТЕНМУ СВИДЕТЕЛЬСТВУ ПИС ТО госуддРственный комитет сссРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(71) Ереванское отделение Научноисследовательского института связи (53) 381.3(088.8)(56) 1. Авторское свидетельство СССР В 495666, кл. О 06 Р 11/00, 1973.2. Авторское свидетельство СССР В 451994, кл . О. 06 Г 11/00, 1973 (прототип).(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ 1 ЯРОВЫХ УЗЛОВ, содержащее генератор импульсов, счетчик, блок сравнения, блок компараторов напряжения, элемент И, элемент ИЛИ, триггер, причем выход генератора импульсов соединен со. счетным входом счетчи- . ка и с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И соединен с единичным входом триг-. гера, прямой и инверсный выходы триггера соединены с входами соот- ветственно первого и второго индикаторов, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в устройство введен блок переключателей, два компаратора, причем выходы "руппы выходов блока переключателей соединены соответственно с установочными входами сччика и с управляющими входами первого и второго коммутаторов, группа выходов разрядов счетчика соединена соответственно с : первой группой информационных входов первого коммутатора и с первой группой информационных входов вто, рого коммутатора, выходы проверяемого узла соединены соответственно с второй группой информационных входов первого коммутатора и с первой группой входов блока компараторов напряжения, группа выходов эталонного узла соединена с второй группой информационных входов второго коммутатора, первая группа выходов которого соединена с первой группой входов блока сравнения, вторая группа входов которого соединена с первой группой выходов первого коммутатора, вторая группа выходов которого соединена с группой входов проверяемого узла и со второй группои входов блока компараторов напряжения, вторая группа выходов второго коммутатора соединена с группой входов этапонного узла, выход блока компараторов напряжения. соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом блока сравнения", выход блока переключателей соединен с нулевым входом триггера и с входом сброса счетчика.11647Изобретение относится к вычислительной технике и предназначено для контроля цифровых узлов. Известно устройство для контроля логических схем, содержащее генератор импульсов, счетчик, вход которого соединен с выходом генератора импульсов, дешифратор, входы которого соединены с нулевым и .единичным выхо О дап разрядов счетчика, блок элементов сонпадения, табло индикации, входы которого соединень 1 с выходами блока элементов совпадения Я .15Наиболее близким кпредлагаемому является устройство для контроля дискретных логических схем, содержащее генератор импульсов, счетчик, разделительные элементы, схему контроля уровней, преобразователь уровней, компаратор, формирователь стробирующих импульсов, дна элемента И, элемент ИЛИ, триггер, кнопку "Пуск", два индикаторных элемента, причем выход генератора импульсов соединен с входом формирователя стробирующих импульсов и со счетным входом счетчика, :выходы которого соединены соответственно с входами разделительных эле ментов, первые выходы которых соединень соответственно с.входами проверяемого блока и с входами элемента, ИЛИ-НЕ, ныход которого соединен спервым входом первого элемента И,второй вход которого соединен с выхо-З 5дом элемента ИЛИ, входы которогосоединены соответственно с вторыми ,выходами разделительных элементов ис входами эталонного блока, выходыпроверяемого блока соединены с вхо Одами схемы контроля уровней, выходкоторого соединен с первым входомкомпаратора, второй вход которогосоединеи с выходом преобразователяуровня, входы которого соединены свыходами эталонного блока, выход компаратора соединен с первым входомэлемента ИЛИ, второй вход которогосоединен с выходом первого элементаИ, выход элемента ИЛИ соединен с перОвым входом второго элемента И, второй вход которого соединен с выходомформирователя стробирующих импульсов,выход элемента И соединен с единичным входом триггера, выход кнопки 55"Пугк" соединен с нулевым входом триггера, прямой и инверсный выходы триггера соединены с входами соот 2ветстненно первого и второго индикаторных элсментов 21.Однако н известных устройствахвремя контроля логических блоков,имеющих различное число входов,постоянно и равно времени контролялогических блоков, имеющих допустимое максимальное число входов, которое обусловлено временем полногоцикла двоичного счетчика,Цель изобретения - повьппение быстродействия.Поставленная цель достигается тем, что в устройство для контроля цифровых узлов, содержащее генератор импульсов, счетчик, блок сраннения, блок компараторов напряжения, элемент И, элемент ИЛИ, триггер, причем выход генератора импульсов соединен со счетным нходом счетчика и с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И соединен с единичным входом триггера, прямой и инверсный выходы триггера соединены с входами соответственно первого и второго индикаторов, введен блок переключателей, два компаратора, причем выходы группы выходов блока переключателей соединены соответственно с установочными вхо-: дами счетчика и с упранляющиьщ входами первого и второго коммутаторов, группа выходов разрядов счетчика соединена соответственно с первой группой информационных нходон первого коммутатора и с первой группой информационных входов второго коммутатора, выходы проверяемого узла соединены соответственно с второй группой информационных входов первого коммутатора и с первой группой входов блока компараторон напряжения, группа выходов эталонного узла соединена с второй группой информацион-. ных входов второго коммутатора, перная группа выходов:которого соединена с первой группой входов блока сравнения, вторая группа входов которого соединена с первой группой выходов первого коммутатора, вторая группа выходов которого соединена с группой входов проверяемого узла и с второй группой входов б 3 ока компараторон напряжения, вторая группа выходов второго коммутатора соединена с группой входон эта-, лонного узла, выход блока компара3 11торов напряжения соединен с первымвходом элемента ИЛИ, второй входкоторого соединен с выходом блокасравнения, выход блока переключателей соединен с нулевым входом триггера и с входом сброса счетчика.На фиг. 1 приведена схема предлагаемого устройства; на фиг. 2 -блок компараторов напряжения,Устройство содержитгенераторимпульсов, счетчик 2, коммутаторы3 и 4, блок 5 сравнения, блок 6 переключателей, блок 7 компараторовнапряжения, проверяемый узел 8, эталонный узел 9, элемент ИЛИ 10, элемент И 11, триггер 12, индикаторы13 и 14.Блок 7 компараторов напряжения содержит компаратор 15, элементы 16сложения по модулю два, элементИЛИ 7.Работа устройства основана напринципе сравнения выходов проверямого узла .8 и эталонного узла 9 приподаче на одноименные входы обоихузлов идентичных возможных комбинаций, одновременно осуществляетсяконтроль уровней гроверяемого узла8, При несовпадении логических уровней на одноименных выходах узлов 8и 9 или при обнаружении, что входнойили выходной уровень проверяемогоузла 8 вышел за пределы допуска,включается индикатор 14 ОТКАЗ.64711 4 ключаются иэ состава счетчика (т,е, 30соответственно уменьшается разрядность счетчика), и в процессе контроля эти разряды не принимают участие5 10 5 20 25" ет входам проверяемого узла 8, коммутатор 3 осуществляет коммутацию выходов счетчика 2 на входы проверяемого узла 8 и эталонного узла 9. При этом одновременно соответствующие разряды счетчиков устанавливаются в единицу.При подаче логического нуля на управляющие входы коммутаторов 3 и 4 последние подключают" выходы проверяемого узла 8 и эталонного узла 9 на входы блока 5 сравнения,Число выходов на время контроля не влияет, так как контроль всех выходов производится одновременно при каждом изменении входной тестовой комбинации,. Время контроля зависит от количества входов испытуемых логических узлов, определяющих длину контрольного теста. Максимально возможное число входов и определяет необходимое число разрядов параллельного счетчика.При установке разрядов счетчика, соответствующих входу проверяемого узла 8, в единицу "лишние" для данного испытания разряды двоичного параллельного счетчика вы Если же проверяемый узел 8 ис- З 5правлен, индикаторный элемент 13ИСПРАВНО остается включенным,С выхода переключателя 6 триггер12 устанавливается в нулевое состояние, что соответствует включению 40индикаторного элемента 13 ИСПРАВНО,кроме того этим сигналом сбрасывается в ноль счетчик 2.Двоичный параллельный счетчик 2запускается от генератора 1 импульсов.При испытании различных логических узлов число одновременно проверяемых входов (вых пов) может меняться в пределах от 0(п) до (п), 50Установка входов (выходов)в устройстве производится посредствомпереключателей блока 6 переключателей.При подаче единичных уровней с 55выходов группы выходов блока 6 переключателей на управляющие входы коммутаторов 3 и 4, что соответству В результате, цикл счета счетчика сокращается, следовательно,сокращается и время контроля проверяемого узла.Блок 7 компараторов напряженияработает следующим образом.Эталонные значения П и Б уровней напряжения подаются на первыевходы компараторов 5. На вторыевходы компараторов 15 поступают контролируемые уровни с выводовпроверяемого узла 8,Если 11Пэ, то на выходах компараторов 15 будет логическая единица, если же П 1 з, то на выходахкомпараторов 15 будет логическийноль.Таким образом, в каждом тактепроверки по каждому выводу в случае, когда контролируемый уровеньнапряжения У находится в поле допуска, соответствующие выходныеуровни компараторов 15 будут иметьлогическую единицу (1 в-Пь14)либо логический ноль (П 1 , Пв 6У .).Тогда на выходе соответствующего элемента 16 слоаения по моду 3лю два будет логический нопь.Если по всем выводам проверяемого узла 8 проверяемые уровнинаходятся в поле допуска, то на выходе элемента ИЛИ 8 будет логический ноль,Выход за поле допуска контролируемого уровня по любому из выводовпроверяемого узла 8 приводит к появлению логической единицы на выходе элемента 28 ИЛИ, этот сигнал управляет элементом ИЛИ 1 О, элементомИ 1. Тогда стробирующий импульс,1:164711поступающий на вход элемента И 11,переключает триггер 2, что приводитк включению индикатора 4 ОТКАЗ,Таким образом, устройство позволяет контролировать уровни напряжения выводов проверяемого узла, сравнивать с эталонным узлом логические значения сигналов и, кроме то го, сокращается время контроля засчет ускорения работы счетчика причисле входных контактов меньше максимального числа, т,е, повышаетсяпроизводительность работы устрой ства., Корректор О.Тигор едакт овту каз 4188/4 13035е Филиал ППП "Патент", г. Узтород, ул. Проектная, 4

Смотреть

Заявка

3527867, 23.12.1982

ЕРЕВАНСКОЕ ОТДЕЛЕНИЕ НАУЧНО-ИССЛЕДОВАТЕЛЬСКОГО ИНСТИТУТА СВЯЗИ

АЛЕКСАНЯН ЮРИЙ НИКОЛАЕВИЧ, МАТЕВОСЯН КАРЕН АМЕТИСОВИЧ, СААКЯН РОБЕРТ КАРАПЕТОВИЧ

МПК / Метки

МПК: G06F 11/16

Метки: узлов, цифровых

Опубликовано: 30.06.1985

Код ссылки

<a href="https://patents.su/5-1164711-ustrojjstvo-dlya-kontrolya-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых узлов</a>

Похожие патенты