Номер патента: 1126970

Авторы: Лебедев, Попов, Савельев, Сипягин

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 1% Ш) С 06 Р 1 И 3 СУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙОПИСАНИЕ ИЗОБРЕТЕН ТОРСКОМУ СВИДЕТ 79. СССР 982(прототип),(54)(57) ЦИФРОВОЙ ЭКСТРАПОЛЯТОР,содержащий блок управления, первыйрегистр, информационные входы которого подключены к первым входам соответствующих элементов И первой группы, выходы которых подключены к соответствующим информационным входампервой группы первого сумматора,информационный выход которого подключен к информационному входу второгорегистра, информационные выходы которого подключены к первым входам соответствующих элементов И второйгруппы, выходы которых подключенык соответствующим информационным вхо-.дам первой группы второго сумматора,информационный выход которого подключен к информационному входу преобразователя код-частота, информационный выход которого подключен к счетному входу реверсивного счетчика,информационный вход которого поразрядно соединен с информационнымивходами второй группы первого сумматора, информационным входом первогорегистра и является информационнымвходом экстраполятора, первый и второй знаковый выходы второго сумматора подключены соответственно к суммирующему и вычитающему входам реверсивного счетчика, информационныйвыход которого является информационным выходом экстраполятора, о т л ич а ю щ и й с я тем, что, с цельюупрощения экстраполятора, он содеркит третью группу элементов И,информационный выход первого сумматора подключен поразрядно к первым входам соответствующих элементов Итретьей группы, выходы которых подключень 1 к соответствующим информационным входам второй группы второгоэсумматора, причем блок управлениясодержит элемент ИЛИ, формировательимпульсов, триггер, генератор опор 1 ной частоты, элемент И и сдвиговыйрегистр, тактовый вход которого подключен к выходу элемента И, первый .вход которого подключен к выходутриггера, вход установки в единицукоторогоподключен к выходу формирователя импульсов, вход которого подключен к выходу элемента ИЛИ, входыкоторого соединены поразрядно с информационным входом первого регистра,выход генератора опорной частоты подключен к второму входу элемента И,выход четвертого разряда сдвиговогорегистра подключен к входу обнулениясдвигового регистра, входу установкив ноль триггера и синхровходу преобразователя код-частота, выход первого разряда .сдвигового регистра подключен к вторым входам элементов Ипервой группы и установочному входуреверсивного счетчика, выход второгоразряда сдвигового регистра подклю1126970 раполятора. чек к синхровходу первого регистра,синхровходу первого сумматора, вторымвходам элементов И третьей группы,вторым входам элементов И второйгруппы и синхровходу реверсивного 1Изобретение относится к вычислительной технике и может использовать ся в цифровых системах автоматического, управления.Известен цифровой экстраполятор, 5содержащий регистр памяти, элемент И, параллельный сумматор, преобразователь код-частота, реверсивныйсчетчик и устройство управления Я .Недостатком известного цифрового Йэкстраполятора является низкая тач"ность экстраполяции, что обуславливается игнорированием информации напредпоследнем шаге экстраполяции.Наиболее близким к предлагаемомуявляетсн цифровой экстраполятор,содержащий первый регистр, первуюгруппу элементов И, первый (параллельный) сумматор, преобразователькод-частота, реверсивный счетчик, Ивторой (параллельный) сумматор, третий (параллельный) сумматор, второйрегистр, вторую группу элементов И.,блок управления, первый, второй,третий, четвертый, пятый выходы блока управления годключены к управляющим входам соответствующих узловэкстраполятора, первый регистр,первая группа элементов И, первыйсумматор, второй регистр, первая ЗОгруппа элементов И, второй сумматор, преобразователь код-частота,.реверсивный счетчик соединены последовательно 2 . Недостатками данного устройства З 5 являютсн низкая скорость работы(для реализации алгоритма вычисления экстраполируемого отсчета требуется пять тактов, что наряду с большим числом необходимых операций суммиро- "ф вания определяет низкую скорость работы устройства), ограниченная область применения н системах обработки информации, работающих в реальном масштабе времени, необходимость 5 счетчика, выход третьего разрядасдвигового регистра подключен к третьим входам элементов И третьейгруппы и синхровходу второго регистра. применения третьего сумматора, чтоусложняет аппаратурную реализациюи снижает надежность работы всегоустройства. Цель изобретения - упрощение экстПоставленная цель достигается тем, что цифровой экстраполятор, содержащий блок управления, первый регистр, информационные выходы которого подключены к первым входам соответствующих элементов И первой группы, выходы которых подключены к соответствующим информационным входам первой группы первого сумматора, информационный зыход которого подключен к инфсрмационному входу второго регистра, информационные выходы которого подключены к первым входам соответствуюпулх элементов И второй труппы, выходы которых подключены к соответствующим информационным входам первой группы второго сумма- гора, информационнык выход которого подключен к информационному входу преобразователя код-частота, информационный выход которого подключен к счетному входу реверсивного счетчика, информационный вход которого поразрядно соединен с информационными входами второй группы первого сумматора, информационным входом первого регистра и является информационным входом экстраполятора, первый и второй знаковый выходы второго сумматора подключены соответственно к суммирующему и вычитающемс входам реверсивного счетчика, информационный выход которого является информационным выходом экстрапаля гора, содержит третью группу элементов И, информационный выход первого сумматора подключен поразрядно к первым входам соответствующих элементов И126970 50 С выхода 16 блока 10 управления поступает четвертый тактовый импульс,запускающий преобразователь 4 код 55 частота, на первый вход которого поступает с выхода сумматора 3 код разности К, который преобразуется в частоту следования импульсов..третьей группы, выходы которых подключены к соответствующим,информационным входам второй группы второго сумматора, причем блок управления содержит элемент ИЛИ, формирователЬ импульсов, триггер, генератор опорной частоты, элемент Ии сдвиговый регистр, тактовый входкоторого подключен к выходу элемен;та И, первый вх лд которого подключен к выходу триггеравход установки в единицу которого подключенк выходу формирователя импульсов,вход которого подключен к выходуэлемента ИЛИ, входы которого соединены поразрядно с информационнымвходом первого регистра, выход генератора опорной частоты подключенк второму входу элементаИ,. выходчетвертого разряда сдвигового регистра подключен к входу обнуления сдвигового регистра, входу установкив ноль триггера и синхровходу преобразователя код-частота, выход первого разряда сдвигового регистра подключен к вторым входам элементов Ипервой группы и установочному входуреверсивного счетчика, выход второгоразряда сдвигового регистра подключен к синхровходу первого регистра,синхровходу первого сумматора, вторымвходам элементов И третьей группы,вторым входам элементов И второйгруппы и синхровходу реверсивногосчетчика, выход третьего разрядасдвигового регистра подключен к третьим входам элементов И третьейгруппы н синхровходу второго регистра. На фиг, 1 представлена структурная схема цифрового экстраполятора;на фиг. 2 - блок-схема блока управления.Экстраполятор содержит регистр 1,гру(.(у 2 элементов И, параллельныйсумматор 3, преобразователь 4 кодчастота, реверсивный счетчик 5,параллельный сумматор 6, группу 7элементов И, регистр 8, группу 9элементов И, блок 10 управления,информационный вход 11, ичформационный выход 12, выходы 13 - 16 блокауправления.Блок 10 управления содержит элемент ИЛИ 17, формирователь 18 импульсов, триггер 19, генератор 20 опорной частоты, элемент И 21, сдвиговыйрегистр 22,4Устройство работает следующимобразом.При поступлении текущего значениявходного кода М; 1, его предшествующее значени (., и 3 по тактовомуимпульсу с первого выхода 13 блока 10 управления переписываетсяв сумматор 6 а реверсивный счетчик 5обнуляется. После этого, втормет так О товыи импульсом с выхода 14 блока 10управления, текущее значение Я;Язаписывается в регистр 1, в ревер"сивный счетчик 5 и заносится в суииатор 6, в котором вычисляется первая 15 конечная разность) ан,(л 1 аа,Я-Й;.,(л 1.Код разности д 0 Я третьим тактовым импульсои с выхода 15 блока 10 20управления записывается в регистр 8и заносится в сумматор 3, причемзанесение происходит через группу 9элементов И с сдвигом на один разрядв сторону старших разрядов, чем достигается умножение на два. В этовремя в сумматоре 3 уже находитсякода;,Я =Н;,п 3-Н;,Я,1 аолученный в предыдущем цикле работыэкстраполятора и переписанныйв него по второму тактовому импульсучерез группу 9 элементов И иэ регистра 8.В сумматоре 3 вычисляется разность35К - 1 п 2 д Й;а-ьМ; яЯПерепишеи выражение в фигурныхВыходная частота преобразователяравна г",Дп).ьнЩ- опорная частота;и - разрядностькода; Я.В;иЯ, - значение преобразуемого кода. где С выхода преобразователя 4 кодчастота подается на вход реверсивного счетчика 5, управляющие входы которого подключены к выходам знакового разряда сумматора 3. В зависимости от знака кода К реверсивный счетчик 5 производит суммирование или вычитание поступающих на вход счетчика импульсов.Блок Ю управления работает следующим образом.При поступлении .текущего значения входного кода И п с выхода элемента ИЛИ 17 поступает сигнал, запускающий Формирователь 18 импульсов, сигнал,с выхода которого устанавливает триггер 19 в единичное состояние,тем самым открывая элемент И 2 1, Тактовая частота с генератора 20 опорной частоты поступает на тактовыйвход сдвигового регистра 22., вследствие чего единица продвигается по разрядам сдвигового регистра, поочередно появляясь на выходах сдвиговогорегистра 22. Кроме того, единица0с четвертого выхода сдвигового регистра 22 возвращает триггер 19 и сдвиговый регистр 22 в исходное состояние.Таким образом, задача вычисленияочередного экстраполируемого значения реализуется эа четыре такта работы блока управления, что, нарядус наличием в схеме лишь двух сумматоров, определяет высокое быстродействие предлагаемого устройства.Кроме того, стала проще аппаратурная реализация устройства, что дости"гается исключением из цифровогоэкстраполятора одного сумматора25и упрощением блока управления (необходимо формировать только четыреуправляющих сигнала),"Составитель А.БарановРедактор А.Ревин Техред О,Вацищина Корректор И.Муск ППП "Патент", г.узтород, ул. Проектная, 4 л Заказ 8741/38 Ти ВНИИПИ Гос по д 113035, Москвеах 698 Подписное арственного комитета СССР ам изобретений и открытий Ж, Раушская наб., д, 4

Смотреть

Заявка

3618213, 11.07.1983

ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ПОПОВ ВЛАДИМИР НИКОЛАЕВИЧ, СИПЯГИН НИКОЛАЙ АНАТОЛЬЕВИЧ, ЛЕБЕДЕВ ВЛАДИМИР НИКОЛАЕВИЧ, САВЕЛЬЕВ БОРИС АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06F 17/17

Метки: цифровой, экстраполятор

Опубликовано: 30.11.1984

Код ссылки

<a href="https://patents.su/5-1126970-cifrovojj-ehkstrapolyator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой экстраполятор</a>

Похожие патенты