Дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1088116
Авторы: Белков, Братальский, Иванова, Свирский
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК СССРРЫТИЙ йОПИСАНИ АВТОРСНОМУ БРЕТЕ ИДЕТЕЛЬСТВа ) У 15) идетельство СССР13/24, 28.02.81.ктронные вычислитемы. М "Энер"рис. 3,26. м УДАРСТВЕННЫЙ КОМИТЕ ДЕЛАМ ИЗОБРЕТЕНИЙ И(56) 1. Авторское свВ 809565, кл. Н 03 К2. Каган Б.М. Элетельные машины исисгия", .1979, с. 191,(54)(57) 1. ДЕШИФРАТОР, содержащий г 1 входных, 2 выходных шин и управля"Мющие шины, дешифраторные модули, объединенные в ступени, информационные входы дешифраторного модуля первой ступени соединены с входными шинами младших декодируемых разрядов, а его управляющие входы соединены с соответствующими управляющими шинами, выходы дешифраторных модулей последней ступени подключены к соответствующим выходным шинам, о т л ич а ю щ и й с я тем, что, с целью расширения его функциональных возможностей, первый и второй входы управления дешифраторных модулей второй ступени соединены с соответствующими управляющими шинами, а третьи входы управления подключены к соот- . ветствующим выходам дешифраторного модуля первой ступени, информационные входы дешифраторных модулей второй ступени соединены с входными шинами старших декодируемых разрядов, выходы дешифраторных модулей второй ступени соединены с соответствующими выходными шинами,2. Дешифратор по п. 1, о т л и а ю щ и й с я тем, что каждый деифраторный модуль содержит коммут, рующие элементы, объединенные в. ступени, единичные входы коммутирующих элементов первой ступени соединены соответственно с первым и вторым входами управления дешифраторного модуля, а нулевые входы подключены соответственно к второму и третьему входам управления дешифраторного модуля, причем нулевые входы первого и второго коммутирующих элементов второй ступени соединены с соответствующими выходами коммутирующих элементов первой ступени, а их единичные входы соединены с первым входом управления дешифраторного модуля, нулевые входы третьего и четвертого коммутирующих элементов второй ступени соединены Е с третьим входом управления дешифраторного модуля, а их единичные входы подключены к соответствующим выходам коммутирующих элементов первой ступелевые входы первого, второго,третьего и четвертого коммутирующихэлементов третьей ступени соединеныс соответствующими выходами коммутирующих элементов второй ступени, аих единичные входы подключены к пер"вому входу управления дешифраторногомодуля, нулевые входы пятого, шестого,седьмого и восьмого коммутирующихэлементов третьей ступени соединеныс третьим входом управления дешифраторного модуля, а их единичные входы подключены к соответствующим оммутирующих элементов второй ступеи, выходы коммутирующих элементовретьей ступени соединены с соответтвующими выходами дешифраторногоодуля, при этом информационные вхоы всех коммутирующих элементов подлючены к соответствующим информационым входам дешифраторного модуля.Изобретение относится к вычислительной технике и может быть использовано в различных узлах управления.Известен дешифратор, содержащийлогические элементы, имеющий О входных и 2 выходных шин 1 ,Недостаток данного дешифратора -ограниченные функциональные возможности,Наиболее близким к преплагаемому 10техническим решением является дешифратор, содержащий М входных, 21выходных и управляющие шины, дешифраторные модули, объединенные в ступени, информационные входы дешифраторного модуля первой ступени соединеныс входными шинами младших декодируемых разрядов,. а его управляющие входысоединены с соответствующими управляющими шинами, выходы дешифраторных 20модулей последней ступени подключенык соответствующим выходным шинам 12 ,Недоетатком известного устройстваявляются ограниченные Функциональныевозможности, а именно невозможность 25Формирования логических Функций прямой и инверсной маски и инверсногодешифрирования.Целью изобретения является расширение функциональных возможностей 30дешифратора. Поставленная цель достигается тем, что в дешифраторе; содержащем И входных , 2 выходных и управляю.тщие шины, дешифраторные модули, объединенные в ступени, информационные входы дешифраторного модуля первой ступени соединены с входными шинами младших декодируемых разрядов, а его управляющие входы соединены с соответствующими управляющими шиками, выходы дешифраторных модулей последней ступени подключены к соответствующим выходным шинам, первый и второй 4 входы управления дешифраторных модулей второй ступени соединены с соответствующими управляющими шинами, а третьи входы управления подключены к соответствующим выходам дешифратор- ного модуля первой ступени, информа- .50 ционные входы дешифраторных модулей второй ступени соединены с входными шинами старших декодируемых разрядов, выходы дешифраторных модулей второй ступени соединены с соответствующими выходными шинами.Каждый дешифраторный модуль содержит коммугнрующие элементы, объединенные в ступени, единичные входы коммутирующих элементов первой ступени соединены соответственно с первым и вторым входами управления дешифраторного модуля, а нулевые входы подключены соответственно к второму и третьему входам управления дешифраторного модуля, причем нулевые входы первого и второго коммутирующих элементов второй ступени соединены с соответствующими выходами коммутирующих элементов первой ступени, а их единичные входы соединены с первымвходом управления дешифраторного модуля, нулевые входы третьего и четвертого коммутирующих элементов второй ступени соединены с третьим входом управления дешифраторного модуля, а их единичные входы подключены к соответствующим выходам коммутирующих элементов первой ступени, нулевые входы первого, второго, третьего и четвертого коммутирующих элементов третьей ступени соединены с соответствующими.выходами коммутирующих элементов второй ступени, а их единичные входы подключены к первому входу управления дешифраторного модуля, нулевые входы пятого, шестого, седьмого и восьмого коммутирующих элементов третьей ступени соединены с третьим входом управления дешифраторкого модуля, а их единичные входы подключены к соответствующим выходам коммути" рующих элементов второй ступени, выходы коммутирующих элементов третьей ступени соединены с соответствующими выходами дешифраторного модуля, при этом информационные входы всех коммутирующих элементов подключены к соответствующим информационным входам дешифраторного модуля.На фиг. 1 представлена структурная схема дешифратора, например для Уб, на фиг. 2 - принципиальная электрическая схема дешифраторного модуля.Дешифратор содержит ступени 1 и 2 дешифрации, содержащие дешифраторные модули 1-1 и (2"1)т(2-8), подключенные к выходным шинам 3 декодируемых разрядов и управляющим шинам 4 и выходные шины 5, а каждый дешифраторный модуль 1-1, (2-1)-(2-8) содержит ступени 648 дешифрации, состоящие из коммутирующих элементов (6-1)4(6-2); (7-1)-;(7-4) и (8-1) в :(8-8)Дешифратор работает следующим образом..О 0 0 0 0 0 0 0 0 0 О 0 1 О 1 55 0 0 0 0 0 0 0 0 0 1 1 0 3 1 ОВВ 6На входные шины 3 поступает дешифрируемый код А, В, С, 1, Е, Г, на управляющие шины 4 - код функции дешифрации 1 в .В соответствии с табл.1 на выходе дешифраторного моду ля 1-1 ступени 1 при этом формируются функции, которые поясняются табл. 2"5.Т а а 1 0 Маска инверсная с включением границы Маска инверсная с исключением границы ТаблицаЭ УтУЗ 001 - маска с исключением границы1088116 5Продолжение табл. 5 ОО 1 1 1 0 1 1 1 1 10 0 1г о 1 1 1 1 0 1 1 1 1 1 1 0 1 1 О 11 1 Пусть на входные шины 3 дешифратора поступает код А, В, С,В, Е010011 и код управления У"4 У 011, т.е. дешифратор выполняет функцию1маски, включающей границу. Дешифраторный модуль 1-1 ступени 1 формирует на своих выходах код в соответствии с табл. 4 в зависимости от младших разрядов (А, В, С), Этот код с выходов дешифраторного модуля 1-1 поступает на вторые входы управления дешифраторных модулей (2-1)ф 2-8) ступени 2. Часть модулей, на вторые входы управления которых поступают нули, работает в соответствии с табл. 3, а те модули, на входы управления которых поступает единица, - в соответст:вии с табл. 4.На выходе модулей (2-1)-;(2-8) формируются функции .в зависимости от кодов, поступающих на старшие разряды 3 Е, Г) входных шин 3, В результате на выходных шинах 5 формируются разряды 1-64, причем иа выходах модуля 2-1 формируются разряды 1, 9, , 57, на выходах модуля 2-2 формируются разряды 2, 10, , 58 и т.д, На выхо. дах модуля 2-8 формируются разряды 8, 16, , 64, Аналогично формируются коды и для других функций дешифрации. Таким образом, предлагаемый дешифратор в зависимости от управляющего кода выполняет функции маскирования и инверсной дешифрации.рНИИПИ Заказ 2688/52 Тираж 862 ПолисноеФилиал ППП Патент , г. Ужгород, ул.Проектная,4
СмотретьЗаявка
3550088, 24.12.1982
ПРЕДПРИЯТИЕ ПЯ М-5489
БЕЛКОВ МИХАИЛ СЕМЕНОВИЧ, БРАТАЛЬСКИЙ ЕВГЕНИЙ АВРЕЛЬЕВИЧ, ИВАНОВА ВАЛЕНТИНА СЕМЕНОВНА, СВИРСКИЙ ЯКОВ ИОСИФОВИЧ
МПК / Метки
МПК: H03K 13/24
Метки: дешифратор
Опубликовано: 23.04.1984
Код ссылки
<a href="https://patents.su/5-1088116-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>
Предыдущий патент: Преобразователь код-временной интервал
Следующий патент: Дешифратор корректирующего кода
Случайный патент: Способ соединения дымогарных труб с решетками паровых котлов