Устройство синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) (11) 3(51) Н 04 Ь 7 04 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(прототип).,(54)(57) УСТРОЙСТВО СИНХРОНИЗАЦИИ,содержащее последовательно соединенные генератор тактовых импульсов иФормирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго блоков счетчиков, выходы которых черезсоответствукщие первый и второй элементы задержки подключены к входам.триггера, последовательно соединенные делитель и блок задержки, последовательно соединенные элемент И,первый счетчик, блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик идешифратор, а также блок управленияи блок Фиксации, к входам которо 1 оподключены соответствующие выходыпервого счетчика, а выходы блока Фик-сации подключены к соответствующимвходам выходного блока элементов И,другие входы которого объединены иподсоединены к первому входу элемента И, второй вход которого подключенк выходу генератора тактовых импульсов, при этом соответствующие выходыпервого н второго .блоков счетчиковподключены к входам блока управления,.выходы которого подключены к соответствукщим входам формирователя входных сигналов, соответствующий выходкоторого подключен к входу второгосчетчика, соответствующие выходы блока триггеров объединены и подключены к соответствующим входам "Сбросф первого и второго блока счетчиков, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации путем устранения потерь информационных импульсов, в него введены дополнительный делитель, элемент задержки, блок защиты и блок управляемой задержки, выход которого подключен к первому входу элемента И, к первому и второму входу блока управляемой,задержки подсоединены выходы триггера, а третий вход подсоединен к первому выходу блока защиты, первый, второй и третий выходы которого подключены к.соответствукщим входам блока управления, к первому и второ- .ЕР му входам блока защиты подключены другие выходы первого блока счетчиков, а третий вход подсоединен к выходу дополнительного делителя, вход которого подсоединен к выходу генератора тактовых импульсов, а выход - а к входу делителя, при этом выходы дешифратора через элемент задержки подключены к входам блока фиксации. 2. Устройство по п,1, о т л и - ч а ю щ е е с я тем, что блок управляемой задержки содержит два элемента И выходы которых подключены к входам триггера, выход которого является. выходом блока управляемой задержки, первые входы элементов И объединены и являются третьим входом блока управляемой задержки, а вторые входы элементов И являются первым и вторым входами блока управляемой задержки.3. Устррйство по п,1, о т л ич а ю щ е е с я тем, что блок защиты содержит два триггера,.выходы которых через последовательно соединенные первый и второй элементы И подключены к третьему выходу блока защиты, первый вход первого триггера объединен с вторым входом второго1085004 элемента И и.подключен к выходу перного разряда кольцевого регистра, выход последнего разряда которого объединен с первым входом второго триггера и является первым выходом блоказащиты, выход второго разряда кольце 1Изобретение относится к техникесвязи и может использоваться в системах передачи дискретной информации.Известно устройство дискретнойфазовой синхронизации, содержащее 5последовательно соединенные опорныйгенератор, элемент НЕ, делитель надва, элемент И, делитель частоты нафш" и фазовый дискриминатор, выходкоторого подсоединен к второму входу элемента И, а к второму входу подключен выход входного блока, первыйвход которого является входом устройства, к второму входу подключенвторой выход опорного генератора, ктретьему входу подключен второй выход делителя на два, а второй выходвходного блока подсоединен к второму входу элемента НЕ 1),Однако данное устройство дискретной фазовой синхронизации имеет низкую точность синхронизации.1Наиболее близким техническим решением к изобретению является устройство синхронизации, содержащее последовательно соединенные генератортактовых импульсов и Формировательвходного сигнала, выходы которогоподключены соответственно к входампервого и второго блоков счетчиков,выходы которых через соответствующиепервый и второй элементы задержкиподключены ко входам триггера, последовательно соединенные делитель иблок задержки, последовательно соеди.ненные элемент И, первый счетчик, 35блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик и дешифратор, атакже блок управления и блок фиксации, к входам которого подключены соответствующие выходы первого счетчика, а выходй блока фиксации подключены к соответствующим входам выходного блока элементов И, другие входы которого объединены и подсоединены к первому входу элемента И,второйвход которого подключен к выходу генератора тактовых импульсов, при этомсоответствующие выходы первого и второго блоков счетчиков подключены квходам блока управления, выходы которого подключены.к соответствующим вого регистра является вторым выходомблока защиты, вторые входы триггеровявляются первым и вторым входами блока защиты, авход первого разрядакольцевого регистра является третьимвходом блока защиты. 3входам формирователя входных сигналов, соответствующий выход которого подключен ко входу второго счетчика, соответствующие выходы блокатриггеров объединены и подключены ксоответствующим входам фСбросф первого и второго блока счетчиков, приэтом к третьему входу блока управления подключены объединенные выходыблока триггеров, а выходы дешифратора подсоединены к входам блокаФиксации 2),Однако известное устройство синхронизации имеет низкую точность синхронизации за счет потерь информационных импульсов, попадающих в промежуток времени между стробирующимиимпульсами.Цель изобретения - повышение точности синхронизации за счет устранения потерь информационных импульсов.Поставленная цель достигается тем,что в устройство синхронизации, содержащее последовательно соединенныегенератор тактовых импульсов и формирователь входного сигнала, выходыкоторого подключены соответственно квходам первого и второго блоков счетчиков, выходы которых через соответствукщие первый и второй элементызадержки подключены к входам триггера, последовательно соединенныеделитель и блок задержки последовательно соединенные элемент И, первыйсчетчик, блок триггеров и выходнойблок элементов И, последовательносоединенные второй счетчик и дешифратор, а также блок управления. иблок фиксации, к входам которогоподключены соответствующие выходыпервого счетчика, а выходы блока фиксации подключены.к соответствующимвходам выходного блока элементов И,другие входы которого объединены иподсоединены к первому входу элемента И, второй вход которого подключенк выходу генератора тактовых импульсов, при этом соответствующие выходыпервого и второго блоков счетчиковподключены к входам блока управления,выходы которого подключены к соответствующим входам Формирователя входныхсигналов, соответствующий выход которого подключен к входу второго сче5 1 О 15 20 25 30 35 40 тчика, соответствующие выходы блока триггеров объединены и подключены к соответствующим входам "Сброс". первого и второго блока счетчиков, вве дены дополнительный делитель, элемент задержки, блок защиты и блок управляемой задержки, выход которого подключен к первому входу элемента И, к первому и второму входу блока управляемой задержки подсоединены выходы триггера, а третий вход подсоединен к первому выходу блока защиты, пер-вый, второй и третий выходы которого подключены к соответствующим входам блока управления, к первому и второму входам блбка защиты подключены другие выходы первого блока. счетчиков, а третий вход подсоединен к выходу дополнительного делите. ля, вход которого подсоединен к вы-. ходу генератора тактовых импульсов, а выход - к входу делителя, приэтом выходы дешифратора через элемент задержки подключены к входам блока Фиксации.Нри этом блок управляемой задержки содержит два элемента И, выходы которых подключены к входам триггера, выход которого является. выходом блока управляемой задержки, первые входы элементов И объединены и являются третьим входом блока управляемой задержки, а вторые входы элементов И являются первым и вторым входами блока управляемой задержки.Кроме того, блок защиты содержит два триггера, выходы которых через последовательно соединенные первый и второй элементы И подключены к третьему выходу блока защиты, первый, вход первого триггера объединен с вторым входом второго элемента И и подключен к выходу первого разряда кольцевого регистра, выход последнего разряда которого объединен с первым входом второго триггера и является первым выходом блока защиты, выход второго разряда кольцевого ре 45 гистра является вторым выходом блока защиты, вторые входы триггеров являются первым и вторым входами блока защиты, а вход первого разряда кольцевого регистра является третьим 50 входом блока защиты.1На чертеже представлена структурно-электрическая схема устройства синхронизации.Устройство синхронизации содержит генератор 1 тактовых импульсов ГТИ), делитель 2, блок 3 задержки, Формирователь 4 входного сигнала, состоящий из блока 5 элементов И, элемента И 6, блока 7 элементов И, инвертора 860 и блока 9 элементов И, дополнительный делитель 10, первый блок 11 счет.- чиков, содержащий счетчики 12 и элемент ЙЛИ 13, второй блок 14 счетчиков, содержащий счетчики 15 и эле- . 65 мент ИЛИ 16, блок 17 управления, содержащий элементы ИЛИ 18 и триггеры19., блок 20 защиты, содержащий триггеры 21 и 22, элементы И 23 и 24 икольцевой регистр 25, элементы 26 и27 задержки, триггер 28, блок 29управляемой задержки, содержащий элементы И 30 и 31 и триггер 32, элемент И 33, первый счетчик. 34, блок35 триггеров, выходной блок 36 элементов И, блок 37 фиксации, элемент38 задержки, дешифратор 39, второйсчетчик 40,Устройство синхронизации работаетследующим образом,Если на устройство поступает импульс фИнформационная единица", тоон подготавливает к открытию блок 7элементов И и элемент И б. Импульсы с ГТИ 1 через дойолнительный делитель 10 поступаютна кольцевой регистр 25 блока 20 защиты. Кольцевойрегистр 25 поочередно устанавливаеттриггеры 19 блока 17 управления вединичное состояние, открывая темсаьвм блок 5 элементов И. В этомслучае импульсы с ГТИ 1 с.частотойпфпроходят через блок 7 элементовИ на соответствующие счетчики 12первого блока 11 счетчиков. Входнойинформационный импульс независимо отего длительности обязательно совпадает либо со стробирующим импульсом(который формирует блок 5 элементов И и блок 7 элементов И),либосо стробирующим и одним или несколькими вспомогательными импульсами илитолько с одним или несколькими вспомогательными импульсами.На выходе соответствующих счетчиков 12 первого блока 11 счетчиковпосле щ-го импульса появляется импульс, который, пройдя через элементИЛИ 13 и элемент 26 задержки черези тактов, устанавливает триггер 28в "единичное" состояние, подготавливая тем самым элементы Й 30 и 31 блока 29 управляемой задержки к открытию.Кроме того, импульсы. ГТИ 1 с частотой п через элемент И, б поступают на вход счетчика 40, которыйпроизводит измерение длительностивходного импульса,Импульсом с последней ячейки кольцевого регистра 25 через элементыИ 30 и 31 триггер 32 устанавливается в единичное состояние, подготавливая тем самым блок 35 триггеров коткрытию,Через элемент И 33 на счетчик 34начинают поступать импульсы с ГТИ 1.На одном из выходов дешифратора 39,соответствующем длительности поступакщего импульса, появляется напряжение, которое через элемент 38 задержки открывает соответственно выходной блок 36 и производит остановку счетчика 34 на К-ом такте, соответствующем длительности поступающего импульса. На выходе выходного .блока 38,появляется выходной импульс. Когда счетчик 34 досчитает до к-го импульса, этот импульс устава вливает блок 35 триггеров в нулевое состояние, выходной блок 36 закрывается и выходной импульс прекращается. Длительность импульса на выходе, таким образом, равна длительности О входного импульса и его Фаза синхронна с фазой стробирующих импуль-. сов, поступающих с блока 3 задержки, обеспечивающего попадание стробирующих импульсов на середину инФормаци- онных импульсов.В случае, если, инФормационный импульс совпадает с последним вспомогательным и стробирующим импульсом следующего .периода, может быть эаФиксирована единица в первом и во втором периодах, у.е. будет ложное срабатывание во втором периоде.Для устранения этого с помощью триггеров 21,22 и элементов И 23 и 24 блока 20 защиты осуществляется запрет 25 записи федИннпы" во втором периоде в триггер 28 по результатам совпаде- ния инФормациониого импульса и стро бирующего импульса второго периода. Это достигается тем, что во втором периоде один иэ триггеров 19 блока 17 управления остается в "нулевомф состоянии, соответственно блок 5 элементов Й закрыт и импульсы с РТИ 1 не поступают через блок 7 элементов И иа один из счетчиков 12 первого блока 11 счетчиков,Элемент 38 задержки предназначен для временного согласования работы канала измерения длительности входных импульсов и канала синхронизации входного импульса. Технико-экономическая эФФективность устройства синхронизации заключаеТся в повьааении точности синхронизации за счет устранения потерь информационных импульсов, при этом вспомогательные импульсы осуществляют только обнаружения инФормационных импульсов а по стробир,уибим импульсам осуществляется как обнаружение, так и синхрониэацпя входных импульсов.
СмотретьЗаявка
3545327, 25.01.1983
КИЕВСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ ДВАЖДЫ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ СВЯЗИ ИМ. М. И. КАЛИНИНА
ДЗЮБА ВЛАДИМИР НИКОЛАЕВИЧ, ДОРОВСКИХ АНАТОЛИЙ ВАСИЛЬЕВИЧ, ТАТАРИНОВ АНАТОЛИЙ СЕРГЕЕВИЧ, УРЫВСКИЙ ЛЕОНИД АЛЕКСАНДРОВИЧ, ЮРЧУК АЛЕКСАНДР БОРИСОВИЧ
МПК / Метки
МПК: H04L 7/04
Метки: синхронизации
Опубликовано: 07.04.1984
Код ссылки
<a href="https://patents.su/5-1085004-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>
Предыдущий патент: Формирователь сигнала опорной частоты
Следующий патент: Устройство для цикловой синхронизации
Случайный патент: Гербицидная композиция