Номер патента: 917345

Авторы: Деревнин, Солдатов

ZIP архив

Текст

жащиисчетчит о иметаточ" ередачи тране- ИЛИ-НЕ игна- два Изобретение относится к автоматйке и вычислительной технике и может быть использовано при проектировании коммутаторов для передачи асинхронных сигналовИзвестен коммутатор, содер два элемента И, триггер,. двака, два элемента И-НЕ, элемен ИЛИ-НЕ 1 .Однако известное устройств .ет сложную реализацию и недос ную надежность, так как для и асинхронных сигналов, т.е. ус ния помехи на выходе элемента при коммутации передаваемых с лов, содержит два счетчика и элемента И-НЕ.Наиболее близким техническим ре" шением к предлагаемому изобретению является коммутатор, содержащий шину управления, два мультиплексора, два элемента И, инвертор, элемент ИЛИ-НЕ причем выход первого мультиплексора подключен к первому входу первогоо элемента И, выход второго - к первму входу второго элемента И, шинауправления подключена ко второмувходу второго элемента И и ко входуинвертора, выход которого соединенсо вторым. входом первого элемента И,выходы элементов И подключены ковходам элемента ИЛИ-НЕ, выход которого является выходом коммутатора2.Недостатком известного устройства 0является возможность появления ложных импульсов на выходе коммутаторав момент переключения. А именно,если в исходном состоянии на входы 5элементов И с выходов мультиплексоров поступают единичные сигналы, , а по управляющей шине передаетсяуровень логической единицы, то в мо"мент смены управляющего сигнала нанулевой, за счет задержки на времяпереключения инвертора, обе схемыИ некоторое время будут закрыты одновременно и на выходе коммутаторапоявится ложный импульс.Цель изобретения - повышение помехоустойчивости,Указанная цель достигается тем,что в коммутатор, содержащий двамультиплексора, выходы которых соединены с первыми входами первогои второго элементов И соответственно, шину управления, подключеннуюк второму входу второго элемента Ии к входу инвертора, выход которого 1соединен с вторым входом первогоэлемента И, выходы элементов И под,ключены к первому и второму входам,элемента ИЛИ-НЕ, выход которого является выходом коммутатора, введены 1дополнительно третий элемент И ивторой инвертор, вход которого соедИнен с выходом первого инвертора, авыход - с первым входом третьегоэлемента И, к второму входу которого подсоединен выход второго мультиплексора, а выход третьего элемента И соединен с третьимвходом,элемента ИЛИ-НЕ.На фиг, 1 приведена схема предлагаемого коммутатора, на фиг. 2временные диаграммы, его рабоТы.Коммутатор содержит мультиплексоры 1 и 2, выходы которых соединенысоответственно с первым входом эле- Змента 3 И и первыми входами элементов й и 5, И, шину 6 управления,подключеннуо ко второму входу элемен-.та 5 И и ко входу инвертора 7, выход которого подключен ко входу элемента 3 И и входу инвертора 8. Выходинвертора 8 соединен со вторым входом элементаИ, Выходы элементов3-5 И соединены со входами элемента.9 ИЛИ-НЕ, выход которого соединен свыходом 10 коммутатора.Коммутатор работает следующим образом.В исходном состоянии по шине 6управления передается уровень логической единицы. В этом случае черезэлементы ч и 5 и через элемент 9 навыход 10 коммутатора поступают сигналы с выхода мультиплексора 2, асигналы с выхода мультиплексора 1на выход коммутатора не проходят.При изменении сигнала управления сединичного на нулевой элемент 5 закроется, а элемент 3 откроется с некоторой задержкой, возникающей за,счет прохождения управляющего сигна ,ла через инвертор 7, т.е. некотороевремя элементы 3 и 5 закрыты одновременно, но, вследствие того, чтосигнал управления проходит через инвертор 8 с некоторой задержкой,элементв этот момент времениоткрыт и на выходе 10 коммутатора невозникает ложного сигнала. Затемоткрывается элемент 3 и на выходкоммутатора поступают сигналы с выхода мультиплексора 1, элементзакрывается с некоторой задержкой.Таким образом, использование предлагаемого коммутатора обеспечиваетпо сравнению с известным отсутствиеложных сигналов на выходе устройствапри переключении за счет введениядвух дополнительных элементов, чтодает возможность коммутировать асинхронные сигналы,Формула изобретения Коммутатор, содержащий два мультиплексора, выходы которых соединены с первыми входами первого и второго элементов И соответственно, шину управления, подключеннуо к второмувходу второго элемента И и к входу инвертора, выход которого соединен с вторым входом первого элемента И, выходы элементов И подключены к первому и второму входам элемента ИЛИ-НЕ соответственно, выход которого является выходом коммутатора, о т л и ч а ю щ и й с я тем, что, сцелью повышения помехоустойчивости, в него введены третий элемент И и второй инвертор, вход которого соединен с выходом первого инвертора, а выход - с первым входом третьего элемента И, к второму входу которого подсоединен выход второго мультиплексора, а выход третьего элемента И соединен с третьим входом элемента ИЛИ-НЕ.Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР И 509993, кл. Н 03 К 17/0 05 0.76. 2. Справочник по интегральным микросхемам. Под ред. Б.В.Тарабрина. И "Энергия", 1980, с. 753,рис, 5-266 (прототип),917345 10 и Демчи орре сно Зака иал ППП ",Пате Редактор Е.Кинив 912/77 ВНИИПИ Госу по делам 13035, Москва, ЪСоставитель В.ЧачаниТехред М.ергель Тираж 954 Йоарственного комитета СССРзобретений и открытий35, Раушская наб д. 4/5 г. Ужгород, ул. Проектная,

Смотреть

Заявка

2978661, 10.09.1980

ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПРЕДПРИЯТИЕ ПЯ В-2969

СОЛДАТОВ БОРИС АЛЕКСЕЕВИЧ, ДЕРЕВНИН ГЕННАДИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H03K 17/041

Метки: коммутатор

Опубликовано: 30.03.1982

Код ссылки

<a href="https://patents.su/4-917345-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Коммутатор</a>

Похожие патенты