Реверсивный двоично-десятичный счетчик
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
юбь 11.;. 4 гъ Сфвз Сфветскиа Сециалистическик Республик(22) Заявлено 121278 (21) 2695237/18-21 с присоедммемием эаявкм Йо ГосударстаенныЯ комнтет СССР но делам нзобретеннЯ н открытнЯ(23) Приоритет Опубликовано 151130, бюллетемь Йо 42 Дата опубликоваммя описания 25. 11. 80(54) РЕВЕРСИВНЫй ДВОИЧНО"ДЕСЯТИЧНЫИ СЧЕТЧИК Изобретение относится к электронной и вычислительной технике, в частности .к реверсивным двоично-десятич-ным счетчикам и может быть использовано в цифровых системах автоматичес кого контроля и управления.Известен разностный двоичный счетчик, каждый разряд которого содержит триггер, элемент ИЛИ и два элемента И, первые входы которых соединены 10 соответственно с прямым и инверсным выходами триггера, счетный вход которого соединен .с выходом элемента ИЛИ, входы которого соединены с вторыми входами элементов И того же раз ряда и входами сложения и вычитания данного разряда, а выходы первого и второго элементов И соединены соот- ветственно с выходами перекоса и заема данного разряда 111 . 20Недостатком этого счетчика является невозможность счета в двоичнодесятичном коде.Известен также реверсивный двоично-десятичный счетчик, содержащий 25 четыре разряда, каждый из которых содержит триггер, элемент ИЛИ и первый и второй элементы И, счетный вход триггера каждого разряда соединен с выходом элемента ИЛИ того же 30 разряда, а входь элемента ИЛИ каждого разряда, крсме первого, соединены с выходами соответственно первого и второго элементов И предыдущего разряда, первые входы которых соединены соответственно с Прямым и инверсным выходами триггера того же разряда, вторые входи первого и второго элементов И каждогоразряда, кроме. первого и четвертого разрядов, соединены с выходами соответственно первого и второго элементов И предыдущего разряда, первый и второй входы элемента ИЛИ первого разряда соединены соответственно с входами сложения и вычитания реверсивного двоично-десятичного счетчика, которые соединены с вторыми входами соответственно первого и второго элементов И этого разряда 2 .Недостатком этого реверсивного двоично-десятичного счетчика является относительно низкая достоверность функционирования, что связано с кратковременным появлением в процессе счета кодовых состояний, не входящих в двоично-десятичный код.Целью изобретения лвляется повышение достоверности функционирования.Поставленная цель достигается тем,что в реверсивный двоично-десятичны счетчик, содержащий четыре разряда, каждый из которых содержит триггер элемент ИЛИ и первый и второй элементы И, счетный вход триггера каждого разряда соединен с выходом элемента ИЛИ того же разряда, а входы элемента ИЛИ каждого разряда, кроме первого, соединены с выходами соответственно первого и второго элементов И предыдущего разряда, первые входы которых соединены соответственно с 16 прямьы и инверсным выходами триггера того же разряда, вторые входы первого и второго элементов И каждого разряда, кроме первого и четвертого раз - рядов, соединены свыходами соответственно первого и второго элементов И предыдущего разряда, первый и второй входы элемента ИЛИ первого разряда соединены соответственно с входами сложения и вычитания реверсивного двоично-десятичного счетчика, которые соединены с вторыми входами соответственно первого и второго элементов И этого разряда, введен элемент И-НЕ, выходкоторого соединен с Х входами триггеров второго и третьего разрядов,входы элемента И-НЕ соединены с инверсными. выходами триггеров всех разрядов, вход сложения реверсивного двоично-десятичного счетчика соединен с вторым входом первого элемента И чет вертого разряда, третий вход которого соединен с первым входом первого элемента И первого разряда, третий вход которого соединен с инверсным выхо-.дом триггера четвертого разряда, 35 третий вход элемента ИЛИ соединен с выходом первого элемента И этого разряда и выходом переноса реверсивного двоично-десятичного счетчика, выход заема которого соединен с выходом второго элемента И четвертого разряда, второй вход которого соединен с выходом второго элемента И третьего разряда.Структурная схема реверсивного двоично-десятичного счетчика показа на на чертеже.фь..Реверсивный двоично-десятичный счетчик содержит элемент 1 И-НЕ и четыре разряда 2-5, каждый из которых О содержит триггер 6, элемент ИЛИ 7 и первый 8 и второй 9 элементы И, счетный вход триггера б каждого разряда соединен с выходом элемента ИЛИ 7 того же разряда, а входы элемента ИЛИ каждого разряда, кроме первого, соединены с выходами соответственно первого 8 и второго 9 элементов И предыдущего разряда, первые входыкоторых соединены соответственно с прямым и инверсным выходами триггера 60 б того же разряда, вторые входы первого 8 и второго 9 элементов И каждого разряда, кроме первого 2 и четвертого 5 разрядов, соединены с выходами соответственно первого 8 и второго 9 65 элементов И предыдущего разряда, первый и второй входы элемента ИЛИ 7 первого разряда 2 соединены соответственно с входами сложения 10 и вычитания11 реверсивного двоично-десятичногосчетчика, которые соединены с вторыми входами соответственно первого 8и второго 9 элементов. И этого разряда, выход элемента И-НЕ 1 соединенс Х входами триггеров б второго 3и третьего 4 разрядов, входы элемента И-НЕ 1 соединены с инверсными выходами триггеров б всех разрядов 2,3, 4 и 5., вход сложения 10 реверсивного двоично-десятичного счетчикасоединен с вторым входом первого элемента И 8 четвертого разряда 5, третий вход которого соединен с первымвходом первого элемента И 8 первогоразряда 2, третий вход которого соединен с инверсным выходом триггераб четвертого разряда 5, третий входэлемента ИЛИ 7 соединен с выходомпервого элемента И 8 этого разрядаи выходом переноса 12 реверсивногодвоично-десятичного счетчика, выходзаема 13 которого соединен с выходомвторого элемента И 9 четвертого разряда 5, второй вход которого соединен с выходом второго элемента И 9третьего разряда 4.Работает устройство следующим образом,Предположим, в исходном состояниитриггеры б находятся в нулевом логическом состоянии, при этом элементыИ 9 открыты, а элементы И 8 закрыты.На выходе элемента И-НЕ 1 присутствует нулевой логический потенциал,запрещающий переход триггеров б второго и третьего разрядов в единичноелогическое состояние,В режиме сложения первый импульс, поступающий на вход сложения 10, проходит через элемент ИЛИ 7, устанавливает триггер б первого разряда в. единичное логическое состояние, которое выдает разрешающий сигнал на элемент И 8 для прохождения последующего импульса. При этом на выходе элемен-та И-НЕ 1 появляется логический единичный потенциал, разрешающий переход триггеров б второго и третьего разрядов из логического состояния "0" в логическое состояние "1", Второй импульс устанавливает через элемент ИЛИ 7 триггер 6 первого разярда 3 в нулевое логическое состояние, а через открытый элемент И 8 и элемент ИЛИ 7 - триггер б второго разряда в единичное логическое состояние. При дальнейшем поступлении на вход счетчика от третьего до восьмого импульсов, счетчик проходит все состояния, которые соответствуют двоично-десятичному коду 8-4-2-1, После записи Ъ счетчике кода "1000", закрывается элемент И 8 первого разряда сигналомс инверсного .выхода триггера 6 четнертого разряда.Девятый импульс устанавливаетчерез элемент ИЛИ 7 триггер 6 перво.го разряда в единичное логическоесостояние, т. е. записывается код1001, соответствующий цифре 9. Послезаписи в счетчике цифры 9 открывается элемент И 8 четвертого разряда.Поступающий десятый импульс черезэлемент ИЛИ 7 первого разряда, И 8четвертого разряда, ИЛИ 7 четвертогоразряда устанавливает триггеры 6первого и четвертого разрядов в нулевое логическое состояние, а на выходе элемента И 8 четвертого разрядаобразуется сигнал "перенос". В счетчике записывается код ",0000 ф, что инеобходимо для реализации пересчетана десять,В режиме вычитания, когда все четыре триггера б находятся в нулевомсостоянии, элементы И 9 открыты, навыходе элемента И 8 четвертого разряда присутствует нулевой логическийпотенциал, который поступает на входэлемента ИЛИ 7 четвертого разряда ине влияет на работу счетчика при реверсе. На нходах т триггеров б второго и третьего разрядов держитсянулевой логический потенциал, за -прещающий переход их с нулевого логического состояния н единичноеПервый входной импульс, поступающийна вход вычитания 11 через элементИЛИ б первого разряда, И 9 и ИЛИ 7четвертого разряда установит триггеры 6 первого и четвертого разрядов вединичное логическое состояние,т. е. запишется код "1001", что соответствует цифре 9. При этом навыходе элемента И 9 четвертого разряда вырабатывается сигнал "заем".На T входах триггеров б второгои третьего разрядов образуется единичный логический сигнал, не влияющий на работу счетчика н режиме вычитания. Очередными импульсами счетчик последовательно установится всостояния, соответствующие 8, 71,0как и н обычном вычитающем счетчике. Таким образом, предлагаемое устройство позволяет повысить надежность работы счетчика в коде 8-4-2-1, поскольку исключаются промежуточные кратковременные состояния "1010" и "1111", не соответствующие коду 8- 4-2-1. формула изобретенияРенерсивный двоично-десятичныйсчетчик, содержащий четыре разряда,каждый из которых содержит триггер,элемент ИЛИ и первый и второй эле 5 менты И, счетный вход триггера каждого разряда соединен с выходом элемента ИЛИ того же разряда, а входыэлемента ИЛИ каждого разряда, кромепервого, соединены с выходами соответственно первого и второго элементов И предыдущего разряда, первыевходы которых соединены соответственнос прямым и инверсным выходамитриггера того же разряда, вторые входы первого и второго элементов И15 каждого разряда, кроме первого ичетвертого разрядов, соединены с выходами соответственно первого и второго элементов И предыдущего разряда,первый и второй входы элемента ИЛИ20 первого разряда соединены соответственно с входами сложения и вычитанияреверсивного двоично-десятичногосчетчика, которые соединены с вторыми входами соответственно первого и25 второго. элементов И этого разряда,о т л и ч а ю щ и й с я тем. что,с целью повышения достоверности функционирования, в него введен элементИ-НЕ, ныход которого соединен с Твходами триггеров второго и третьегоразрядов, входы элемента И-НЕ соединены с инверсными выходами триггероввсех разрядов; вход сложения реверсивного двоично-десятичного счетчикасоединен с вторым входом первогоэлемента И четвертого разряда, третий вход которого соединен с первымвходом первого элемента И первогоразряда, третий вход которого соединен с инверснымвыходом триггера40 четвертого разряда, третий вход элемента ИЛИ соединен с выходом перво- .го элемента И этого разряда и выходомпереноса реверсивного дноично-десятичного счетчика, выход заема кото 45 рого соединен с выходом второго элемента И четвертого разряда, второйвход которого соединен с выходомвторого элемента И третьего разряда.Источники информации,50 принятые во внимание при экспертизе1. Контрольно-измерительная техника. Выпуск 22. Львов, 1977, с.б 2,ри," 2.2. Авторское свидетельство СССР9 525251, кл. Н ОЭ К 23/24, 1977 (про 55 тотип).780205 Корректор М.Шарощи Подписное Тираж 99Гооударственного комитета СССРделам изобретений и открытийМосква, Ж, Раушская наб., д.иал ППП Патент , г, жгород, ул. Проектная,аказ 93 4 24ВНИИПИпо113035
СмотретьЗаявка
2695237, 12.12.1978
ПРЕДПРИЯТИЕ ПЯ А-3903
МАКАРЕНКО НИКОЛАЙ ИВАНОВИЧ, БУЦЕНКО ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: H03K 23/24
Метки: двоично-десятичный, реверсивный, счетчик
Опубликовано: 15.11.1980
Код ссылки
<a href="https://patents.su/4-780205-reversivnyjj-dvoichno-desyatichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный двоично-десятичный счетчик</a>