Реверсивный двоично-десятичный счетчик
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 544133
Автор: Кротов
Текст
Союз СоветскихСоциалистическихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ(22) Заявлено 26.03. 74 (21) 2011587/21 К 23/00 рисоединением заявкиосударственныи комитетСовета МинистРов СССРоо делам нэооретенийи открытий Бюллетень 3 исания 05.05.77 УДК 621.374..32(088.8) Автор зобретени Кротов 1) Заявител 54) РЕВЕРСИВНЫЙ ДВОИЧНО-ДЕСЯТИЧНЫЙСЧЕТЧИК сод й с тригг, нулевойым входом входом сброс риггера соедин хемы И, выход входом схемы первой схемы ход схемы И динен со выход т первой с вторым ен с и соедин о вторы щей де которИЛИ и1 следуюервой ержат и каж- длите м входом второи екадыИЛИ пе оедивой схемы торым входом первый вход в ен со ыст 25 аж и схемы ад 23) Приоритет -43) Опубликовано 25.0145) Дата опубниковани Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах, где необходим многоразрядный декадный реверсивный счетчик с относительно невысоким быстродействием.Известен реверсивный двоичн-десятичный счетчик, содержащий шины сложения и вычитания, суммирующие счетные декады со схемами ИЛИ на входе, блок формирования серии из девяти импульсов и задержанного девятого импульса, вентили сложения и вычитания., входы которых соединены с шинами сложения и вычитания, соответсвенно, и с источником входных импульсов, выход вен-. тиля сложения соедннен с первым входом схемы ИЛИ первой декады, а выход вентиля вычитания соединен со входом блока формир вания Однако известные устройства сод элементы задержки в составе логик дой декады. Это ведет к увеличению ности переходных процессов в счетчиЦель изобретения - увеличение б действия счетчика. Ото достигается ;ем, что реверсивный двоично-десятис-:ьп 1 счетчик, содержащий реверсивный двоично-десятичный счетчик,ержаший шины сложения и вычитания, суммирующие счетнь 1 е декады со схемами ИЛИ на входе, блок формирования серий из девяти импульсов и задержатшого деятого импуль,".а, вентили сложения и вычитания, входы которых соединены с шинами сложения и вычитания, соответственно, и с источникОм входных импульсов, выход вентиля сложения соединен с первым входом схемы ИЛИ пер вой декады, а выход вентиля вычитания соединен со входом блока формирования, содержит дополнительно в каждой декаде триггер, две схемы И и схему выявлениянулевого состояния декады, выход которо ое 544133пой декады соединен с выходом переносасвоей декады, выход второй схемы И соединен с первым входом схемы ИЛИ следующей декады, вторые входы всех вторыхсхем И соединены с шиной сложения, выход вентиля вычитания соединен со входамиопроса схем выявления нулевого состояниядекад, установочные входы триггера соединены с выходом задержанного девятого импульса блока формирования.На фиг, 1 изображена схема известногосчетчика; на фиг, 2 - схема предлагаемогосчетчика,Схема реверсивного двоично-десятичногосчетчика включает в себя триггер 1 с радельными входами, логическую схему И 2,логическую схему ИЛИ 3, счетную декаду4, схему задержки 5, логическую схему ИЛИ6, счетную декаду 7, схему задержки 8,логическую схему ИЛИ 9, логическую схему И 10, триггер 11 с раздельными входами, логическую схему И 12, генератор тактовый частоты 13, логическую схему ИЛИ14, счетную декаду 15, логическую схемуИ 16 и 17, дешифратор нуля 18 и 19, логическую схему И 20, схему задержки 21,триггеры с раздельными входами 22 и 23,логическую схему И 24, схему формирования 25 девяти импульсов с двумя выходами.Схема работает следующим образом.После команды фСложение" триггер 1 устанавливает логическую единицу на входахсхем И 2, 16, 17. Поступающие на счетчиксчетные импульсы через логическую схемуИ 2 и схему ИЛИ 3 поступают на входсчетной декады 4,Возникающие импульсы переполнения свыхода счетной декады 4 через схему И16 и схему ИЛИ 6 сразу же поступают навход второй счетной декады 7. Аналогичноимпульсы переноса с выхода счетной декады 7 через схему 17 и схему ИЛИ 9сразу же поступают на вход следующейсчетной декады. При приходе команды фВычитаниеф триггер 1 установит логическуюединицу на входе схемы И 10 и логический нуль на входах схем И 2, 16, 17.При этом связь между счетными декадами4 и 7 разрывается. Счетный импульс через схему И 10 поступает на вход схемыформирования 25, устанавливая триггер 1 1в состояние, при котором через схему И12 начинают проходить импульсы от генератора тактовый частоты 13, превышающейчастоту входных сигналов на порядок. Одновременно счетный импульс с выхода схемы И 10 поступает на входы схем дешифратора нуля 18 и 19. При этом, если содержимое счетной декады 4 и (или) 7 равно нулю, импульс с выхода схемы И 10пройдет через соответствующую схемудешифратора нуля 18 и или) 19 на входсоответствующего триггера 22 и (или) 23,устанавливая их в нулевое состояние, при котором на вход схем И 20 и (или) 24 поступает логическая единица. Импульсы с выхода схемы И 12 через схему ИЛИ 14 поступают в счетную декаду 15, в которой всегда записан начальный код единица. При поступлении в декаду девяти импульсов на еевыходе появляется импульс переполнения,сбрасывающий триггер 11 управления в состояние "нуль" и через схему ИЛИ 14, устанавливающий начальный код в декадеединицу.С выхода схемы И 12 серия из девятиимпульсов поступает через схему ИЛИ 3на вход первой декады, а также на входсхемы И 20. При этом, если триггер 22 находится в нулевом состоянии, что говорито том, что перед вычитанием содержимоесчетной декады 4 равнялось нулю, то девятьимпульсов пройдут через схему И 20, и схе му ИЛИ 6 на вход счетной декады 7, Аналогично, если перед вычитанием содержимоесчетной декады 7 равнялось нулю, о чембудет говорить нулевое состояние триггера23, девять импульсов схемы И 24 и схемы З 0 ИЛИ 9 поступят на вход следующей счетнойдекады. Поступление девяти импульсов всчетную декаду равносильно вычитанию единицы из содержимого счетной декады. Еслиже перед вычитанием содержимое младшей 35 счетной декады отличалось от нуля, то девятьимпульсов не пройдут на вход второй и последующих декад, независимо от того, былиболее старшие счетные декады в нулевомсостоянии перед вычитанием или нет. Воз никающие импульсы переноса с выхода счет- ных декад не проходят на вход следующихдекад, так как в режиме вычитания счетныедекады работают независимо, поскольку насхемы И 2, 16, 17 с триггера управления 45 поступает логический нуль. Процесс вычитания в счетных декадах заканчивается сразу же с приходом девятого импульса. Длятого, чтобы схему подготовить к вычитаниюследующей единицы из содержимого счег чика, служит схема задержки 21. Импульспереполнения, соответствующий девятому импульсу, с выхода счетной декады 15, входящей в состав схемы формирования 25 серии из девяти импульсов, поступает на вход схемы задержки 21, с выхода которой задержанный импульс поступает на единичные входы триггеров 22, 23, устанавливая их в исходное состояние. Время схемы задержки выбирают из условий надежного прохождения60девятого импульса на вход соответствующие5441 33 15 20 1 счетной декады 4 и (или) 7. Этому условию будет удовлетворять схема задержки, имеющая задержку 1.: 1/Т сек, где т частота генератора 13 тактовой частоты, поступающей на вход схемы И 12. Таким образом, быстродействие предлагаемого счетчика выше известного счетчика как в режиме сложения, так и в режиме вычитания. Ф ор мула и зобретенияРеверсивный двоично-десятичный счетчик, содержащий шины сложения и вычитания, суммируощие счетные декады со схемами ИЛИ на входе, блок формирования серии из девяти импульсов и задержапого девятого импульса, вентили сложения и вьчитания, входы которых соединены с шинами сложения и вычитания, соответственно, и с источником входных импульсов, выход вечтиля сложения соединен с первым входом схемы ИЛИ первой декады,. а выход вентиля вычитания соединен со входом блока формирования, отличающийся тем,что,с целью увеличения быстродействия, он содержитдополнительно в каждой декаде триггер, двесхемы И и схему выявления нулевого состояния декады, выход которой соединен совходом сброса триггера, нулевой выходтриггера соединен с первым входом первойсхемы И, выход которой соединен со вторым входом схемы ИЛИ и со вторым входомпервой схемы И следующей декады, второйвход схемы И первой декады соединен со вторым входом схемы ИЛИ первой декады,первый вход второй схемы И каждой декады соединен с вьходом переноса своей декады, выход второй схемы И соединен спервым входом схемы ИЛИ следуюшейдекады,вторые входы всех вторых сх .чсоедкнень;: шной сдохсе:я ".ьхо 1 вентиля Вычптания соединен со входами опроса схем выявления нулевого сос;ояния декад, установочныевходы триггеров соедзь с выходом задержанного девятого мпульса блока формирования.Составитель О. БогомоловРедактор Е, Скляревская ТехредН.Андрейчук Корректор В. КуприяновЗаказ 792/72 Тираж 1052 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5 филиал ППП "Патент", г. Ужгород, ул, Проектная, 4
СмотретьЗаявка
2011587, 26.03.1974
ПРЕДПРИЯТИЕ ПЯ В-2203
КРОТОВ АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: H03K 23/00
Метки: двоично-десятичный, реверсивный, счетчик
Опубликовано: 25.01.1977
Код ссылки
<a href="https://patents.su/4-544133-reversivnyjj-dvoichno-desyatichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный двоично-десятичный счетчик</a>
Предыдущий патент: Коммутатор аналоговых сигналов
Следующий патент: Декадный интегральный счетчик для семисегментных индикаторов
Случайный патент: Прибор для определения фрикционных свойств нитей