Устройство для приема дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 531293
Автор: Афанасьев
Текст
Союз Советских Социалистических РеспубликОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(61) Дополнительное к авт, свид.ву 2) Заявлено 10.11,7 075115 51) М. Кл.- Н 04 10 соединением заявкиосударственный комит Совета Министров ССС по делам изобретенийи открытий 3) Приорит 43) Опубликова ДК Ь 81 327088, 8)(71) Заявитель ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИ 1 54) УСТРОИСТВО Изобретение относится к ти данных и может быть испо го ного сложения с входом дополнительн декодируюшего блока и входом выход накопителя, другие входы которого по чены соответственно к информационнь дам блоков памяти и выходу первого ка памяти . 21,Однако в этом известномпри обнаружении ошибок стир едае и п ван да наченно м вхоблоепреатнои связью информации,ойство, предназначошибок, содержашефиксатор входнойга, элемент ИЛИ,налов, детектор си о нформь- огранислед скажени их повторномя с ошибкой,нхроим о ы им и пр ринят бинац нация блок, генерат рный коррелятор,1 пульсов выборки го,о от был езавис вновь без о Приче иня ибки он м комби шибкой нята и бнаруженуется и т е запрашивается до тех пор, пока не буде принята правильно, что приводит к сниж - нию скорости передачи информации.Белью изобретения является увеличение скорости передачи информации,Для этого в устройство введены управла юший блок, делитель на три, сравниватель признаков, промежуточный накопитель и блок для запоминания признаков, при этом входы управляющего блока соединены соот- ветственно с выходом регистра для блокиров 5 с целинхрон м кодом случ реданным по каналу связи.Известно также устройство для при дискретной информации, содержащее ос ной декодируюший блок, выход которог цинен с входом блокирующего регистра первый и второй блоки памяти, информ онные входы и выходы которых соедин соответственно через блок для мажори а ов- сое- и 25 паратуре, предназных с решающейрывной передачейИзвестно устрдля обнаруженияничитель данных,ции, регистр сдвичитель синхросиг пульсов, блокируюшии пульсов, предваритель гекторы импульсов, и счетчик ( 11,В этом устройстве ошибок местный код с сравнивается с псевдо,10,76 Бюллетень87 ания описания 14,02,77 устроиствеаются не толь е за ней комприеме комбиапрашивается ошибкой или первый раз.3 53ки непосредственно, а также через делительна три, и с выходом сравнивателя признаков, входы которого соединены с выходомОсновного декодирующего блока непосредсч.венно и через блок для запоминания признаков, а выходы управляющего блока подключены соответственно к входу регистраблокировки, другой вход которого соединенс выходом дополнительного декодируюшегоблока, и к входам делителя на три, выходного накопителя, сравнивателей и блоковдля запоминания признаков и первого и второго блоков памяти, информационные входыкоторых через промежуточный накопительсоединены с входом основного декодируюшего блока.Это позволяет при повторении приемапринятую с ошибкой комбинацию выдать иззапоминающего устройства, если она при пер.вой передаче была принята правильно. В результате чего можно избежать повторныхпереспросов тех комбинаций, которые ужебыли переданы по каналу связи без ошибок.На чертеже приведена структурная электрическая схема устройства,Устройство для приема дискретной информации содержит основной декодируюшийблок 1, выход которого соединен с однимиз входов регистра 2, предназначенногодля блокировки, выход которого соединен: двумя входами управляющего блока 3 непосредственно, а также через делитель 4на три, третий вход управляющего блока 3соединен с выходом сравнивателя признаков5, входы которого соединены с выходомосновного декодируюшего блока 1 и черезблок для запоминания признаков 6, а выходы управляющего блока 3 подключены соответственно к входу регистра 2, другойвход которого соединен с выходом дополнительного декодируюшего блока 7,и к входам делителя 4, выходного накопителя 8,сравнивателя признаков 5, блока для запоминания признаков 6 и первого 9 и второго 10 блоков памяти, информационные входы которых через промежуточный накопитель 11 соединены с входом основного декодирующего блока 1, а также через блок12 для мажоритарного сложения - с входом дополнительного декодируюшего блока7 и входом выходного накопителя 8, выходы блоков памяти 9 и 10 соединены такжечерез блок 12 с соответствующим входом,соединенным также с выходом блока памяти9 непосредственно, выходного накопителя8, выход которого является выходом устройства, подключенным к регистрирующемуустройству (не показан),Устройство работает следующим образом.На входы промежуточного накопителя 11и основного декодирующего блока 1 поэле 1293ментно поступают О -элементные кодовыекомбинации,В случае отсутствия или необнаруженияошибок принятые комбинации с выхода прсмежуточного накопителя 11 поэлементнопоступают на вход выходного накопителя8, с выхода которого в случае необнаружения ошибок в следующей кодовой комбинацииинформационные эгзменты поступают на регистрирующее устройство.При обнаружении в принятой комбинацииошибки сигналом с выхода основного декодирующего бчока 1 запускается регистр 2,а сигналом с выхода управляющего блока3, осуществляется блокировка выхода выход15 ного накопителя 8, При этом элементы комбинации, предшествующей ошибочной, записанные в выходном накопителе 8, стирают- ся сигналом с выхода управляющего блока3, открываются информационный вход перМ вого блока памяти 9 и вход блока 6 длязапоминания признаков, элементы принятойс ошибкой и следующих за ней комбинацийзаписываются в блоке памяти 9, а их принаки - в блоке 6 для запоминания признаФ ков, причем комбинациям, принятым безошибки, присваивается признак "О, а принятым с ошибкой - признак ф 1", При повторном приеме запрашиваемой комбинациирегистр 2 сигналом с выхода блока 3 за 39 пускается вновь независимо от того, с ошиб.кой или без ошибки будет принята эта комбинация.В случае отсутствия ошибок в запрашиваемой комбинации при повторении на выхо 3 де сравнивателя 5 после приема каждойкомбинации образуются соответствующиесигналы, по которым при помощи управляющего блока 3 повторяемые комбинации записываются на вход выходного накопителя46 8 непосредственно с выхода промежуточного накопителя 11 или с выхода первогоблока памяти 9.В случае приема комбинации с ошибкойпри первом и повторном приемах ее запраМ шивают вновь. В этом случае цикл блокировки начинается сначала.В случае обнаружения ошибки в запрашиваемой комбинации при повторении выходнакопителя 8 блокируется вновь, При этом9 на выходе сравнивателя признаков 5 послеприема каждой комбинации будет образовансоответствующий сигнал, в соответствиис которым при помощи управляющего блока 3 элементы повторяемой комбинации5 записываются во втором блоке памяти 10,стираются, записываются в первом блокепамяти 9 вместо записанных там при первом приеме элементов соответствующейкомбинации. В последнем случае в блок40 для запоминания признаков 6 записывает 531293ся признак фОвместо записанного там признака 1При приеме запрашиваемой комбинации в третий раз независимо от наличия или отсутствия ошибок регистр 2 запускается третий раз подряд сигналом с выхода управляющего блока 3, но блокировка выхода накопителя 8 не производится. При этом на выходе сравнивателя 5 образуются сигналы, в соответствии с которыми комбинация, принятая без ошибки хотя бы один раз из трех, выдается на вход накопителя 8 или непосредственно с выхода промежуточного накопителя 11 или с выхода первого блока памяти 9. В случае приема комбинации с ошибкой все три раза элементы этой комбинации с выходов промежуточного накопителя 1 1 и обоих блоков памяти 9 и 10 подаются на входы блока 12 для мажоритарного сложения, где путем поэлементного мажоритарного сложения их формируется новая комбинация, которая подается на вход дополнительного декодируюшего блэка 7, и в случае отсутствия ошибок в ней она поступает на вход выходного накопителя 8, в случае же обнаружения ошибки в ней комбинация запрашивается вновь, и весь цикл блокировки начинается сначала. формула изобретения Устройство для приема дискретной информации, содержащее основной декодируюший блок, выход которого соединен с входом регистра для блокировки, и первый и второй блоки памяти, информационные входы и выходы которых соединены соответственно б 30 5 20 2 через блок для мажоритарного сложения свходом дополнительного декодируюшего блока и входом выходного накопителя, другиевходы которого подключены к информационным входам блоков памяти и выходу первого блока памяти соответственно, о т л ич а к щ е е с я тем, что, с целью увеличения скорости передачи информации, введены управляющий блок, делитель на три, сравниватель признаков, промежуточный накопитель и блок для запоминания признаков, приэтом входы управляющего блока соединенысоответственно с выходом регистра для блокировки непосредственно, а также через делитель на три, и с выходом сравнивателя признаков, входы которого соединены с выходомосновного декодируюшего блока непосредственно и через блок для запоминания признаков, авыходы управляюшего блока подключены соответственно к входу регистра блокировки, другой вход которого соединен с выходом дополнительного декодируюшего блока, и квходам делителя на три, выходного накопителя, сравнивателей и блоков для запоминания признаков и первого и второго блоковпамяти, информационные входы которых через промежуточный накопитель соединеныс входом основного декодируюшего блока. Источники информации, принятые во внимание при экспертизе;1. Патент США3760354, кл. 340- -146,1, опубл. 1973.2, Авторское свидетельство СССР330561, МКИ Н 04 Ь 1/10, 29.01,70 (прототип) .531293 Составитель Г, Тепловактор А, Зиньковский Техред А. Демьянова Корректор Т. Чабро Тираж 864 аказ 5391/152ЦНИИПИ Гос ССС 113035, М филиал ППП "Патент", г. Ужгород, ул, Проектная,арственного комите по делам изобретеосква, Ж, Раушск ПодписноеСовета Минисй и открытЫя наб д.4/5
СмотретьЗаявка
2075115, 10.11.1974
ВОЕННАЯ ОРДЕНА ЛЕНИНА КРАСНОЗНАМАННАЯ АКАДЕМИЯ СВЯЗИ ИМЕНИ С. М. БУДЕННОГО
АФАНАСЬЕВ ВЛАДИМИР ПАВЛОВИЧ
МПК / Метки
МПК: H04L 1/10
Метки: дискретной, информации, приема
Опубликовано: 05.10.1976
Код ссылки
<a href="https://patents.su/4-531293-ustrojjstvo-dlya-priema-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема дискретной информации</a>
Предыдущий патент: Способ контроля параметров занятых каналов и линий связи
Следующий патент: Устройство для оценки качества сигнала
Случайный патент: Устройство для художественно-декоративной обработки поверхности материала