Запоминающее устройство

Номер патента: 474845

Автор: Мамджян

ZIP архив

Текст

Союз Советских Социалистицесних еееспубпинВТОР СКОМУ СВИДЮТИЛЬС 1) Дополнительное к авт. свнд-ву(22) Заявлено 16,06.72 (21)17972с присоединением заявки1) М. Кл.11 С 11/О 2 Государственный комитет Совете Мнниетрее СССР ие делам изобретений н открытий(72) Автор изобретения Г. Мамджя 1) Заявите 4) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО с ится косв диа- ЯО пал/ттотеля.коновурыторно- И Изобретение относится к блокам памяти цифровых вычислительных машин и системам обработки информации, работоспособность которых должна сохраняться в широком диапазоне изменения внешних условий (температуры, напряжений питания).Известны запоминающие устройства (ЗУ), содержащие накопитель, блок синхронизации, выход которого соединен с адресным блоком управления, и блок записи-воспроизведения, 10 ,соединенный с накопителем и блоком синхронизации, в которых для повышения отношения сигнал/помеха на входе усилителя,считывания (УС) в диапазоне температур управление накопителем производится токами, выборки, та изменяющимися по определенному закону в зависимости от температуры окружающейсредыаВ известных устройствах производ венное отслеживание токами выборки етазоне температур за отношением сиг меха на выхсде матриц памяти накоп Точное воспроизведение требуемых за изменения токов выборки от температ затруднено из-за сложного и многофа го влияния температуры на процессы в маг;нитных элементах памяти, а линеариэацияэтих законов ведет к потере точности.Цель изобретения - повышение информационной надежности ЗУ. Достигается этотем, что в устройство введены дополнительный блок синхронизации, состоящий из генератора тактов и контрольных обращений, счетчика контрольных обращений и блока режима, блок адаптации, содержащий усилительвоспроизведения, преобразователь амплитуда код, регистр делителя, блок деления, буферный регистр, блок сравнения, триггер; элемент ИЛИ, два элемента И, реверсивныйсчеФ.чик, двд преобразователя код-напряжение,умма тор,Блок адаптации обеспечивает дискретноеоптимальное управление токами выборки, а;дополнительный блок синхронизации производитвыбор режима "контроль" или работа" иуправляет работой блока адаптации. В адресный блок управления введены два дополнителтных адресных канала, причем в первом дополнительном адресном канале постоянно записан "0, а во втором - 1. В дополнительном рВэряде накопителя постоянно записан тяжелый код (например, шехметньй порядок - по всем четным адресам - ф 1 ", по неченьм адресам - "0).Ка чертеже изображена блоксхема ЗУ. 5 Запоинаюпее устройство содержит еко китель 1 с доцолнительньм разрядом 2 блок синхронизации 3, адресный блок управлении 4 с двумя дополнитеьными адрес- ными каналами 5, блок записи-воспроиэведе ния информации 6, блок адаптации 7, состояший из усилителя воспроизведения 8, преобразователяамплитуда-код;9, регистра дели-, теля 10, блока деления 11, буферного реги" ( стра 12, блока сравнения 13, элемента.ИЛИ 5 14, элементов ГИ 15,16, триггера 17, ре- версивного счетчика 18, преобразователей код-напряжеиие 19 и 20 и сумматора 21.Кроме того, в ЗУ введен дополнительнь блок синхронизации 22, состоящий из генератора 23 тактов и контрольных обращений, счетчика 24 контрольньх обращенийи блока режима 25.ЗУ работает, следуюцим образом, Перед, началом работы уста(еыивается исходное23 состояние устройстве 3 гому состопо соответствует устеновкй блока режима 25 в режим контроль", обнуление всех триггеров схемы ЗУ и установка реверсивного сиетчиф .ка 18 в состояние, соответствующее коду 2, где щ. - ийсло разрядов регистра делител 1. 10, буферного регистра 12 и ревер- сивного счетчика 18. При этом преобразователь код-напряжение.19 выдает усредненное значение управляющего напряжения и соответственно исходное значение токов выборки равно - мин ф " . Затем наиинается первый цикл адаптации, состоящий из двух контрольных обращений по дополни тельным адресным каналам., Считанные при контрольных обращениях сигналь поступают.на линейный усиитель воспроизведения 8 блока адаптации 7, с. выхода которого усиленный сигнал подается на преобразователь ,ц амппитуда-код 9, Работой преобразователя аплитуда-код 9 управляет строб с выходе усилителей воспроизведения основного блока синхронизации 3 (провод 26),. разрешающий работу преобреэоветеля 9 только во щ время действия полезного считанного сигнала. При первом контрольном обращении амп-, литуда считанной помехи (сигнал "0") Епреобразуется в цифровую форму преобразова-, телей амплитуда-код 9 и переписывается 55 - регистр делителя 10, При втором контрольном обращении первого цикла амплитуда считанного сигнала 1") преобрзуеж ся в цифровую форму преобразователем амп- литуда-код 9 и,в блоке деления 11 вычис 4 ляется отношение сигналпомеха, П"ЬО Выходы блока деления 11 и буфепно"о регистра 12 соединены с входами блоке сравнения 13. Так как при первом цикле адаптации буферный регистр 12 был обнуленп 3 ОЬ и блок сравнения всегда определяет, ито Ц "Ц . На вьходе блока сравне- У- ия 13 формируется сигнал если П (Пв, противном случае (т, е. ко- да П 31 ПИ) сигнал на выходе блока сравнения отсутствует. Выход блока сравнения 13 соединен со счетным входом триггера, 17, а его выходы управляют элементами "И" 15 и 16, тактируемыми одиночньци импульсами генератора 23 тактов и контрольных обращений, Элементы И 15 и 16 управляот соответственно входами сложения и выиитения реверсивного счетчика 18, задающего через преобразователь код-напряжение 19 сигнал управления токами выборки адресного блока упранения 3 (шина 27), Все тактовые цепи блока адаптецие, 7 итйются Ген нератором 23 тактов и контрольых обрааений (провода 28 и 29), Сигнал установки в исходное состояние формируется в блоке: режима 25 (е чертеже цепи установки в исходное состояние не показаны), Контрольные циклы адаптации продолжаются до тех пор, пока не окажется, чтоПП или пока не пройдет 2 контрольных циклов,В первом случае производится изменениетоков выборки не один щаг в обратном направлении и перевод устройства блоком режима 25 в режим работа". Во втором случае возможны две ситуецпп если хотя бы в одо ном иэ 2 контрольных циклов блок сравнения 13 фиксировал несовпадение отношений сигал/помеха то блок режима 25 пере водит ЗУ в режим реб ты; если при всеха.2 контрольных обращениях отношение П Ь"-содв (где 12 ), то производится возврат токов выборки к первоначальному заиению и подеие новых контрольных циклов обращений с изменением токов вы.- борки в противоположном направлении до тех пор. пока не будет найден максимум ПМ,пГели и здесь при 2 контрольных циклах отношениеП " = сс 1 ь , то блок режима 25 (по команде с блоке сравнения 13) переводит схему ЗУ в режим работа"Количество контрольных циклов обращений может быть различным и определяетсц тем, насколько начальное значение токов выборки удалено от оптимального. Максимальное количество контрольных циклов адаптации равно всем возможным комбинациям реверсивного сЧетчика 18, т. е. 2Число разрядов преобразования. В блоке Предмет изобретенияадаптации 7 определяет точность установкинастраиваемого параметра. Практически впол апомасцее устройство, соержвшее нане достаточно иметь % =4-,5, так как в ,копитель, соединенный с блоком синхрониза 1 щчщ случае точность установки токов Вы- . 5 ццц, Выход которого соедииен с адреснымборки на максимум отношения сигнал/по.= блоком чрввлепия, блок записи-воспроизвемеха составит (9-4,5) 7 о, ;денця, соединенный с накопителем и блокомТаким образом, перед началом работы, синхронизации, о т л и ч в ю ш еея,а затем периодически блок управления 4 тем, что, с целью повышения надежности, Внастраивается на максимум отношения сиг Устройство введены дополнительный блок син 1 нал/помеха для любых внешних условий Рабо хронизадии, состонций цз генератора тартовты. Однако для различных внешних условий и контрольь х обрвщенцй, счетчика контрольМожет потребоваться различный оптмвльньй ньх обрвшений и блока режима, блок адапта,режим работы усилителей считывания "лохов Ни содержаший усилитель воспроизведения,записи-воспроизведеия 6 Действительно 15 преобразователь амплитуда-код регистр деоптимальное значечие порога дискриминации лителя, блок пеления, буферный регистр,р 3 +О /блок сравнения, триггер, элемент ИЛИ, двафт од 2 ф элемента И, реверсивный счетчик, два преможет бьть различным в зависимости отобрвзователя код-напряжение, сумматор,приимеюцпх место ) -ых внешних услоий, Ю чем вход "обращение" запоминающего устройдоэтому при работе с фиксированным знвче- с а соединен с входом блока режима, выхо- ниемпорога Е Область рвботостособностц дь которого подключены к Входу ОснОВНОГОорраничена возможостью сбоев при таких б-кв снхронизаци, входу генератора так-ых внешних условиях, когда оптимвЪь- тов ц контрольных обрашенцй и Входу адресное значение порога Е сильно отличаегного блока управления, вьходы генератораф Р, лЧ , соедцнець с входом счетчика контрольныхиксц ованного значения Еэтому для дальнейшего расширения областиработоспособности Зу необходимо перед нв" п-в яоц, вх да6 ока ежима выходдополнительного разряда накопителя черезвыборки адресного блока управления 4, но ЗО-,.с-, - ь в сп озв н с е инеи с еи порог дискриминации Усилителей воспроиз- : а Вт е а плит да код 6 ока вдаптаВедения в разрядном блоке записи-воспро- ццц, выходы преобразователя амплитуда-кодо о, нв- Рооподкочень к входам, блока деления ц реблока адаптации 7 на оптимальное значение стра делителя; выход блока деления сое,-оков выборки необходимо амплитуды сигна д;нен с одним из входов блока сравнения и0 Р Р ф Р входом буферного регстра, выход которого соответственно в преооразователе амплцту- подключен к другому входу блока сравнения,да-код 8 иРегистРе делцтелй 10., подать выход кстого подключен к первому входу"Р 21 (ф Р Ула 1) а ег -ход эе ента ИПИ, д ой вход кото огосоедиси щнен с выход блока Режиммета ИЛИ соединен со счетным входом"оцггераз вьходь трчггера подключены к усилитлей Воспроизведения Разрядного блока записи воспрозведенця 6 (шина 30 ды которых соединены с выходом генератораСледовательно для гпобых внешних условй фдополнительного блока синхронизации а1работы (температуры, напряжей литани" выходы элементов И соединены со Входаминакопителя) реализуетсянаилучший .Ре- соответственно сложения и вычитанияжим воспроизведений информации, твк как реверсивного счетчика выход реверсивногоФобеспечивается максимальное отношение, счетчика через первый преобразовательсигнал/помеха, а порог дискриминации всег-, код-напряжение соединен с управляющимда выбирается посередине между полезньм, входом адресного блока управления;сигналом ц помехой (формула 1), Поэте"У входы сумматора соединены сс выхопредложенное устройство позволяет полно- дами преобразователя амплитуда остью использовать физические возможности регистра делителя, выходы сумматора соеэлементов памяти, обеспечивая максцмаль- дцнены со входвмц второго преобразоввте 55ио достижимую область работоспособности ля код-напряжение, вьход которого подклн.ЗУ. чен к входу блка зас-воспрозведенця,

Смотреть

Заявка

1797268, 16.06.1972

ПРЕДПРИЯТИЕ ПЯ В-8828

МАМДЖЯН ГАРЕГИН ГРИГОРЬЕВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее

Опубликовано: 25.06.1975

Код ссылки

<a href="https://patents.su/4-474845-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты