Способ синхронизации по циклам системы с импульсно-кодовой модуляцией

Номер патента: 279701

Автор: Коновалов

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 27970 Союз Соеетских Социалистических РеспубликЗависимое от авт. свидетельстваКл. 21 аф, 36,/06 Заявлено 05,Ч.1964 ( 958722/26-9)с присоединением заявкиПриоритетОпубликовано 26.Ч 1 П.1970. Бюллетень27Дата опубликования описания 11.Х 11.1970 Комитет по делам изобретений и открытий при Сосете Министроа СССРМПК Н 031 т. 7/00УД 1 621.376.56(088,8)621,316.729 (088,8) Авторизобретения Г, В. Коновалов Заявитель СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ СИСТЕМЫ С ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИЕЙИзобретение относится к области радиотехнических устройств, а именно к системам с импульсно-кодовой модуляцией,Известны способы синхронизации систем с импульсно-кодовой модуляцией.Однако практическое применение таких способов требует сложных систем с возможностью опробования только двух пар импульсных позиций группового сигнала, что увеличивает время вхождения в синхронизм систем с импульсно-кодовой модуляцией.По предлагаемому способу для сокращения времени, затрачиваемого на синхронизацию системы, и уменьшения числа разнотипных узлов, входящих в состав системы синхронизации, в режиме установления синхронизма системы производят опробование трех или более пар разделенных временем цикла импульсных позиций группового сигнала, При этом фазу сигнала приемных распределителей задерживают на число импульсных временных интервалов, равное числу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствующие символом маркерного сигнала.На чертеже представлена блок-схема устройства, реализующего предлагаемый способ.Схема содержит формирователь 1 тактовых импульсов; делитель-распределитель 2 разрядов; делитель-распределитель 3 каналов; схемы 4, б и б опробования; их входы 7 и 8, элементы ИЛИ 9, О и 11 схемы управления; элементы 12 и 13 задержки схемы управления; элементы И 14, 15 и 1 б; элементы 17 и 18 5 задержки; схему 19 запрета; двоичную ячейку20; элемент ИЛИ 21; рааширитель-подави- тель 22 сложных импульсов; накопитель 23 с пороговым устройством; входы 24 и 25 элементов И схемы управления; элементы И 10 2 б, 27 и 28 схемы управления; расширители29, 30 схемы управления.В установившемся режиме (синхронизм поциклам обеспечен) делитель-распределитель 2 разрядов осуществляет деление частоты следо вания тактовых импульсов, поступающих наего вход с выхода формирователя 1 тактовых импульсов. Частота следования импульсов с выхода делителя-распределителя 2, в свою очередь, делится делителем-распределителем 3 20 каналов до частоты следования циклов.Нч входы 7 схем 4, б и б опробования подается групповой сигнал. На входы 8 этих схем в установившемся режиме при отсутствии сбоев символов маркерного сигнала посту пают последовательности импульсов с частотой следования циклов. На вход 8 схемы 4 последовательность импульсов с частотой следования циклов поступает через элемент ИЛИ 9 с выхода делителя-распределителя 3. Такие 30 же последовательности, но задержанные на одно и два импульсных положения элементами 12 и 13 задержки, поступают после соответствующих элементов ИЛИ 10 и 11 на входы 8 схем 5 и б.Таким образом, если схема 4 опробует какую-либо позицию группового сигнала, то схемы 5 и б опробуют следующие за ней импульсные позиции.Схема опробования любой пары импульсных позиций содержит следующие функциональные элементы:элемент И 14 и схему 19 запрета, которые определяют, который из символов группового сигнала (1 или О) находится на опробуемой позиции, В случае опробования символа 1 поступает импульс с выхода элемента И 14, а в случае опробования символа О - с выхода схемы 19;двоичную ячейку 20, в качестве которой может быть использован, например, триггер. Двоичная ячейка запоминает символ, имевший место на опробованной позиции группового сигнала;элементы 17 и 18 задержки во входных цепях двоичной ячейки 20, обеспечивающие установку ее в одно из состояний спустя некоторое время после опробования импульсной позиции. К стабильности длительности задержки т, не предъявляется сколько-нибудь жестких требований. т, может лежать в пределах Т(та т - 1) Т, где Т - период тактовой частоты.Элементы И 15 и 16 опрашивают состояния двоичной ячейки 20 и обеспечивают поступление импульсов на вход элемента ИЛИ 21 только при опробовании на двух разделенных временем цикла позициях группового сигнала одинаковых (т. е. 00 либо 11) символов. При опробовании чередующихся символов (10 либо 01) на разделенных временем цикла позициях импульсы с выхода элемента И 14 пли схемы 19, соответствующие первому опробуемому символу, устанавливают двоичную ячейку 20 в такое состояние, при котором импульс, соответствующий второму опробуемому символу, не проходит к элементу ИЛИ 21,Длительность импульса с выхода расширителя-подавителя 22 должна быть больше трех периодов опорной частоты и меньше длительности канального интервала,В установившемся режиме, т. е. при синфазности импульсов с выхода делителя-распределителя 3 каналов с маркерными символами группового сигнала, схема 4 опробует чередующиеся (0101010 и т. д.) символы маркер- ного сигнала, вследствие чего сигнал ошибки на ее выходе отсутствует, Для того чтобы при случайных сбоях символов маркерного сигнала синхронизм по циклам не нарушался, на выходе схемы 4 включен накопитель с пороговым устройством. Ошибки с выхода схемы 4 не влияют на распределители приема до тех пор, пока напряжение на накопителе ниже порогового, так как для торможения распре 4делителей хотя бы на одно положение необходимо наличие сигналов па обоих входах 24 и 25 элемента И 26. При отсутствии спнхронизма по циклам с выхода схемы 4 поступают импульсы сигнала ошибки, частота следования которых сравнима с частотой следования циклов. Напряжение на накопителе достигает порогового. С выхода порогового устройства поступает сигнал на вход 24 элемен 10 та И 26, Поступающие на вход 25 того жеэлемента импульсы сигнала ошибки с выходасхемы 4 осуществляют торможение приемных распределителей путем изменения коэффициента деления делителя-распределителя 215 разрядов.Торможение приемных распределителейпроизводится на различное число импульсныхположений в зависимости от того, какие символы опробуются схемами 5 и б. Когда, на 20 пример, схема 4 опробует отличные от маркерных символы (00 или 11) и выдаетимпульс сигнала ошибки на вход 24 элементаИ 26, а схема 5 опробует чередующиесясимволы (01 либо 10), то не зависимо от25 характера символов, опробуемых схемой 6,приемные распределители тормозятся на одно импульсное положение. Это торможениеобеспечивается за счет поступления импульсас выхода делителя-распределителя 2 через эле 30 мент И 26 на запрет тактового импульса навходе распределителя,Если схемы 4 и 5 опробуют отличные отмаркерных символы, то на входы 25 элементов И 26 и 27 поступают импульсы сигналов35 ошибки, На вход 24 элемента И 27 поступает расширенный в расширителе 29 импульсс выхода элемента И 26, В результате импульсы с выходов распределителя разрядовпосле элементов И 26 и 27 поступают на за 40 прет тактовых импульсов, обеспечивая торможение приемных распределителей на дваимпульсных положения, Наконец, если все трисхемы опробования опробуют символы, отличные от маркерных, то импульсы сигналов45 ошибки поступают на входы 25 всех трех элементов И 26, 27 и 28. Импульсы с выходаэлемента И 26 после соответствующего расширителя 29 поступают на вход 24 элементаИ 27, а импульс с выхода элемента И 2750 после расширителя 30 на вход 24 элементаИ 28. В результате обеспечивается поступление импульсов с выходов делителя-распределителя 2 разрядов через элементы И 26, 27 и28 на запрет тактовых импульсов на входе де 55 лителя-распределителя 3, что влечет за собойторможение распределителей приема на триимпульсных положения.Наряду с торможением приемных распределителей схема управления обеспечивает по 60 ступление к схемам опробования импульсов,осуществляющих опробование импульсных позиций группового сигнала, соседних с последней позицией, на которой обнаружено отсутствие синхронизма, Для этого импульсы с вы 65 ходов элементов 26, 27 и 28 поступают после5 10 15 20 25 30 35 40 45 элементов ИЛИ 9, 10 и 11 и соответствующих элементов 12 и 18 на входы 8 схем опробования.Если отсутствие сипхронизма обнаружено схемой 4 и не обнарукено схемой 6, то на вход 8 схемы 4 поступает импульс с выхода элемента И 26, который задержан на одно импульсное положение относительно позиции, на которой обнаружено отсутствие синхронизма, В результате схема 4 опробует и запоминает символ на позиции, соседней с позицией, на которой обнаружено отсутствие синхронизма. Расширитель-подавитель 22 обеспечивает отсутствие импульса ошибки с выхода схемы опробования при опробовании первой позиции из пары позиций, опробуемых па новом импульсном положении, Аналогично осуществляется опробованпе и запоминание первых символов опробуемых пар позиций схемами 6 и 6, на входы 8 которых импульс с выхода элемента И 26 поступает после соответствующих задержек элементов 12 и 13.Если отсутствие синхронизма обнаружено схемами 4 и 5 и не обнаружено схемой 6, на вход 8 схемы 4 поступает, кроме импульса с выхода элемента И 26, также импульс с выхода элемента И 27, задержанный на одно импульсное положение относительно последней позиции, на которой обнаружено отсутствие синхронпзма. Этот импульс задержан на два положения относительно позиции, опробованной схемой 4. В результате схема 4 опробует и запомнет символ на позиции, соседней с последней позицией, на которой обнаружено отсутствие сипхронизма, так как в конечном счете двоичная ячейка 20 запоминает символ на позиции, опробуемой с приходом импульса с вы.сода элемента И 27. Аналогично осуществляется опробованпе и запоминание первых символов опробуемых пар позиций схемами 5 и 6 с той лишь разницей, что на входы 8 этих схем импульсы с выхода элемента И 27 поступают после соответствующих элементов 12 и 13 задержек.Когда отсутствие синхронизма обнаружено всеми тремя схемами опробования, на входы 8 схем опробования, кроме импульсов с выходов элементов И 26 и 27, поступают после соответствующих задержек импульсы с выхода элемента И 28, обеспечивающие опробовапие и запомипапие схемами опробования первых символов на позициях, соседних с последней позицией, на которои обнаружено отсутствие синхронизма.С опробованием вторых символов, которое осв,. свляется за счет поступления импульсов на входы 8 схем опробования с выхода распределителя каналов, схемы опробования завершают опробование пар позиций и в случае, когда на парах позиций опробуются символы, отличные от маркерных, выдают импульсы сигнала ошибки, обеспечивающие торможение приемных распределителей опробования пар импульсных позиций и торможение распределителей осуществляется до тех пор, пока не будет достигнут синхронпзм по циклам.С наступлением синхронизма по циклам схема 4 опробует чередующиеся символы 101010 маркерного сигнала, Сигнал ошибки на ее выходе отсутствует, в результате чего напряжение на накопителе становится ниже порогового, т, е. имеет место установившийся режим. Предмет изобретения Способ синхронизации по циклам системы с импульсно-кодовой модуляцией путем синфазирования распределителей приема с символами маркерного сигнала, состоящего из чередующихся нулей и единиц на первом импульсном положении каждого цикла передачи, отличающийся тем, чо, с целью сокращения времени, затрачиваемого на синхронизацшо системы, и уменьшения числа разнотппных узлов, входящих в состав системы синхронизации, в режиме установления спнхронизма системы производят опробование трех или более пар разделенных временем цикла импульсных позиций группового сигнала, а фазу сигнала приемных распределителей задерживают на число импульсных временных интервалов, равное числу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствуюгцпе символам маркерного сигнала.279701 Составитель А. Мерманактор Т. Иванова Техред А. А. Камышникова Корректор В. И. Жолудев Типография, пр. Сапунова,аказ 3432/2ЦНИИПИ Комит Тираж 4 по делам изобретений и о Москва, Ж, РаушскО Подписное ткрытий при Совете Министров СССР я наб., д. 4/5

Смотреть

Заявка

958722

Г. В. Коновалов

МПК / Метки

МПК: H03K 7/00, H03L 7/07

Метки: импульсно-кодовой, модуляцией, синхронизации, системы, циклам

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/4-279701-sposob-sinkhronizacii-po-ciklam-sistemy-s-impulsno-kodovojj-modulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Способ синхронизации по циклам системы с импульсно-кодовой модуляцией</a>

Похожие патенты