Устройство для моделирования запаздывания сигнала
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1783550
Авторы: Прокофьев, Сибирякова
Текст
ОВЕТСКИХИСТИЧЕСКлик СОЮЗ СОЦИ РЕСП П 9) (11))5 О 066 7/4 ГОСУДАРСТ 8 ЕННОЕ ПАТЕНТНОЕВЕДОМСТВО СССР(ГОСПАТЕНТ СССР) БРЕТЕНИЯ ОПИСАНИЕ И В ИДЕТЕ АВТО РСК 1, " 2(54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ЗАПАЗДЫВАНИЯ СИГНАЛА47. . (57) Изобретение относится к гибридной вытельский институт ме- числительной технике и может быть.испольодском государствен- зовано для машинного моделирования , Н,И. Лобачевского: динамики сложных объектов с запаздывани- Л,Л. Сибирякова . ем в различнйх областях техники. Цель изооделирование систем. бретения - расширение функциональных : Энергия, 1969. . возможностей за.счет"одновременного моельство СССР , делирования и запаздываний сигналов. Для 7/63, 1988этога в устройство введены цифроаналоговые преобразователи, злемейт ИЛИ, блок задержки импульсов и входные регистры. 2 ил,(21) 4798288/24(71) Научно-исследоваханики при Нижегорном уйиверситете им(56)Титов Н,М. идр. Мс запаздыванием. М.Авторское свидетМ 1599875, кл, 6 06 6 Изобретение относится к гибридной вычислительной технике и может быть исполь-зовано для машйнного моделированияобъектов с переменным запаздыванием вэнергетике (ядерные реакторы и т,п.), в радиотехнике (системы пространственно-времейной обработки сигналов и т.п:), вбиологии (биологические популяции и т;и,),в медицине (сердечно-сосудистые сйстемыи т.п.) и в других отоаслях.. Известно устройство для моделирования регулируемого запаздывания сигналана элементах и узлах цифровой техники, вкотором запаздывание реализуется путемпоследовательной перезаписи задерживаемого сигнала из регистра в регистр.Наиболее близким к предлагаемому является устройство для моделирования переменного запаздывания, реализующееспособ формирования запаздывания сигнала,Устройство содержит аналого-цифровые преобразователи записи и сдвига; преобразователь времени запаздывания в напряжение, таймер, двоичный счетчик адресного кода ячеек записи, вычислитель адреса ячеек воспроизведения;:шийу данных, шину. адресов, массйв ячеек цифровой памяти, цифроаналоговый преобразователь воспроизведения, формирователи стробирующих импульсов и схемы разрешения записи (воспроизведения).Общим недостатком этих устройств является ограниченность их функциональных возможностей, связанная с невозможностью получения на одном устройстве группы задержанных сигналов от одного водного. Применение для таких целей нескольких устройств загромождает процесс моделирования и приводит к паденйю эффективности использования цифровой памяти.Цель изобре 1 ения - расширение функциональных возможностей за счет одновременного моделирования и запаздываний Вторая группа выходов формирователяВходнОГО сиГнала. импульсов у 2, )буп,(на фиг.2 осциллоНа фиг,1 представлена структурная граммы ж, и, л) подключена к управляющимэлектрическая схема устройства; на фиг,2 - входам выходных ЦАП 16 и обеспечиваетпример временных диаграмм, поясняющих 5, последовательные подключения каждого изего работу при и = 3, ЦАП к соответствующим ячейкам первогоУстройство для моделирования запаз- блока памяти 2.дывания сигнала (фиг.1) содержит аналого-В результате на выходах ЦАП образуетцифровой преобразователь (АЦП) 1, первый ся группа задержанных сигналов (на фиг;2и второй блоки памяти 2,13, генератор им осциллограммы с, т, у).пульсов 3, счетчик импульсов 4, первый, вто- С целью предотвращения подачи на широй и третий блоки стробирования 5,6,14;и ну адреса еще не вычисленного адреса МЩвходных регистров 7, схему ИЛИ 8, блок разрешающие импульсы на второй блокзадержки импульсов 9, формирователь им- стробироваййя 6 подаются через импульспульсов стробирования 10, вычислитель ад ный блок задержки 9.реса воспроизведения 11, в состав которого Сумматор 15 вычислителя адреса воспвходят первый и второй сумматоры 12,15, и роизведения 11 йолучает информацию ои выходных цифроаналоговых преобразова- числе й, записанном во втором блоке памятелей (ЦАП) 16,: .ти 13, через третий блок стробирования 14,устройство для моделирования-запаз управляемый от знакового разряда на выходывания сигнала работает следующим об-. де сумматора 12.разом, Непрерывный задерживаемый Таким образом, введени 6 группы исигнал О(1) произвольнойформы(фиг,2 а)по- входных регистров 7, группы ивыходныхступает на вход устройства на АЦП 1; на ЦАП,выходе которого, формируются цифровые 25 элемента ИЛИ 8, блока задержки имкоды, пропорциональные дискретным зна- пульсов 9 позволяет расширить функциочениям сигнала 0 и следующие во време- нальные возможности устройства дляни синхронно с импульсами Т (фиг 2 б) моделированиязапаздываниязасчетповыгенератораимпульсов 3, поступающими на щения эффективности использования вывход счетчика 4 и формирователя импульсов. 30 числителя 11 и блока йзмяти 2стробирования 10. Цифровой код адреса за- ф о р м у л а и з о б р е.т е н и яписи Я (фиг.2 в) с выхода счетчика 4 после Устройство для моделирования запазпрохождения через первый блок стробиро- дываниясигнала,содержащееаналого-цифвания 5 поступает на шину адреса по коман- ровой и реобразователь, выход которогоде импульса 5 с блока 10 (фиг.2 г), а по 35 соединен с входом первого цифроаналогокоманде импульса у 1 с выхода АЦП 1 в ячей- вого преобразователя и с двухнаправленныку первого блока памяти 2, соответствую- . ми входамиданных первого блока памяти, ищую адресу Я), запишется значениегенератор импульсов, вь 1 ход которого совходного сигнала ОЯ Импульс 1 поступа- единен со счетным входом счетчика иметтакже на первый из входных регистров 7, 40 пульсов и с "входом формирователяобеспечивая передачу управляющего кода . стробирования, первый выход которогок (фиг.2 м) на вход сумматора 12. Первая подключен к разрешающему входу первогогруппа выходов формирователя импульсов блока стробирования, выходкоторого объе 10 обеспечивает подачу импульсов Яг, Яз, динен по схеме "Монтажное ИЛИ" с выхо. Я., 5+1 (на фиг,2 осциллограммы е, з, к), 45 дом второго блока стробирования и:которые через элемент ИЛИ 8 управляют соединен с адресными вхОдами первого.вычислителем адреса 11 (фиг.2 р) по соотно- . блока памяти, разрядные выходЫ счетчикаимпульсов подключейй к входам первогоМЦ = ЯЦ - кЩ+ й)тобй, блока стробирования и к первомумногораз-,где К(1) - число тактов сдвига адреса, кото рядному входу первого сумматора, выход. рое последовательно принимает значения которого соединен с первым входом второгоуправляющих воздействий Ф, ккп, по- сумматора, разрядные выходы которого со-ступающих на входные регистры (на фиг,2 единены с входами второго блока стробироосциллограммы м, н, о), . дания, второй многоразрядный входОпережающее поступление кодов ч на 55 второго сумматора подключен к выходувычислитель 11 обеспечивается подключе- третьего блока стробирования, разрешаюнием управлякпцего вХОда 1-го регйстра к Щий вход. которого соединен со знаковым1-му выходу первой группы выходов форми- выходом первого сумматора, входы третьерователя, где 1=2,3.п, го блока стробирования подключены к выходам второго блока памяти, второй выход формирователя импульсов стробирования соединен с входом разрешения записи первого блока памяти и с управляющим входом аналого-цифрового преобразователя, вход 5 которого является информационным входом устройства, отл и ч а ю щеес я тем, что, с целью расширения функциональных возможностей за счет одновременного моделирования и запаздываний сигналов, в 10 него введены ицифроаналоговых преобразователей, элемент ИЛИ, блокзадержки импульсов и и входных регистров, входы которых являются управляющими входами устройства, выходы входных регистров объ единены по схеме "Монтажное ИЛИ" и подключены к второму входу первого сумматора, первая группа выходов формирователя импульсов стробиоования соединейа с входами элемента ИЛИ, выходкоторого- подключен к стробирующим входам первого и второго сумматоров и через блок задержки ймпульсов.соединен с разрешающим входом второго блока стробирования, вторая группа выходов формирователя стробирующих импульсов соединена с управляющими входами соответствующих цифроаналоговых преобразоввтелей, выходь 1 которых являются выходами устройства, управляющий вход первого ехФйбго-Регистра подключен к второму выходу Формирователя импульсов стробирования, 1-й выход первой группы которого соединен с управляющим входом 1-го входного регистра (где=2, и),1783550 ваРедактор Г.Бельская Корректор О.Гу Заказ 4518 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открц 113035, Москва, Ж, Раушская наб., 4/5м при ГКНТ СССР Производственно-издательский комбинат "Патент", г. Ужгород,рина, 10 г)
СмотретьЗаявка
4798288, 10.01.1990
НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ МЕХАНИКИ ПРИ НИЖЕГОРОДСКОМ ГОСУДАРСТВЕННОМ УНИВЕРСИТЕТЕ ИМ. Н. И. ЛОБАЧЕВСКОГО
ПРОКОФЬЕВ ЕВГЕНИЙ ВАСИЛЬЕВИЧ, СИБИРЯКОВА ЛЮДМИЛА ЛЕОНИДОВНА
МПК / Метки
МПК: G06G 7/48
Метки: запаздывания, моделирования, сигнала
Опубликовано: 23.12.1992
Код ссылки
<a href="https://patents.su/4-1783550-ustrojjstvo-dlya-modelirovaniya-zapazdyvaniya-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования запаздывания сигнала</a>
Предыдущий патент: Функциональный преобразователь напряжения в частоту
Следующий патент: Устройство для моделирования многоканальной системы связи
Случайный патент: Электромагнитный вибратор