Линейный интерполятор с заполнением опорного счетчика многоразрядными кодами
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
2069 И ОП ИСАН ИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1 Союа Советскнк Социалистнческик РеспубликВЖСабйЮНтаС 1 х Зависимое от авт, свидетельстваЗаявлено 25.1.1967 ( 1128787/26-24)с присоединением заявкиПриоритетОпубликовано 08.Х 11,1967, БюллетеньЬ",л. 42 пт, 14 МПК 6 061УДЬ, 681.335.87(088.8) Комитет по селам наобрвтвний н открыт прн Совете Министре СССРописания 25,1.1968 убликован ата Авторыизобретения Масло. С. Ионов и Заявитель ЫЙ ИНТЕРПОЛЯТОР С ЗАПОЛНЕНИЕМ ОПОРНОГОСЧЕТЧИКА МНОГОРАЗРЯДНЫМИ КОДАМИ Л Известен линейный интерполятор с заполнением опорного счетчика многоразрядными кодами на однотипных феррит-транзисторных модулях, содержащий регистры сдвига, сумматор, триггер и логические элементы.Предложенное устройство отличается от известных тем, что в нем выходы двух регистров сдвига соединены со входами двух схем НЕ и через схемы совпадений, собирательную схему и тактирующую ячейку подключены к одному из входов сумматора, другой вход которого через схему совпадений соединен с выходом третьего регистра сдвига и вторыми входами схем 11 Е, а выход переноса - со входом схемы совпадения обнаружения конца счета. Управляющие входы подключенных к выходам первых двух регистров сдвига схем совпадений соединены с единичным выходом триггера, а их выходы - со входами выходных схем совпадений и через собирательную схему - с нулевым входом того же триггера. Единичный вход последнего подключен к схеме НЕ, соединенной с генератором тактовых импульсов и через собирательную схему - с выходами упомянутых двух схем НЕ, которые через тактирующие ячейки соединены также со вторыми входами выходных схем совпадений, подключенных по входам считывания к генератору тактовых импульсов. Это позволяет упростить схему устроиствапри сохранении высокого быстродействия следования выходных импульсов.Функциональная схема интерполятора при 5 ведена на чертеже,Он содержит регистры 1 - 3 сдвига, схемыИ 4 - 11, тактирующие ячейки 12 - 14, выполняющие функции задержки, триггер 15,схемы НЕ 1 б - 18, одноразрядный сумматор10 19, входы последовательных кодов чисел 20,21, входы 22 - 23 параллельных кодов чисел,вход частоты 24, заданной с генератора.Схема работает следующим образом,гг - разрядные числа в двоичном коде вво 15 дятся в регистры 1 и 2 либо последовательнона входы 20 и 21 (старшими разрядами вперед), либо параллельно на входы 22 и 23.После записи в регистры 1 и 2 числа циркулируют в них с периодом циркуляции Т.20 Частота циркуляции соответственно состав 1ляет 1= - . Перед началом работы схемы тоигТгер 15 находится в состоянии, при которомсхемы б и 7 заперты, и опорный счетчик,25 включающий сумматор 19 и регистр 3, не считает. Для ускорения процесса счета в устройстве в каждом цикле его работы на входсчетчика сразу поступает многоразрядноечисло, обеспечивающее получение сигнала наЗО одном из выходов интерполятора или на обоих в каждом цикле его работы, Это достигается тем, что импульсы, подаваемые на вход 24 с частотой з (равна или кратна ), опрашивают схемы 8 и 9, а также ставят триггер 16 в положение, при котором схемы б и 7 могут пропускать импульсы с регистров 1 и 2, на входы сумматора 19 через тактирующую ячейку 13. Импульсыподготовляют схемы 6 и 7 к тому моменту, когда с регистров 1 и 2 начинают выходить старшие разряды. Первый значащий импульс, прошедший через схему 6 и 7, закрывает триггер 16, и эти схемы перестают пропускать импульсы с регистров 1 и 2. Ячейка И задерживает импульс ровно на один цикл (число циклов равно количеству разрядов), так что в сумматор 9 импульс поступает всегда на цикл позже.На схемы 17, 18 поступают импульсы с регистров 1. и 2, импульсы с выхода б сумматора 19 и с выхода регистра 3.Импульс, прошедший на выход о сумматора 19, опрашивает схемы 17 и 18. Если в данном цикле были импульсы с регистров 1 и 2, и не было с регистра д, то со схем 17 или 18 или с обеих одновременно появится импульс, который. наложит запрет на проход следуюгцего импульса , через схему 16. Одновременно импульсы, вышедшие со схем 17 и 18, поступают соответственно на тактирующие ячейки 12 и 14, где задерживаются на один период 1,. При этом после прохода следующего импульса , со схемы 8 или 9,или с обеих одновременно выходят импульсы, а состояние сумматора остается неизменным, так как триггер 16 не открывался и через схемы 6 и 7 нс было пропущено ни одного импульса. Если же в данном цикле иа всех входах схем 17 и 18 появятся импульсы, то с их выходов не выйдет ни одного импульса, так как на них будет наложен запрет импульсом с выхода 2069114регистра 3. Таким образом, к моменту полного заполнения счетчика, который обнаруживается схемой 10 совпадения, с выхода 8 и выхода 9 У выйдет количество импульсов,5 записанное в регистрах 1 и 2. Импульсы с выходных схем 8, 9 будут выходить синхронно ( частотой з.Предмет изобретения 10 Линейный интерполятор с заполнениемопорного счетчика многоразрядными кодами на однотипных феррит-транзисторных модулях, содержащий регистры сдвига, сумматор, триггер и логические элементы, отличающийся 15 тем, что, с целью упрощения схемы при сохранении высокого быстродействия следования выходных импульсов, в нем выходы двух регистров сдвига соединены со входами двух схем НЕ и через схемы совпадений, соби рательную схему и тактирующую ячейку подключены к одному из входов сумматора, другой вход которого через схему совпадений соединен с выходом третьего регистра сдвига и вторыми входами схем НЕ, а выход пере носа - со входом схемы совпадения обнаружения конца счета; управляющие входы подключенных к выходам первых двух регистров сдвига схем совпадений соединены с единичным выходом триггера, а их выходы - со 30 входами выходных схем совпадений и черезсобирательную схему - с нулевым входом того же триггера, единичный вход которого подключен к схеме НЕ, соединенной с генератором тактовых импульсов и через соби рательную схему - с выходами упомянутыхвыше двух схем НЕ, которые через тактирующие ячейки соединены также со вторыми входами выходных схем совпадений, подключенных по входам считывания к генератору 40 тактовых импульсов,206911 гг Составитель Е. В. Максимов арагетти Тскред Л. Я, Бриккер Коррекгоры: Е, ф. Полионовй и И, Л, Кириллова678 15И Когиптста и лам изоор Чосква, Ц ипографпя, пр. Сэпупога,Заказ ЦНИИ Тираж 535ечпш и открытий при ыр, пр. Серова, д. 4 Подписное ветс Мпипстров СССР
СмотретьЗаявка
1128787
В. С. Ионов, А. А. Маслов
МПК / Метки
МПК: G06G 7/30
Метки: заполнением, интерполятор, кодами, линейный, многоразрядными, опорного, счетчика
Опубликовано: 01.01.1968
Код ссылки
<a href="https://patents.su/3-206911-linejjnyjj-interpolyator-s-zapolneniem-opornogo-schetchika-mnogorazryadnymi-kodami.html" target="_blank" rel="follow" title="База патентов СССР">Линейный интерполятор с заполнением опорного счетчика многоразрядными кодами</a>
Предыдущий патент: Датчик мощности
Следующий патент: Регистратор информации
Случайный патент: Устройство для крепления земляных дрен без отрывки траншеи