Цифровое устройство для управления стабилизированным конвертером

Номер патента: 1679585

Авторы: Мамонтов, Плюснин, Чкалов

ZIP архив

Текст

ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСКИЕСПУБЛИК 9585 А 1 19) ю)5 Н 0 157 ПИСАНИЕ ИЗОБРЕТ а ССР 84,ССР986. никах раеез ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР АВТОРСКОМУ СВИДЕТЕЛЬС(56) Авторское свидетельство СМ 1145425, кл. Н 02 М 3/24, 19Авторское свидетельство СМ 1372526, кл, Н 02 М 3/157, 1(54) ЦИФРОВОЕ УСТРОЙСТВО ДЛЯ УпРАВЛЕНИЯ СТАБИЛИЗИРОВАННЫМ КОНВЕРТЕРОМ(57) Изобретение относится к электротехнике и может найти применение при создании источников вторичного электропитания радиоэлектронной аппаратуры, Целью изобретения является повышение качества выходного напряжения конвертера, Цифровое устройство для управления стабилизированным конвертером содержит задаощий генератор 4, выходом подключенный к первому двоичному счетчику 5, логический компаратор 6, ЯЯ-триггер 8, выход которого предназначен для подключения к управляющему входу конвертера, Выход Изобретение относится к электроте ке и может найти применение в источн электропитания радиоэлектронной апп тур.ы.Целью изобретения является повы ние качества выходного напряжения.На чертеже приведена схема стаб зи рова нного конвертера.Конвертер выполнен на усилител мощности, выход которого подключен че фильтра 3 конвертора подключен к первым входам четырех компараторов 9-12. вторые входы которых подключены к соответствующим точкам резистивного делителя 14 напряжения. Выходы третьего 11 и четвертого 12 компараторов подключены к входам первого элемента 2 ИЛИ 19, выходом подключенного к входу первого элемента 2 И 20, второй вход которого соединен со счетным входом второго двоичного счетчика 21, 5- входом ВЯ-триггера 8 и выходом последнего разряда первого двоичного счетчика 5. Выход элемента 2 И 20 подключен к первому входу второго элемента 2 ИЛИ 22, второй вход которого соединен с выходом второго двоичного счетчика 21, а выход - к счетному входу реверсивного счетчика 7, В отличии от известного предлагаемое цифровое устройство снабжено вторым 25 и третьим 26 элементами 2 И; элементами ИЛИ 24 и И - НЕ 23. Соединение указанных элементов не позволяет переключать код реверсивного счетчика с максимального к нулевому и наоборот при переполнении последнего, тем самым устраняя возможные провалы и вы/ плески выходного напряжения конвертера. 1 ил,выпрямитель 2 к фильтру 3. Цифровое устройство для управления стабилизированным конвертером содержит задающий генератор 4, выход которого подключен к счетному входу первого двоичного счетчика 5, логический компаратор 6, первый порт входов которого подключен к выходам первого двоичного счетчика 5, второй - к выходам реверсивного счетчика 7, а выход - к В-входу ЯЗ-триггера 8, выход которого пред 16795855 10 20 30 35 45 50 назначен для подключения к управляющему входу усилителя 1 мощности. Оно также вклюцаетв себя четыре компаратора 9 - 12, первые входы которых предназначены для подключения к выходным зажимам фильтра 3, и источник 13 опорного напряжения, выходные зажимы которого подключены к делителю 14 напряжения, образованному последовательным соединением четырех резисторов 15 - 18. Второй вход первого компаратора 9 подключен к точке соединения первого 15 и второго 16 резисторов, второй вход второго компаратора 10 подключен к точке соединения второго 16 и третьего 17 резисторов, второй вход третьего компаратора 11 подключен к общей точке соединения перваго резистора 15 делителя 14 напряжения и первого выхода источника 13 опорного напряжения, а второй вход четвертого компаратора 12 подключен к точке соединения третьего 17 и четвертого 18 резисторов делителя 14 напряжения. Выходы третьего 11 и цетвертого 12 компараторов подключены к входам элемента 2 ИЛИ 19, выход которого подключен к первому входу первого элемента 2 И 20, второй вход которого объединен с Я-входом ЯЯ-триггера 8, счетным входом второго двоичного счетчика 21 и подключен к выходу последнего разряда первого двоичного счетчика 5, Первый и второй входы второго элемента 2 ИЛИ 22 подклюцены соответственно к выходам первого элемента 2 И 20 и второго двоичного счетчика 21, а выход - к счетному входу реверсивного счетчика 7. Входы элемента И - НЕ 23 и элемента ИЛИ 24 подключены к выходам реверсивного счетчика 7. Входы второго элемента 2 И 25 подключены соответственно к выходу. элемента ИЛИ 24 и к выходу первого компаратора 9, а выход - к входу разрешения обратного счета реверсивного счетчика 7, Входы третьего элемента 2 И 26 подключены соответственно к выходу элемента И-НЕ 23 и к выходу второго компаратора 10, а выход - к входу разрешения прямого счета. реверсивного счетчика 7.Цифровое устройство для управления стабилизированным конвертером работает следующим образом.При подаче на конвертер первичного питания схемой обнуления (на чертеже не показана) на всех выходах двоичных счетчиков 5 и 21 и реверсивного счетчика 7 устанавливаются сигналы логического нуля, На выходе элемента И-НЕ 23 при этом устанавливается высокийуровень сигнала, а на выходе элемента ИЛИ 24 - низкий уровень сигнала. На вторых входах компараторов 9-12 появляется напряжение от источника 13 опорного напряжения. Компараторы 9 - 12 включены так, цто в первый момент времени после подачи на конвертер напряжения питания, когда его выходное напряжение равно нулю, на выходах компаратороа 9 и 11 формируется низкий уровень сигнала, а на выходах компараторов 10 и 12 - высокий уровень. Высокий уровень сигнала с выхода компаратора 10 поступает через элемент 2 И 26 на вход разрешения прямого счета реверсивного счетчика 7, в котором режим обратного счета запрещен низким уровнем сигнала с выхода элемента 2 И 25, на входы которого поданы сигналы низкого уровня с первого компаратора 9 и элемента ИЛИ 24.Сигнал высокого уровня с выхода четвертого компаратора 12 разрешает подачу импульсов с последнего выхода двоичного счетчика 5 через элемент 2 И 20 и элемент 2 ИЛИ 22 на счетный вход реверсивного счетчика 7. Увеличение кода в реверсивном счетчике 7 приводит к увеличению времени сравнения с кодом двоичного счетчика 5 в логическом компараторе 6, за счет чего увеличивается длительность широтно-модулированного импульса и повышается выходное напряжение конвертера. Если величина наброса нагрузки .не позволяет за счет увеличения длительности широтно-модулированного импульса повысить выходное напряжение конвертера до уровня срабатывания второго компаратора 10, то код в реверсивном счетчике 7 достигает максимального значения (все единицы на выходах сцетчика), При этом сработает элемент И - НЕ 23, с выхода которого сигнал низкого уровня через элемент 2 И 26 поступает на вход разрешения прямого счета импульсов, тем самым исключая провал выходного напряжения от переключения реверсивного счетчика 7 смаксимального кода к нулевому. Дальнейшая работа устройства происходит с максимальной длител ьн остью широтно-модулированного импульса до сброса нагрузки.Аналогично, если при сбросе нагрузки уменьшение длительности широтно-модулированного импульса не позволяет снизить напряжение на выходе конвертера до уровня срабатывания первого компаратора 9, то реверсивный счетчик 7 переходит в нулевое состояние, При этом сработает элемент ИЛИ 24, с выхода которого сигнал низкого уровня через элемент 2 И 25 поступает на вход разрешения обратного счета реверсивного счетчика 7 и прекращает счет импульсов, тем самым исключая вплеск выходного нап ряжения от переключения реверсивного счетчика 7 с нулевогокода к максимальному. В этом случае на выходе конвертера может быть остаточное напряжение заряженных конденсаторов фильтра 3 и параэитных емкостей в выходных цепях конвертера либо напряжение выходного каскада усилителя 1 мощности из-эа нарушения режима работы по управляющему входу.Таким образом, предлагаемое изобретение позволит повысить качество выходного напряжения путем устранения провалов и всплесков выходного напряжения конвертера, связанных с переполнением реверсивного счетчика.Формула изобретения Цифровое устройство для управления стабилизированным конвертером, выполненным на усилителе мощности, выход которого подключен через выпрямитель к фильтру, содержащее задающий генератор, выход которого подключен к счетному входупервого двоичного счетчика, логический компаратор, подключенный первым портом входов к выходам первого двоичного счетчика, вторым - к выходам реверсивного счетчика, а выходом подключенный к В-входу ВЯ-триггера, выход которого предназначен для подключения к управляющему входу усилителя мощности, четыре компаратора, первые входы которых объединены и предназначены для подключения к выходным зажимам фильтра, источник опорного напряжения, выходом подключенный к делителю напряжения, образованному последовательно соединенными четырьмя резисторами, причем второй вход первого компаратора подключен к точке соединения первого и второго резисторов делителя, второй вход второго компаратора подключен к точке соединения второго и третьего резисторов делителя, второй вход третьего комп аратора подключен к точке 5 соединения первого резистора делителя и выхода источника опорного напряжения, второй вход четвертого компаратора подключен к точке соединения третьего и четвертого резисторов делителя, а выходы 10 третьего и четвертого компараторов подключены к входам первого элемента 2 ИЛИ, выход которого подключен к входу первого элемента 2 И, второй вход которого соединен со счетным входом второго двоичного 15 счетчика, с Я-входом упомянутого ВЯ-триггера и выходом последнего разряда первого двоичного счетчика, выход первого элемента 2 И подключен к первому входу второго элемента 2 ИЛИ, второй вход которого под ключен к выходу второго двоичного счетчика, а выход - к счетному входу реверсивного счетчика, о т л и ч а ю щ е е с я тем, что, с целью повышения качества выходного напряжения, оно снабжено вторым 25 и третьим элементами 2 И,элементом ИЛИ и элементом И - НЕ, входы двух последних объединены и подключены к выходам вышеупомянутого реверсивного счетчика, вход разрешения 30 прямого счета которого подключен к выходутретьего элемента 2 И, а вход разрешения обратного счета - к выходу второго элемента 2 И, первый вход которого соединен с выходом первого компаратора, второй вход 35 - с выходом элемента ИЛИ, первый входтретьего элемента 2 И подключен к выходу второго компаратора, а второй - к выходу элемента И-НЕ./ Заказ 3220 Тираж ПодписноеВНИИПИ Государственного комитета па изобретениям и открыгилм при ГКНТ ССС 113035, Москва, Ж, Раушскал наб., 4 Й

Смотреть

Заявка

4754170, 30.10.1989

ПРЕДПРИЯТИЕ ПЯ Г-4651

ПЛЮСНИН ВЛАДИМИР ФЕЛИКСОВИЧ, ЧКАЛОВ ВАЛЕРИЙ МИХАЙЛОВИЧ, МАМОНТОВ СЕРГЕЙ ВИКТОРОВИЧ

МПК / Метки

МПК: H02M 3/157

Метки: конвертером, стабилизированным, цифровое

Опубликовано: 23.09.1991

Код ссылки

<a href="https://patents.su/4-1679585-cifrovoe-ustrojjstvo-dlya-upravleniya-stabilizirovannym-konverterom.html" target="_blank" rel="follow" title="База патентов СССР">Цифровое устройство для управления стабилизированным конвертером</a>

Похожие патенты