Устройство преобразования частоты в код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1647918
Авторы: Масленников, Тефанов
Текст
)5 НИЯ ИЕ ИЗОБ И АВТОРСКОМ ЕТЕЛ У елители 12 и 13фициентом делратор 14.Устройство работае час ени ГОСУДАРСТВРННЫИ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР(71) Специальное конструкторское бюро прикладной геофизики СО АН СССР (72) Ю,В, Тефанов и В,В. Масленников (53) 681.325 (088,8)(56) Авторское свидетельство СССР М 1093988, кл, 6 01 й 23/20,1986,Кирианаки Н.В. и др, Цифровые измерения частотно-временных параметров сигналов. - Львов; Высшая школа, 1978, с.77-78.(57) Изобретение относится к измерительИзобретение относится к измерительной технике и может быть использовано для создания быстродействующих частотомеров, детекторов частотно-манипулированных сигналов, а также в системах сбора данных с цифровой обработкой аналоговых сигналов.Цель изобретения - уп рощение устройства и расширение динамического диапазона.На фиг,1 представлена функциональная схема предлагаемого устройства; на фиг.2 - функциональная схема устройства с расширенным динамическим диапазоном; на фиг,3 - зависимость частоты от времени и аппроксимирующая функция; на фиг.4 - возможная реализация приоритетного шифратора.Устройство содержит опорный генератор 1, формирователь 2 входных сигналов, коммутаторы 3 и 4; делитель 5 частоты, счетчик 6 адреса, постоянное запоминающее устройство (ПЗУ) 7, блок 8 сравнения кодов, формирователь 9 кода, регистр 10; счетчик 1 б 47918 А 1 ной технике и может быть использовано для создания быстродействующих частотомеров, детекторов частотно-манипулированных сигналов, а также в системах сбора данных с цифровой обработкой аналоговых сигналов. Изобретение позволяет упростить устройство за счет того, что в преобразователь. содержащий формирователь входных сигналов, опорный генератор, формирователь кода и регистр. введены счетчик, счетчик адреса, ПЗУ, делитель частоты, блок сравнения кодов, два коммутатора. Изобретение позволяет расширить также динамический диапазон за счет дополнительного введения в устройство двух делителей частоты с переменным коэффициентом деления и приоритетного шифратора. 1 з.п.ф-лы, 4 ил,оты с переменными приоритетный следующим обра юаиЪ В матрице ПЗУ 7, начиная с нулевого адреса, записаны Значения Мц, Мг; и т,д. (фиг,3). С началом периода измеряемой частоты Р формирователь входных сигналов 2 переключает коммутатор 3 в верхнее (по схеме) положение, сбрасывает в нуль счетчик 6 адреса и формирователь 9 кода, пред. ставляющий собой реверсивный счетчик емкостью Иго. Импульсы опорного генератора 1 с частотой 1 заполняют формирователь 9, В момент времени Тго = Иго/1 на выходе формирователя 9 появляется импульс переполнения, который переключает коммутатор 3 в нижнее (по схеме) положение и импульсы с выхода опорного генератора 1 начинают поступать через коммутатор 4 на вычитающий вход форми 16479185 10 20 25 30 35 40 1Д Йгой Й 20,1д" Ри Е Гм,Расширение диапазона возможно увеличением коэффициента К, но при этом за счет ограничения увеличивается значение рователя 9, При уменьшении кода на выходеформирователя 9 до величины Й 11 на выходе блока 8 сравнения кодов появляется импульс, который увеличивает на единицу. значение счетчика 6 адреса и переключаеткоммутатор 4 в нижнее (по схеме) положение, При этом на вычитающий вход формирователя 9 начинают поступать импульсычастотой тЬ с выхода делителя 5 частоты,В матрице ПЗУ 7 по адресу, полученному свыхода счетчика 6, записано значение кодаЙ 21 и при достижении этой величины навыходе формирователя 9, блок сравнения 8выработает второй импульс, переводит коммутатора 4 в верхнее(по схеме) положение,увеличивает на единицу код счетчика 6 адреса и т.д, Формирование кода заканчивается в момент окончания периодаизмеряемой частоты, значение кода с выхода Формирователя 9 переписывается в регистр 10, и процесс формирования коданачинается сначала, Таким образом, на выходе регистра 10 находится код, соответствующий частоте предыдущего измеренногопериода с погрешностью не хуже 9 й, ивремя при данном способе преобразованияравно периоду измеряемого сигнала,Если в матрице ПЗУ 7, начиная с нулевогс адреса, записаны значения:Йо = Й 20 Й 10Й 1 = Й 10 - Й 21Й 2 = Й 21 Й 11 (1)Йз = Й 11 Й 22Й = Й 21 - Й 1+1,то в счетчике 11 на каждом интервале аппроксимации формируется разность междуЙВ и М 1 которая и сравнивается со значениями, записанными в ПЗУ для каждого инторвала аппроксимации,Таким образом, разрядность ПЗУ и схемы сравнения должна соответствовать максимальной разнице кодов нааппроксимируемом отрезв. которая значи тельно меньше разрядности полного формиРуемого кода, чем достигается упрощениесхемы,Недостатком устройства является то, чтодиапазон измеряемых частот и, соответственно, формируемого кода лежит в преде, лах допустимой погрешности Л й, Для расширения динамического диапазона без увеличения погрешности в устройство введены первый и второй делители 12 и 13 частоты с переменным коэффициентом деления и приоритетный шифратор 14.Устройство (фиг.2) работает следующим образом,Делители 12 и 13 делят частоту входного сигнала на величину, равную ф), где е - значение кода на выходе приоритетного шифратора,В интервал времениТ 20ТТ 20при значении кодаЙ 20ЙЙ 20/1на выходе приоритетного шифратора 14 значение е = 0 и оба делителя не оказывают влияния на работу схемы, так как их коэффициент деления равен единице. При достижеЙгонии значения кода Й = -д на выходе приоритетного шифратора появляется код, равный 1, который устанавливает коэффициент деления делителей 12 и 13, равным l, Нетрудно показать, что подстановка новых значений т, Й 20, Т 2 о и формирование разницы кодов из системы уравнений (1) счетчиком 11. сохраняет значения й записанные в матрице ПЗУ, для любого значения е на выходе приоритетного шифратора. Поэтому массив данных в ПЗУ сохраняется для каждого поддиапазона и необходимо при изменении кода на выходе приоритетного шифратора 14 счетчик адреса 6 возвращать в исходное состояние, что достигается соответствующим выбором емкости счетчика адреса 6.Ф о р мул а изобретения1 Устройство преобразования частоты в код, содержащее опорный генератор, формирователь кода, регистр, формирователь одн сигао. вод оороо подклю-. чен к тактирующему входу регистра и установочному входу формирователя кода, выходы которого соединены с соответствующими информационными входами регистра, выходы которого являются выходной шиной, о т л и ч а ю щ е е с я тем, что, с целью упрощения, в устройство введены два коммутатора, счетчик, делитель частоты, постоянное запоминающее устройство, блок сравнения кодов, счетчик адреса, вход уста 1647918новак в "0" которого объединен с первым управляющим входом первого коммутатора и подключен к выходу формирователя входных сигналов, а счетный вход объединен с управляющим входом второго коммутатора. 5 с входом установки в "О" счетчика и подключен к выходу блока сравнения кодов, первые и вторые входы которого соединены с соответствующими выходами постоянного запоминающего устройства и счетчика 10 соответственно, входы постоянного запоминающего устройства соединены с соответствующими выходами счетчика адреса, а счетный вход счетчика объединен с вычитающим входом формирователя кода и под ключен к выходу второго переключателя, первый и второй информационные входы которого соответственно через делитель частоты и непосредственно подключены к первому выходу первого переключателя, 20 второй выход которого соединен с суммирующим входом формирователя кода, выход переполнения которого соединен с вторым управляющим входом первого коммутатора, вход которого соединен с выходом опорного генератора,2, Устройство по п.1, о т л и ч а ю щ е ес я тем. что, с целью расширения динамического диапазона, введены первый и второй делители частоты с переменным коэффициентом деления и приоритетный шифратор, группа входов которого соединена с соответствующими выходами формирователя кода, вход соединен с выходом переполнения формирователя кода, а выход - с управляющими входами первого и второго делителей частоты с переменным коэффициентом деления, первый из которых включен между выходом второго переключателя и вычитающим входом формирователя кода, а второй - между первым выходом первого переключателя и входом делителя частоты,.Пожороизводственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 Заказ 1415 Тираж 473 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва. Ж, Раушская наб,. 4/5
СмотретьЗаявка
4400776, 30.03.1988
СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО ПРИКЛАДНОЙ ГЕОФИЗИКИ СО АН СССР
ТЕФАНОВ ЮРИЙ ВАСИЛЬЕВИЧ, МАСЛЕННИКОВ ВИКТОР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03M 1/60
Метки: код, преобразования, частоты
Опубликовано: 07.05.1991
Код ссылки
<a href="https://patents.su/4-1647918-ustrojjstvo-preobrazovaniya-chastoty-v-kod.html" target="_blank" rel="follow" title="База патентов СССР">Устройство преобразования частоты в код</a>
Предыдущий патент: Преобразователь двоичного кода в трехпозиционный код
Следующий патент: Рефлексный радиоприемник
Случайный патент: Устройство для определения положения рамы машины относительно поверхности поля