Блок памяти для трансформаторного пзу
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1506484
Авторы: Лапидус, Малинин, Медников, Нечаевский
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКРЕСПУБЛИН 84 А 19) С 17/Оо 51) ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИПРИ ГКНТ СССР ПИСАНИЕ ИЗОБРЕТЕНИЯ К СФОРМАТОРСС 197 Циф 10-13. РСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельствоУ 469141, кл. С 11 С 17/00,Шигин А,Г., Дерюгин А.А.вые вычислительные машины, - МЭнергия, 1976, с. 280, рис,(54) БЛОК ПАМЯТИ ДЛЯ ТРАННОГО ПЗУ(57) Изобретение относится к вычислительной технике и автоматике и предназначено для использования в устройствах и системах, где требуется постоянное запоминающее устройство.Цель изобретения - расширение функциональных возможностей устройстваза счет осуществления считывания впараллельном и последовательном кодах, Поставленная цель достигаетсяза счет введения схем 5 сравнения,источника 6 опорного напряжения, дифференцирующих цепочек 7, элементаИПИ 8. 3 ил,магнитное сопротивление;проводимость рассеяния между сердечниками линии,Для согласования магнитной линии(нагруженной на волновое сопротивле 1 О М ние К = . - ) соотношение (1) при(2) где 9 - значение потока при Х = 0о При скачкообразном подключенииобмотки 2 возбуждения к источникупитания поток в обмотке возбуждениянарастает по закону(лф (с) фма с (1 - е ), (3) где с = 1,/К - постоянная времени обЬмотки возбуждения.Таким образом, изменение магнитного потока по длине линии и во времени описывается в силу (2) и (3) выражением УХ -/ ЬР (Х, 1:) =Р е (1 - е ), (4) шинах 4 счиаф(Х ) -Р -Кь 11 Р /л ВьаДГ масс ЬНапряжения Уцх с выходов шин 4считывания подаются на инвертирующие 45 входы схем 5 сравнения, на цеинвертирующий вход которых подается постоянное опорное напряжение Па.При достижении равенства Цьь,х= У(фиг, 3) на выходе схем 5 формируются импульсы напряжения (фиг,3 б,в, г), длительность которых определяется из соотношения(6) 3 1506484 4Изобретение относится к вычислиК,тельной технике и автоматике и предназначено для использования в устройКствах и системах, где требуется постоянное запоминающее устройство.Цель изобретения - расширениефункциональных возможностей за счетосуществления считывания ц параллельном и последовательном кодах.На фиг. 1 представлена схемапредлагаемого блока памяти; нафиг. 2 - распределение магнитного мет вид.потока в магцитной линии; на фиг.Звременные диаграммы работы блока, 15Блок памяти содержит П-образныесогласованные магнитные линии 1 собмотками 2 возбуждения, подключенными к адресным шинам 3, шины 4 считывания, схемы 5 сравнения, источник6 опорного напряжения, дифференцирующий блок 7, выполненный ца диффереццирующих цепочках, элемент ИЛИ 8,выходные разрядные шины 9,П-образная магнитная линия выполняется из электротехнической сталиЭ 350, при реализации блока используются интегральные компараторы521 САЗ, на которых выполняются сравнивающие устройства, схема ИЛИ -микросхема .ории К 500 ЛМ 109, Обмоткивозбуждения выполняются в виде плоских контуров, оптимальное число которых должно составлять порядка 10.,Разрядные шины для параллельного счи" 35 Этот поток индуцирует втывания информации соединены непосред- тывания напряженияственно с выходами схем сравнения(интегральньгс компараторов). а шинапоследовательн. о вывода информацииподключена к вьгходу элемента ИЛИ, Шины 4 считывания при записи единицыпрошивают магнитные линии 1, а призаписи нуля их огибают,Блок памяти работает следующимобразом.При вь 1 боре одной из адресных шин3 на обмотку 2 возбуждения соответствующей магнитной линии 1 подаетсяимпульс напряжения, в результате чего в ней возникает магнитный поток,определяемьп из соотношениягде координата Х отсчитывается от обмотки возбуждения (фиг. 2);- -цК - постоянная распрост =ранения магнитнойлинии; Из (6) следует, что длительность импульсов, формируемых ца выходе схем 5, линейно связана с коорлицатой Х.5 15Отрицательный перепад напряженияс выходов схем 5 используется длясчитывания инАормации, записанной вблоке памяти, в параллельном кодечерез выходные разрядные шины 9,Импульсы с выходов схем 5 дифференцируются с помощью дифференцирующих цепочек блока 7, причем импульсы положительной полярности, возникающие эа счет дифференцирования заднихфронтов сигналов с выходов схем 5,воздействуют на входы элемента ИЛИ,На ее выходе при этом образуетсяпоследовательность импульсов (фиг,Зд)причем наличие импульса в определенный момент времени (относительно отрицательного перепада напряжения свыходов сравнивающих схем 5) характеризует считывание единицы из соответствующего разряда выбранного слова, а его отсутствие - считываниенуля,Таким образом, предлагаемый блокпамяти обладает более широкими функциональными возможностями, так какобеспечивает возможность считыванияинформации как в параллельном, таки в последовательном коде.Обмотки возбуждения и шины считывания могут выполняться печатным методом, а магнитные линии - методомнапыления магнитных пленок на непроводящую основу, Это позволяет изготавливать блок памяти по интегральной технологии на одной подложке сэлектронными элементами, обеспечивающими функционирование ПЗУ (сравнива,ющие устройства, диффренцирующиецепочки, схема ИПИ).Согласование магнитной линии осуществляется с помощью ферромагнитногоякоря, расположенного в торце магнит 06484 6ной линии. В этом случае, как следуетиз соотношения (6), обеспечиваетсялинейная связь между длительностямифоРмируемых временных интервалов икоординатой шин считывания относительно обмотки возбуждения. Это существенно облегчает синхронизацию приема информации с ПЗУ в последователь ном коде. Формула изобретения Блок памяти для трансформаторного ,15 ПЗУ, содержащий накопитель на сердечниках из магнитного материала с непрямоугольной петлей гистерезиса,адресные и разрядные шины, о т л ич а ю щ и й с я тем, что, с целью 20 расширения функциональных возможностей за счет осуществления считыванияв параллельном и последовательномкодах, он содержит схемы сравнения,источник опорного напряжения, диф ференцирующие цепочки, элемент ИЛИ,выход которого является выходом последовательного вывода информацииблока памяти, входы элемента ИПИ соединены с выходами дифференцирующего 30 блока, входы которого подключены квыходам соответствующих схем сравнения, первые входы которых подключенык источнику опорного напряжения, авторые входы схем сравнения подключены к шинам считывания накопителя,причем сердечники накопителя выполнены в виде П-образных согласованныхмагнитных линьй, по торцам которыхрасположены обмотки возбуждения, под ключенные к адресным шинам накопителя, выходы схем сравнения являютсявыходами параллельного вывода информации блока памяти.
СмотретьЗаявка
4258178, 08.06.1987
КУЙБЫШЕВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. В. КУЙБЫШЕВА
МЕДНИКОВ ФЕЛИКС МАТВЕЕВИЧ, МАЛИНИН АЛЕКСЕЙ ВЛАДИМИРОВИЧ, ЛАПИДУС ИОСИФ ДАВИДОВИЧ, НЕЧАЕВСКИЙ МАРК ЛАЗАРЕВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: блок, памяти, пзу, трансформаторного
Опубликовано: 07.09.1989
Код ссылки
<a href="https://patents.su/4-1506484-blok-pamyati-dlya-transformatornogo-pzu.html" target="_blank" rel="follow" title="База патентов СССР">Блок памяти для трансформаторного пзу</a>
Предыдущий патент: Частотно-селективное оперативное запоминающее устройство
Следующий патент: Термокомпенсирующее устройство
Случайный патент: Устройство для контроля линейной плотности волокнистой ленты на ленточной машине