Устройство декодирования тональных сигналов

Номер патента: 1277433

Авторы: Калиниченко, Саврасов

ZIP архив

Текст

(57) И РОЙ СИГ обре являению связиизобреЦель и т иво сти 1, ко 3, три вной тыИ 6 8, 14,ои фильтр аторператилемени 7,ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ А ВТОРСКОМУ СВИДЕТЕЛЬСТВ ВО ДЕК ДАЛОВние относится к радиотся дополнительным ко автсв. В 1160614.ния - повышение помехУстройство содержитмпаратор 2, синхрогеиегеры 4, 12, 21, блокипамяти (БОП) 5 и 2517, 22 - 24, счетчи 18, блок 9 постоянной памяти (БПП), блок 10 начальной установки, регистр 11, сумматор 13, делитель 15 частоты, элементы ИЛИ 16 и 24, дешифратор 19 и элемент 20 задержки, Управление работой БОП 5 и 25 осуществляется выходным сигналом делителя 15 частоты: при сигнале "1" они переводятся в режим записи, при сигнале 0" - в режим считывания информации, Для осуществления записи и считывания на их вторые управляющие входы подается "0", Адре са записи и считывания БОП 5 и 25 изменяются одновременно и определяются сигналом сумматора 13. При записи информации в БОП 5 и 25 на выходе БПП 9 будут постоянные сигналы, не зависящие от адресов на его ин 1 11 формационных входах, Появление 1 на выходе БОП 5 при считывании свидетельствует о том, что обнаружено совпадение появления импульсов на1277433 выходе синхрогенератора 3, разделенных интервалом времени, равным Н периодам принимаемой частоты. Окончательное решение о том, что принят Изобретение относится к радиосвязи и может быть использовано в уст" ройствах для приема тональных сигналов нескольких заданных частот, в частности, для приема данных, пере" даваемых последовательным частотным кодом.Цель изобретения - повышение помехоустойчивости.На чертеже представлена структурная схема устройства,Устройство декодирования тональныхсигналов содержит фильтр 1, компаратор 2, синхрогенератор Зпервыйтриггер 4, первый блок 5 оперативнойпамяти, первый элемент И 6, первыйсчетчик 7, второй счетчик 8, блок 9постоянной памяти, блок 10 начальнойустановки, регистр 11, второй триггер 12, сумматор 13, третий счетчик14, делитель 15 частоты, первый элемент ИЛИ 16, второй элемент И 17,четвертый счетчик 18, дешифратор19, элемент 20 задержки, третийтриггер 21, третий элемент И 22,четвертый элемент И 23, второй элемент ИЛИ 24 и второй блок 25 оперативной памяти,Устройство декодирования тональных сигналов работает следуюпщмобразом.В исходном состоянии на вторыхвыходах первого, второго и третьеготриггеров 4, 12, 21 присутствуетлогическая "1", на выходе третьегоэлемента И 22 - логическая "1".Первый, второй и третий счетчики 7,8, 14 установлены в нулевое состоя"ние. На выходах первого и четвертого элементов И 6 и 23 присутствует"0". Выходным сигналом делителя 15частоты управляется работа блоков5 и 25 оперативной памяти, При логической "1" на выходе делителя 15первый и второй блоки 5 и 25 операсигнал соответствующей частоты, принимается после проверки отклонениякаждого периода сигнала от номинального значения. 1 ил,2тивной памяти переводятся в режимзаписи, при "0" - в режим считывания информации, причем для осуществления записи и считывания необходимо на вторые управляющие входыблоков 5 и 25 оперативной памятиподать логический "0". Адреса эапи"си и считывания блоков 5 и 25 оперативной памяти изменяются одновременно и определяются выходным сигйаломсумматора 13. При записи информациив блоки 5 и 25 оперативной памяти навыходе блока 9 постоянной памяти -постоянные сигналы, не зависящие отадресов на его информационных входах,На выходе синхрогенератора 3 попереднему фронту входного сигналаформируется импульс, передний фронт 20 которого совпадает с передним фронтом выходного сигнала делителя 15частоты, Выходной импульс синхрогенератора 3 поступает на информационный вход блока 5 оперативной памяти, 25 в результате чего в него записывается "1", Адрес ячейки оперативногоблока 5 памяти, в которую записывается ййформация, определяется сум"мой выходного кода четвертого счет чика 18 и выходного кода блока 9постоянной памяти, По этому же адресу во второй блок 25 оперативной памяти записывается "О", так как вэто время на дополнительном выходе З 5 синхрогенератора 3 будет "0",. Одновременно выходным сигналомсинхрогенератора 3 первый триггер 4устанавливается в состояние, при40 котором на его первом выходе "1", а,на втором - "0", в результате чегона выходе третьего элемента И 22появляется "0", разрешающий работувторого счетчика 8 (для переводапервого счетчика 7 в режим счетанеобходимо на его третий вход подать "1").При появлении 0 на выходе делителя 15 частоты блоки 5 и 25 оперативной памяти переводятся в режим считывания, к входам сумматора 13 подключается блок 9 постоянной памяти, на выходе которого. будет информация из ячеек памяти, адрес которых задается выходными кодами первого и второго счетчиков 7 и 8,На второй вход третьего счетчика 14 и первый вход второго триггера 12 информация через второй элемент ИЛИ 24 поступает только из блока 5 оперативной памяти, Это обусловлено тем, что на первом входе четвертого элемента И 23 - логический "О", Независимо от выходной информации второго блока 25 оперативной памяти на выходе четвертого элемента И 23 будет "0". В блоке 9 постоянной памяти по адресу 00000, задаваемому в исходном состоянии выходными кодами первого и второго счетчиков 7 и 8, записана информация, суммирование которой с выходным кодом четвертого счетчика 1 8 дает адрес блока 5 оперативной памяти, по которому ранее производилась запись информации на время, равное И периодам первого из ринимаемых устройством сигналов ,1 аданной частоты, Если в тот момент сигнала на выходе синхрогенератора 3 не было, по этому адресу в блоке 5 оперативной памяти. записан "0", На выходе первого элемента И 6, второго элемента ИЛИ 24 и второго триггера 12 значение не изменяется, При появлении с выхода второго элемента И 17 на втором входе второго счетчика 8 логической "1" он перейдет в состояние 0001, изменяя адрес блока 9 постоянной памяти, По данному адресу в блоке 9 постоянной памяти хранятся данные, суммирование которых с кодом четвертого счетчика 18 дает новый адрес считывания для блока 5 оперативной памяти, т.е.устройство декодирования перестраивается на прием второй частоты, Если и по этому адресу в блоке 5 опе" ративной памяти ранее былзайисан логический "0", т,е, и эта частота не обнаружена, то второй счетчик 8 переходит в состояние 0010, что соответствует настройке устройства на 1277433прием третьей частоты, Если ни одна из частот, на прием которых настроено устройство, не обнаружена,что соответствует установке второго счетчика 8 в определенное состояние, то на выходе блока 10 начальнойустановки формируется логическая"1", устанавливающая второй счетчик8 и первый триггер 4 в исходное со 10стояние,Если же при считывании информациииз блока 5 оперативной памяти по одному из адресов на его выходе будетлогическая "1", то на выходе первогоэлемейта И 6, а следовательно, навыходе второго элемента ИЛИ 24, появляется логическая "1". Второй -триггер 12 устанавливается в состояние, при котором на его первом выходе - логическая "1", а на втором выходе - логический "О, запрещающийпрохождение через второй элемент И17 импульсов с выхода элемента ИЛИ16 на второй вход второго счетчика8 и разрешающий работу третьегосчетчика 14, В результате фиксируется выходной код второго счетчика 8, а так как на первом выходе,второго триггера 12 - логическаяЗО , то,разрешается работа первогосчетчика 7,Появление логической "1" на выходе блока 5 оперативной памятисвидетельствует о том, что обнаружено совпадение (с точностью до периода выходной частоты делителя 15) моментов появления импульсов на выходесинхрогенератора 3, разделенных ин О тервалом времени, равным И периодамодной из принимаемых устройством частот, Выходной код второго счетчтка8 является при этом кодом обнаруженной частоты.Окончательное решение о том, чтопринят сигнал соответствующей частоты, принимается после проверки отклонения каждого периода сигнала отьоминального значения, что осуществляется следующим образом,Так как на первом выходе второготриггера 12 устанавливается сигналлогической 1", то по переднему фронту импульса, поступающего с выхода 55первого элемента ИЛИ 16 на второйвход первого счетчика 7, он будетизменять свое состояние, что вызывает изменение адресов блока 9 постоянной памяти. По этим адресам вблоке 9 постоянной памяти записаны данные, суммирование которых с выходным кодом четвертого счетчика 18дает такие коды на адресных входахблока 5 оперативной памяти, что счи"тывание информации иэ него производится по адресам, которые были вмоменты времени, отстоящие от момента последнего появления сигнала навыходе синхрогенератора 3 на время,равное (3-1), (И)2,1 периодусигнала обнаруженной частоты, Еслив эти моменты отклонение переднихфронтов выходного сигнала компара 1тора .2 не превышает величины, равной периоду выходного сигнала делителя 15, то при считывании из блокаоперативной памяти по этим адресамна его выходе будет логическая "1".Число периодов входного сигнала,для которых отклонение переднегофронта каждого периода не превышаетзаданного, т,е, число логических"1" на выходе блока 5 оперативной2памяти подсчитывается третьим счетчиком 14 и при достижении им определенного значения на выходе дешифратора 19 Формируется импульс, а врегистр 11 записывается код принятойчастоты, Если под действием помехотклонение переднего Фронта входногосигнала превышает номинальную величину, то приема не происходит. Устройство устанавливается в исходноесостояние выходным импульсом блока10 начальной установки, который формируется при достижении первым 7или вторым 8 счетчиками определенныхсостояний вне зависимости от того,был принят сигнал или нет,10 30 35 40 По отрицательному Фронту входного сигнала на дополнительном выходе синхрогенератора 3 Формируется импульс, передний Фронт которого сов падает с передним Фронтом выходного сигнала делителя 15 частоты. Зто при" водит к записи в ячейку второго блока 25 оперативной памяти логической "1" по адресу, определяемому выходным 5 кодом сумматора 13, и установке третьего триггера 21 в состояние, при котором на его первом выходе - логическая,"1", а на втором " логический "О". На выходе третьего элемен" та И 23 появляется "О", т.е. разрешается работа второго счетчика 8,При появлении "О" на выходе делителя 15 происходит считывание информации из блоков 5 и 25 оперативной памяти, Однако прохождение выходнойинформации первого блока 5 оперативной памяти через первый элемент И 6блокировано, так как на первом входе элемента И 6 - логический "О",Устройство осуществляет обработкувходного сигнала аналогично, с тойлишь разницей, что обрабатываетсяинформация, считываемая из второгоблока 25 оперативной памяти, т.е.прием ведется по отрицательному "фронту входного сигнала,Формула изобретенияУстройство декодирования тональных сигналов по авт. св, Р 1160614,о т л и ч а ю щ е е с я тем, что,с целью повышения помехоустойчивости, в него введены третий триггер,третий и четвертый элементы И, второй элемент ИЛИ, второй блок оперативной памяти, при этом первый входтретьего триггера соединен с дополнительным выходом синхрогенератораи информационным входом второгоблока оперативной памяти, адресные,первый и второй управляющие входыкоторого соединены соответственно садресными, первым и вторым управляющими входами первого блока оперативной памяти, второй вход третьеготриггера соединен с вторыми входамипервого и второго триггеров и выходом блока начальной установки, апервый выход подключен к первомувходу четвертого элемента И, второйи третий входы которого соединенысоответственно с выходом и вторымуправляющим входом второго блока опера-тивной памяти, выход четвертого элемен.1та И подключен к второму входу второгоэлемента ИЛИ, первый вход которогосоединен с выходом первого элемен"та И, а выход подключен к объединенным первому входу второго триг"гера и второму входу третьего счетчика, а вторые выходы первого и третьего триггеров соединены соответственно с первым и вторым входамитретьего элемента И, выход которогосоединен с объединенными первымивходами первого и второго счетчиков,

Смотреть

Заявка

3863440, 04.03.1985

ПРЕДПРИЯТИЕ ПЯ В-2599

КАЛИНИЧЕНКО ВИКТОР ФЕДОРОВИЧ, САВРАСОВ СЕРГЕЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H04Q 9/00

Метки: декодирования, сигналов, тональных

Опубликовано: 15.12.1986

Код ссылки

<a href="https://patents.su/4-1277433-ustrojjstvo-dekodirovaniya-tonalnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство декодирования тональных сигналов</a>

Похожие патенты