Устройство для контроля цифровых блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1182540
Авторы: Аммосова, Антонкин, Будрин, Миронова, Смальченко
Текст
(56) Авторское свидетельст9 300331, кл. С 06 Р 11/2Авторское свидетельствФ 943733, кл, С 06 Р 13/2 Н.В. Аммосова1 иронова во СССР1970СССР.1980 равления вертыи выход которог ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯЦИФРОВЫХ БЛОКОВ, содержащее блок управления, первый выход которого соединен с первым входом блока .индикации, первый вход и второй выход подключены соответственно к выходу переноса первого разряда и счетному входу счетчика тестов, выход которогоподключен к первому входу первогоэлемента И, соединенного выходом свторым входом блока индикации,второй вход первого элемента И соединен с вторым входом второго элемента И и выходом блока сравнения, первый вход которого подключен к выходублока памяти эталонов, соединенноговходом с третьим выходом блока упподсоединен к установочному входу счетчика контролируемых блоков, подключенного первым выходом к первому входу второго элемента И,. выход которого соединен с третьим входом блока индикации,. второй выход счетчика контролируемых блоков подключен к второму входу блока управления, пятый выход которого подсоединен к счетному входу счетчика контролируемь 1 х блоков и управляющему входу)мультиплексора, выход которого под-ключен к второму входу блока сравнения, шестой выход блока управления соединен с входом блока памяти тестов, выход которого соединен с выходом устройства; о т л и ч а ю щ е ес я тем, что, с целью сокращения времени проверки однотипных блоков с встроенным контролем, в устройство введены мажоритарный элемент и регистр, входы которого соединены с первыми входами устройства, вторые входы которого подключены к первым информационным входам мультиплексора и входам мажоритарного элемента, выход которого соединен с вторым информационным входом мультиплексора., третьи информационные входы которого соединены с выходами регистра.Изобретение относится к вычислительной технике и может быть использовано для контроля однотипных блоков в процессе испытаний,Цель изобретения " сокращениевремени проверки однотипных блоковсо встроенным контролем.На Фиг, 1 изображена функциональная схема предлагаемого устройства;на фиг, 2 - функциональная схема бло ка управления.Устройство содержит блок 1 управления., блок 2 индикации, счетчик 3тестов, .счетчик 4 контролируемых блоков, блок 5 памяти эталонов реакций,блок 6 памяти тестов, первый элементИ 7, второй элемент И 8, блок 9 сравнения, мультиплексор 10, блок 11 контроля, мажоритарный элемент 12, параллельный регистр 13. 20Блок 1 управления включает в себяпервый триггер,14, третий элемент И 15,первый регистр 16 сдвига, счетчик .17адресов тестов, четвертый элемент И 18счетчик 19 адресов эталонных реакций,25пятый элемент И 20, формирователь 21импульса, второй триггер 22, элемент 23 задержки, шифратор 24, генератор 25 импульсов,шестой элементИ 26,второй регистр 27 сдвига, первый эле мент ИЛИ 28, третий триггер 29, схему 30 сравнения, седьмой элемент И 31,второй 32 и третий 33 элементы ИЛИ,регистр 34 количества контролируемыхблоков, клавиатуру 35, 35Устройство работает следующим образом.Блоки 11 контроля, не имеющиесредства встроенного контроля, подключаются к первым входам мультиплек сора 10,Перед началом работы с блока 1 управления осуществляется ввод 5 и бтестов и эталонов в соответствии споследовательностью тестов и эталонов на тесты блоков 11, в счетчик 4 -числа, соответствующие количествублоков 11, а в счетчик 3 - числа (вдополнительном коде) соответствующиеколичеству контрольных тестов, при 50помощи которых осуществляется контроль блоков 11. С блока 1 осуществляется запуск устройства, при этом изблока 6 на входы блоков 11 выдаетсяпервый контрольный тест, а на один 55из входов блока 9 - эталон реакцииблоков 11 на этот тест из блока 5.По сигналам блока 1 мультиплексор 10 осуществляет последовательное подключение выходов блоков 11 к второму входу блока 9. Одновременно в счетчике 4 осуществляется счет подключаемых к блоку 9 блоков 11. При положительных результатах сравнения реакции блоков 11 с эталонами блок 9 формирует запрещающий сигнал на входы элементов И 7 и 8.В блок 2 никакая информация не поступает. В случае исправления реакции какого-либо из блоков 11 с эталоном блок 9 подает разрешающий сигнал на блоки 2 и 3, и в блок 2 поступает информация о непрохождении определенного теста. При этом контроль .данным тестом последующих блоков не нарушается.После окончания контроля данным тестом последнего блока 11 блок 1 формирует сигнал в блок б о выдаче на блоки 11 очередного теста, и цикл контроля повторяется.Окончание проверки блоков 11 последним тестом фиксируется блоком 2 по сигналу, поступающему в него с блока 1 и формируемого последним по сигналу со счетчика 3 тестов. В блоке 2 зафиксированы все потери неисправных блоков 11 и тестов, которыми обнаружены неисправности.Блок 1 работает следующим образом.Перед началом работы устройства по сигналам с клавиатуры 35 из формирователя 21 через элементы И 15 и 18 осуществляется запись контрольных тестов и эталонов реакций блоков 11 соответственно в блоки 6 и 5. В регистр 34 с клавиатуры 35 вводится число, соответствующее количеству одновременно контролируемых блоков 11. С помощью клавиатуры 35 и шифратора 24 формируется число, соответствующее количеству контрольных тестов в дополнительном коде, поступающее в счетчик 3. После окончания описанных последовательных операций нажатием на клавиатуре кнопки "Пуск" триггер 29 устанавливается в. "1", элемент И 26 разрешает поступление импульсов с генератора 25 в регистр 27 сдвига, С первого выхода регистра 27 тактовый импульс поступает на счетный вход счетчика 17, который формирует адрес первого теста, поступающий в блок 6. Аналогично по тактовому импульсу с второго выхода регист3 11825 ра 27 счетчиком 19 формируется адрес эталона реакции блоков 11 на первый тест, поступающий в блок 5. По тактовому импульсу с третьего выхода регистра 27 триггер 29 устанавливается в "1", и через элемент И 15 импульсы с генератора 25 поступают в регистр 16, с выхода которого управляющие сигналы поступают в мультиплексор 10 для последовательного под ключения к блоку 9 сравнения выходов блоков 11, При сравнении кодов, поступающих со счетчика 4 и кода, записанного в регистр 34, схема сравнения 30 формирует сигнал сброса 15 триггера 22. Элемент И 15 закрывается, регистр 16 сбрасывается. Одно" временно через элемент ИЛИ 32 сигналом со схемы 30 сравнения триггер 29 устанавливается в "1", в регистр 27 20 с генератора 25 поступают три очередных импульса, и цикл проверки очередным тестом осуществляется аналогично.Поступление в блок 1 импульса со счетчика 3 (импульс переноса первого 25 разряда счетчика) свидетельствует о выдаче на блоки 11 последнего теста, триггер 14 устанавливается в "1" и подготавливает первый вход элемента 31 При поступлении на его второй вход сигнала с выхода схемы 30 сравнения, свидетельствующего об окончании проверки последнего блока 11, осуществляется сброс триггеров 29 и 22, Цикл выдачи тестов и эталонов реакций из35 блоков 6 и 5 прекращается. На блок 2 40 4выдается сигнал окончания, проверкиподключаемых к устройству блоков 11.Блгки 11, имеющие встроенныесредства контроля, подключаются пер"выми выходами к элементу 12, а вторы"ми выходами - к входам регистра 13.Аналогично предыдущему приводится висходное состояние счетчики 3 и 4,С выхода блока 6 одновременно навходы всех контролируемых блоков 11подаются тестовые сигналы. Информацияс их выходов через мажоритарный элемент 12 и мультиплексор 10 поступает,на вход блока 9 сравнения, а затемна блок 2 индикации,После этого сравниваются с эталоном все разряды параллельного регистра 13, в котором фиксируютсясигналыс контрольных устройств, пдяяившиеся,во время теста.Возникшие в процессе выполненияпроверки искажения выходной информации отдельных блоков 11 парируютсямажоритарным элементом 12, поэтомуположительный результат проверки однотипных блоков по информации на ихвыходах свидетельствует об исправности большинства из них. Сравнение сэталоном содержимого регистра 13 позволяет установить правильность функционирования каждого контролируемого.блока во время теста, при этом вероят,ность наличия пропущенной ошибки определяется эффективностью встроенныхаппаратных средств контроля проверяемых блоков.Составитель Д, ХачикянТехред С.Мигунова Корректор Л. Тяско Редакт опча Тираж 709 ВНИИПИ Государственного к по делам изобретений и 113035, Москва, Ж, Раушсказ 6109/49 Подпистета СССР ыти ао., д. иал ППП "Патент", г. Ужгород, ул. Проектна
СмотретьЗаявка
3679464, 26.12.1983
ПРЕДПРИЯТИЕ ПЯ В-2969
АНТОНКИН ВИКТОР АЛЕКСАНДРОВИЧ, АММОСОВА НАДЕЖДА ВЛАДИМИРОВНА, БУДРИН ВАСИЛИЙ ДМИТРИЕВИЧ, МИРОНОВА ЛЮДМИЛА НИКОЛАЕВНА, СМАЛЬЧЕНКО НИНЕЛЬ НИКОЛАЕВНА
МПК / Метки
МПК: G06F 11/22
Опубликовано: 30.09.1985
Код ссылки
<a href="https://patents.su/4-1182540-ustrojjstvo-dlya-kontrolya-cifrovykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых блоков</a>
Предыдущий патент: Устройство для воспроизведения функций
Следующий патент: Устройство для контроля радиоэлектронной аппаратуры
Случайный патент: Преобразователь крутильных колебаний преимущественно для нитеподобных образцов