Устройство для преобразования дискретных сигналов

Номер патента: 1136199

Автор: Маркарян

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 09) (1 И 4(51) С 08 С 19 2 НИЯ пре ств о ССС 9/28,54)(57) УСТРОЙ ИЯ ДИСКРЕТНЫХ 940200, о т л ем, что, с цел стойчивости, в умматор, второ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И.ОТКР ОПИСАНИЕ ИЗО АВТОРСКОМУ СВИДЕТЕЛЬСТВ(71) Одесский электротехническинститут связи им. А.С. Попова(56) 1. Авторское свидетельствпо заявке Р 940200,кл.С 08 С1980. ТВО ДЛЯ ПРЕОБРАЗОВАИГНАЛОВ по авт. св. и ч а ю щ е е с я ю повышения помехонего введены третий элемент ИЛИ, пятый и шестой элементы И, инверторы, интегратор, элемент сравнения, выходыобразователя подключены к соответующим входам сумматора, выходкоторого подключен к первому входупятого элемента И и через первыйинвертор к первому входу шестогоэлемента И, выходы шестого и пятогоэлементов И подключены к соответствующим входам второго элемента ИЛИ,выход которого подключен к управля-ющему входу анализатора веса, выходмультиплексора через последовательно соединенные интегратор и элементсравнения подключен к второму входушестого элемента И и через второйинвертор к второму входу пятого элемента И,Изобретение относится к техникецифровых систем передачи и можетиспользоваться при передаче цифровых сигналов в линейных трактах,оборудованных регенераторами многоуровневых сигналов.По основному авт, св, В 940200известно устройство для преобразования дискретных сигналов, содержащеепреобразователь двоичного сигнала10в биполярный сигнал, старшие выходыкоторого подключены к соответствующим входам анализатора веса и к первым входам конвертора полярностиимпульсов, выходы которого соедине 15ны с соответствующими первыми входами мультиплексора, выход мультиплексора подключен к выходу устройства,младшие разряды преобразователя двоичного сигнала в биполярный сигналподключены к соответствующим информационным входам логического переключателя, выход анализатора веса1соединен с управляющими входами логического переключателя, содержащего выпрямитель, ограничитель,ключи, элементы И, ИЛИ, инверторы,генЕратор, первый информационныйвход логического переключателя соединен с входом первого ключа, с первым входом первого элемента ИЛИ, спервым входом четвертого элемента И ичерез второй инвертор - с первымвходом .третьего элемента И, причемпервый выход первого ключа соединен 35с первым управляющим входом и с первым выходом логического переключателя, второй выход первого ключа подключен к второму входу логическогопереключателя, второй информационный 40вход логического переключателя соединен через ограничитель.с вторымвходом первого элемента ИЛИ и черезвыпрямитель - с первым входом третьего инвертора, выход которого подключен к второму входу третьего элемента И, выход генератора соединен свторым входом третьего инвертора и спервыми входами первого и второгоэлементов И, выход первого элемента 50И подключен к первому информационному выходу логического переключателя, вьход второго элемента И черезчетвертый инвертор соединен с вторыминформационным выходом логического 55переключателя, выход первого элемента ИЛИ подключен к второму входупервого элемента И и через первый инвертор - к второму входу второго элемента И, выход третьего элемента И непосредственно, а выход четвертого элемента И через пятый инвертор соединены с третьими информационными выходами логического переключателя, выходы первого и второго ключей подключены соответственно к первому и второму управляющим выходам логического переключателя, первый и второй информационные выходы которого соединены соответственно с входами первого и второго сумматора, первый и второй управляющие выходы логического переключателя соединены соответственно с выходами первого и второго сумматоров, которые подключены к соответствующим вторым входам мультиплексора 1"11 .В известном устройстве осуществляется преобразование дискретного сигнала в балансный многоуровневый сигнал без введения дополнительных балансных символов, что позволяет существенно повысить экономическую эффективность цифровой системы передачи (ЦСП), в линейном сигналевозможна перецача нескольких неполностью сбалансированных последовательностей подряд, что приводит к появлению постоянной составляющей и, как следствие, к снижению помехоустойчивости передачи. Цель изобретения - повышение помехоустойчивости передачи.Поставленная цель достигается тем, что в устройство для преобразования дискретных сигналов введены третий сумматор, второй элемент ИЛИ, пятый и шестой элементы И, инверторы, интегратор, элемент сравнения, выходы преобразователя подключены к соответствующим входам сумматора, выход которого подключен к первому входу пятого элемента И и через первый инвертор к первому входу шестого элемента И, выходы шестого и пятого элементов И подключены к соответствующим входам второго элемента ИЛИ, выход которого подключен к управляющему входу анализатора веса, выход мультиплексора через последовательно соединенные интегратор и элемент сравнения подключен к второму входу шестого элемента И и через второй инвертор к второму входу пятого элемента И.1136199 Введение укаэанных элементов позволяет осуществить непрерывный контроль за величиной небаланса на выходеустройства и при превышении допустимой величины изменять алгоритм работы устройства таким образом, чтобыуменьшить величину небаланса, аследовательно, и уровень постояннойсоставляющей в линейном сигнале.На чертеже изображено предложенное устройство для преобразованиядискретных сигналов, осуществляющеепреобразование восьми двоичных символов в шесть троичных.Устройство содержит преобразователь 1 двоичных символов в биполярные сигналы, анализатор 2 веса, управляемый конвертор 3 полярности импульсов, мультиплс.;сор 4, логическийпереключатель 5, ограничитель 6, 2выпрямитель 7, генератор 8, первыйэлемент ИЛИ 9, первый 10, второй 11и третий 12 инверторы, первый 13,второй 14, третий 15 и четвертый 16элементы И, четвертый 17 и пятый 18 2инверторы, первый 19 и второй 20сумматоры, первый 21 и второй 22ключи, интегратор 23, элемент 24сравнения, третий сумматор 25, блок26 сравнения полярности импульсов, 3состоящий из первого 27 и второго28 инверторов, пятого 29 и шестого 30 элементов И, второго элементаШИ 31.Устройство работает следующимобразом,35Преобразователь 1 преобразуетвосьмиразрядный двоичный сигнал А стактовой частотой Г, в шестиразрядный небалансный трехуровневый сигнал, Преобразование осуществляетсяпо правилу перевода числа из двоичной системы счисления в троичную.Анализаторы 2 веса определяют алгебраическую сумму импульсов третьегошестого разрядов, а мультиплексор 4осуществляет перевод параллельногобалансного сигнала в последовательный. Принцип работы и схемы преобразователя 1, анализатора 2 веса имультиплексора 4 такие же, как и визвестном устройстве,В сумматоре 25 определяется алгебраическая сумма значений импульсов всех разрядов. Дальнейшие преобразования осуществляются в зависимости от значения небаланса, которыйопределяется в интеграторе 23, осуществляющем интегрирование всей предшествующей импульсной последовательности,Если величина небаланса (напряже 5 ние на выходе интегратора 23) не превышает установленного значенияК сОаЯто на выходе элемента 24 сравнения, а значит, и блока 26 импульсотсутствует и предлагаемое устройст 10 во работает так же, как и известное: в анализаторе 2 веса определяется вес третьего в шесто разрядовИ. ПустьОс( 3, в этом случае управляющий сигнал на выходе аналиэа 5 тора 2 веса отсутствует, ключи 21 и22 закрыты, а конвертор 3 отключен.С выходов третьего - шестого разрядовпреобразователя 1 сигналы поступаютна соответствующие входы мультиплекО сора 4 без изменения, а с выходовпервого и второго разрядов преобразователя 1 - на входы логического,переключателя 5, который осуществляетзамену в соответствии с тем, что5 комбинации импульсов первого и второго разрядов до замены составляют00; 01, 02; 10; после замены - 2 1;10; 20; 12, где 1 - импульс положительной полярности; 2 - импульс от-.О рицательной полярности; 0 - импульснулевого уровня.Логический переключатель 5 работает так же, как и в известном устройстве. Пусть %) 3, в этом случаеуправляющий сигнал с выхода анализатора 2 веса открывает ключи 21 и22 и подключает управляемый конвертор 3 полярности импульсЬв, Сигналыс выхода первого и второго .разрядовпреобразователя 1 поступают на соответствующие входы мультиплекстора 4без изменения, а конвертор 3 изменяет полярность импульсов в четвертоми шестом разрядах на противоположную.Если же величина небаланса (напряжение на выходе интегратора 23)превышает установленное значениеЬ) Сои 1, то на выходе элемента24 сравнения появляется импульс соответствующей полярности, которыйподается на первый вход блока 26совпадения, на второй вход которогоподается сигнал с выхода сумматора25. Если в лярности обоих импульсовпротивоположны, т.е. преобразуемаямногоуровневая биполярная последовательность уменьшит величину небаланса в линейном сигнале, то нет неЗаказ 10289/39Тираж 611 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж,Раушская наб д, 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 обходимости добиваться баланса в кодовом слове. Поэтому на выходе блока 26 появляется импульс, который отключает выход анализатора 2 веса от логического переключателя и управляемого конвертора 3 полярности импульсов, при этом символы всех шести разрядов с выхода преобразователя 1 подаются на соответствующие входы мультиплексора 4 беэ изменения. Если .же полярности символов на входах блока 26 совпадают, то импульс на его выходе отсутствует и над шести- разрядной многоуровневой биполярной последовательностью осуществляются выше указанные преобразования, аналогичные известным.Таким образом, накопление небаланса на выходе устройства уменьшается, что приводит к снижению уровня постоянной составляющей в линейном сигнале и, как следствие, к повышению помехоустойчивости.5В предлагаемом устройстве тактовая частота снижается в 1,33 раза, отсутствует кодовое слово, состоящее из одних нулей, повышается "плотность" импульсов в кодовом слове, на приемной стороне, в декодере, а также существует возможность контроля достоверности передачи. Предельное значение небаланса (напряжение на выходе интегрирующего устройства, устанавливается в зависимости от требуемой помехоустойчивости и формы линейного сигнала.

Смотреть

Заявка

3557224, 25.02.1983

ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА

МАРКАРЯН ГАРЕГИН СТЕПАНОВИЧ

МПК / Метки

МПК: G08C 19/28

Метки: дискретных, преобразования, сигналов

Опубликовано: 23.01.1985

Код ссылки

<a href="https://patents.su/4-1136199-ustrojjstvo-dlya-preobrazovaniya-diskretnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования дискретных сигналов</a>

Похожие патенты