Устройство для воспроизведения функции
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5 И б 06 е ПИСАНИЕ ИЗОБРЕТЕНИЯ ОСУДАРСТВЕККЫЙ КОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ АВТОРСКОМУ СВИДЕТЕЛЬСТ(56) 1. Управляющие системы и машины. Киев, Наукова думка, 1975,3, с. 101, рис. 3.2. Авторское свидетельство СССР по заявке3315877/24, кл. 6 06 Г 7/548.17,07.81.3. Авторское свидетельство СССР по заявке3332950/24, кл. 6 06 Г 7/548, 11.11.81 (прототип) .(54) (57) УСТРОИСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ ФУНКЦИИ 5 1 П Х, содержашее входной регистр, входы групп младших и старших разрядов которого являются информационными входами устройства, первый блок памяти и второй блок памяти, входы группы младших разрядов адреса которого подключены к выходам группы младших разрядов входного регистра, а входы группы старших разрядов адреса - к выходам старших разрядов первого блока памяти, регистр поправок, выходы которого соединены с первой группой входов сумматора, отличающееся тем,что, с целью повышения точности воспроизведения функции, в него введены элементы НЕ, четыре группы элементов И, группа элементов ИЛИ и элемент задержки, причем выходы группы старших разрядов входного регистра соединены с входами элементов НЕ и с первыми входами элементов И первой группы, выходы которых подключены к первым входам элементов ИЛИ группы, вторые входы которых соединены с выходами элементов И второй группы, первые и вторые входы которых подключены к выходам элементов НЕ группы и к первому управляющему выходу элемента задержки соответственно, второй управляющий выход которого соединен с вторыми входами элементов И первой группы и первыми входами элементов И третьей группы, вторые входы которых ф подключены к выходам первого блока памяти, выходы второго блока памяти соединены с входами элементов И четвертой группы, вторые входы которых подклюке. т, ны к первому управляюгцему выходу элемента задержки, а выходы - ко входам ф регистра поправки, выходы элементов И третьей группы соединены с второй группой входов сумматора, вход первого блока памяти соединен с выходами элементов ИЛИ ( Р группы. СЬИзобретение относится к вычислительной технике и предназначено для воспроизведения в ЦВМ функций япх,Известно устройство для воспроизведения функций, в том числе яп х, содержащее входной регистр, первый и второй блоки памяти и сумматор 1.В таком устройстве искомая функция 1(х) воспроизводится по формуле:Их) = УХ) =Уруп) +Е (Хе Х) (11 10где ххХ, - значение старших е. разрядов,старших разрядов гп разрядов(гпту) и младших п разрядоваргумента х (при этом гп+и -полная разрядность х);УЙЬ)м(Хю) -опорное значение функции вточке х, хранящееся в первом блоке памяти;2,ХеХ,)-поправка, зависящая от 1 старших и и младших разрядоваргумента, хранящаяся во втором блоке памяти и усредненная для интервала Не.+ Ф ( Хе+ Не+ Х -Х) Й Хе+ Не - Нсъ),где Не, Н - величины интервалов изменения аргумента х, на которых значения 1 и гп старших разрядов аргумента (хЕ и х, соответственно) остаются неизменными.Поправка к (хе, хп) на интервале Н принимается устредненной, независимой от средних гпразрядов аргумента (замораживается) . В данном устройстве величина интервала Не остается постоянной во всем диапазоне изменения аргумента.Недостаток такого устройства при воспроизведении функции яп х заключается в ограниченной точности, вызываемой постоянством величины Не,40Известно устройство для воспроизведения функций, содержащее входной регистр, первый и второй блоки памяти, сумматор, а также дополнительный блок памяти в45котором хранится вспомогательная 1-разрядная функция, определяющая величину переменного шага выборки поправок из второго блока памяти 2.Недостатком данного устройства является его сложность из-за дополнительного50блока памяти.Наиболее близким по технической сущности к предлагаемому является устройство для воспроизведения функции яп х, содержащее входной регистр, состоящий из ре гистра старших разрядов и регистра младших разрядов, первый блок памяти, второй блок памяти, первые адресные входы которого подключены к выходам регистра младших разрядов, а вторые - к выходам стар ших разрядов первого блока памяти, а также последовательно включенные регистр поправок и сумматор, причем адресные входы первого блока памяти подключены к выходам регистра старших разрядов, выходы этого блока - к вторым входам сумматора, а выходы второго блока памяти - к входам регистра поправок 3.Однако известное устройство характеризуется недостаточной точностью. В нем реализуется переменный шаг Н для выбора поправки, но для функции яп х закон изменения величины шага как раз противоположен требуемому: длина шага сокращается в начале интервала (вблизи значения х =О), так как здесь фуяция яп х, которая сама задает величину шага, меняется наиболее быстро; длина шага, наоборот, увеличивается в конце интервала, вблизи значения х = - из-за медленного1 г,2изменения функции яп х в этой области. При этом методическая погрешность уменьшается в начале интервала, где она при равномерном шаге и так мала, и увеличивается в конце, где она при равномерном шаге велика. В результате максимальная погрешность возрастает.Цель изобретения - повышение точности воспроизведения фунции яп х за счет того, что величина переменного шага выбирается не в соответствии с функцией з 1 пх, а в соответствии с функцией созх=яп(-ф г -х) =яп(х), выбираемой из тех же таблиц для инверсивного значения аргумента х (аргумент представлен таким образом, что единица разряда, расположенного слевагот старшего, соответствует - ).Поставленная цель достигается тем, что в устройство для воспроизведения функции япх, содержащее входной регистр, входы групп младших и старших разрядов которого являются информационными входами устройства, первый блок памяти и второй блок памяти, входы группы младших разрядов адреса которого подключены к выходам группы младших разрядов входного регистра, а выходы группы старших разрядов адреса- к выходам старших разрядов первого блока памяти, регистр поправок, выходы которого соединены с первой группой входов сумматора, введены элементы НЕ, четыре группы элементов И, группа элементов ИЛИ и элемент задержки, причем выходы группы старших разрядов входного регистра соединены с входами элементов НЕ и с первыми входами элементов И первой группы, выходы которых подключены к первым входам элементов ИЛИ группы, вторые входы которых соединены с выходами элементов И второй группы, первые и вторые входы которых подключены к выходам элементов НЕгруппы и к первому управляющему выходу элемента задержки соответственно, второй управляющий выход которого соединен с вторыми входами элементов И первой группы и первыми входами элементов И третьей группы, вторые входы которых подключены к выходам первого блока памяти, выходы второго блока памяти соединены с входами элементов И четвертой группы, вторые входы которых подключены к первому управляющему выходу элемента за О держки, а выходы - ко входам регистра поправки, выходы элементов И третьей группы соединены с второй группой входов сумматора, вход первого блока памяти соединен с выходами элементов ИЛИ группы.В данном устройстве поправка имеет вид:г:к 1(соьх ) Х)и вычисляется по формуле (2), только величина Н в этом случае - его интервал изменения аргумента х, на котором 1 старших разрядов величины созх остаются неизменными. То обстоятельство, что поправка выбирается с использованием старших разрядов величины созх, обеспечивает желаемое изменение шага: шаг выбора поправки увеличивается в области малых значений х и уменьшается при при ближении к х = - . Методическая ошибка%оказывается равномерной по всему диапазону значений х, и ее максимальная величина меньше чем в прототипе и при постоянном шаге.30На чертеже представлена структурная схема устройства для воспроизведения функции з 1 пх.Схема содержит входной регистр 1, состоящий из группы 2 старших разрядов и группы 3 младших разрядов, группу эле 35 ментов НЕ 4, вторую группу 5 элементов И, группу 6 элементов ИЛИ, второй блок памяти 7, третью группу 8 элементов И,сумматор 9, первую группу 10 элементов И, первый блок памяти 11, четвертую груп пу 12 элементов И, регистр 13 поправок и элемент задержки 14, Элемент задержки в устройстве выполняет функцию блока управления.Устройство для воспроизведения функции з 1 пх, работает следующим образом. Во входной регистр 1 заносится (в+п) - разрядное значение х (в диапазоне 0):т старших разрядов (х,) - в группу старших разрядов 2, и младших разрядов (х)- в группу младших разрядов. В блоке памяти 7 записаны опорные значения функции У(х) = з 1 пх щ в блоке памяти 11 значения поправок к(созх,),х.При поступлении на вход элемента 14 управляющего сигнала появляется ск нал на его первом выходе, который открывает группу 5 элементов И и группу 12 элементов И. При этом инвертированное значение старших разрядов аргумента х через элементы НЕ 4, первую группу 5 элементов И и группу 6 элементов ИЛИ поступает на адресные входы блока памяти 7, на выходах которого появляется опорное значение функции з 1 п(х) =созх. Старшие 1 разрядов этой функции (значение (созх) ) поступают на адресные входы блока памяти 11; туда же поступают младшие разряды аргумента х, из группы младших разрядов 3. На выходах блока памяти 11 формируется значение поправки г (созх),хД, которая через открытую группу 12 элементов И поступает в регистр поправок 13, где запоминается.В следующем такте работы сигнал на первом выходе элемента 14 исчезает, и появляется сигнал на втором выходе, который отпирает группы 8 и 10 элементов И, При этом на адресные входы блока памяти 7 через группу 10 элементов И и группу элементов ИЛИ поступает значение старших разрядов аргумента х группы старших разрядов 2. На выходе блока памяти 7 появляется опорное значение функции з 1 пх, которое в сумматоре 9 складывается с поправкой к из регистра поправок 13, образуя искомое значение функции з 1 пх, Сигнал на первом управляющем выходе элемента задержки повторяет сигнал на входе элемента задержки, сигнал на втором управляющем выходе формируется элементом задержки (время должно быть не меньше длительности входного сигнала).Предложенное техническое решение по сравнению с прототипом обеспечивает более высокую точность воспроизведения функции.митот Редактор К. ВолощуЗаказ 0045ВНИИПпо113035, МФилиал ППП Техред И, ВереТираж 706И Государственного коделам изобретений иосква, Ж - 35, РаушсПатент, г, Ужгород Корректор О БилПодписное СР та ССрытийнаб., д.Проек
СмотретьЗаявка
3486975, 26.08.1982
ПРЕДПРИЯТИЕ ПЯ А-1001, ВОЕННАЯ ОРДЕНА ЛЕНИНА, ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА СУВОРОВА АКАДЕМИЯ ИМ. Ф. Э. ДЗЕРЖИНСКОГО
ДВОРЕЦКИЙ БОРИС МИХАЙЛОВИЧ, ЕЩИН КОНСТАНТИН КОНСТАНТИНОВИЧ, ЗАРОВСКИЙ ВИТАЛИЙ ИВАНОВИЧ, НАЗЬМОВ РОСТИСЛАВ БОРИСОВИЧ
МПК / Метки
МПК: G06F 7/548
Метки: воспроизведения, функции
Опубликовано: 15.12.1983
Код ссылки
<a href="https://patents.su/4-1061137-ustrojjstvo-dlya-vosproizvedeniya-funkcii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для воспроизведения функции</a>
Предыдущий патент: Устройство для вычисления элементарных функций
Следующий патент: Устройство для извлечения корня
Случайный патент: Измеритель иелинейности амплитудных характеристик четырехполюсников