Устройство для контроля матриц памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19 (1) СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК эсЮ а 11 0 ИСАЙИЕ ИЗОБРЕТЕНИЯ/00,1980 тор с тригг динен ный в мутат строк ход 5 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГП 10 ФСКОМУ СВИДЕТЕЛзСТ(71) Особое конструкторскоНаучно-производственного окосмических исследований Абайджанской ССР(54) (57) 1. УСТРОЙСТВО ДЛЯ .КОНТРОЛЯ МАТРИЦ ПАМЯТИ по авт. св. В 898507, о т л и ч а ю.щ е,е с я тем, что,с целью повыаения достоверности контроля, в него введен селектор строк, входы которого соединены соответственно с одними из выходов ге нератора синхросигналов и формирователя тестовых сигналов, а выход подключен к одному из входов блока местного управления.2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что селектрок содержит коммутатор и Эр -ер, 5- и К -входы которого соеы с выходами коммутатора, счет"ход 61 -триггера и входы комора являются входами селекторавыходом которого является выЙ-триггера.Изббретение относится к вычислительной технике и может быть исполь"эовано для контроля, испытания и исследования диодных матриц постоянных запоминающих устройств с электрической перезаписью информации. 5По основному авт. св. М 898507известно устройство для контроля матриц памяти, содержащее блок управления, телевизионный приемник, формирователь видеосигналов, формирователь сигналов координатной сетки,схему сравнения, генератор синхросигналов, блок адреса, формирователь тестовых сигналов, группу коммутаторов, блок местного управления, блок индикации и формировательмаркерных сигналов, причем вход те"левизионного приемника подключенк выходу формирователя видеосигналов,первый вход которого соединен с пер.- вым выходом генератора синхросигналов, а второй вход - с первым выходом формирователя сигналов координатной сетки, вход которого подключенк первому входу схемы сравненияи второму выходу генератора синхросигналов, третий выход которого соединен с входом блока управления, первый и второй входы Формирователямаркерных сигналов подключены соответственно к первому входу и к выходу схемы сравнения, первый выход соединен с третьим входом формирователя видеосигналов, а второй выход - с первым входом блока местного управления, второй вход кото- З 5рого соединен с вторыч выходом формирователя сигналов координатнойсетки, одни иэ входов коммутаторовгруппы подключены к первому входусхемы сравнения, а другие входы - 40к выходам блока адреса, второмувходу схемы сравнения и первому входу Формирователя тестовых сигналов, второй вход которого соединенс выходом блока управления, а один 15иэ выходов - с входом блока адреса,другие выходы Формирователя тестовых сигналов подключены соответственно к третьему и четвертому входам блока местного Управления, Пятый вход которого соединен с четвертым выходом генератора синхросигналов, а шестой вход подключен к выходам коммутаторов группы, информационный и управляющий выходы блокаместного управления соединены соответственно с четвертым входом Формирователя видеосигналов, с входами управления коммутаторов и третьимвходом формирователя тестовых сигналов, индикаторный выход соединен 60с входом блока индикации, а седьмойвход и контрольные выходы, являютсясоответственно входом и выходамиустройства, при этом блок местногоуправления содержит логический блок, 65 блок считывания, группу ключей, группу генераторов сигналов, формирователь сигналов временной диаграммы и дешифратор, причем входы ключей соединены соответственно с выходом дешифратора и одними из выходов Формирователя сигналов временной диаграммы и генератора сигналов группы, входы и другие выходы которых подключены соответственно к другим выходам формирователя сигналов временной диаграммы и к однимиз входов блока считывания, выход которого соединен с одним иэ входов логического блока, другие входы которого, входы дешифратора и формирователя сигналов временной диагрампы, другие входы блока считывания являются входами блока местного управления, выходами которого являются выходы логического блока, блока считывания и ключей 1,В известном устройстве запоминающая ячейка контролируемой матрицы отображается на телевизионном приемнике в двух состояниях: в состоянии логического фОф и состоянии логической 11", которые отмечают высокоомное и низкоомное состояния соответственно. Бывают случаи, когда запоминающая ячейка находится в промежуточном между высокоомным и низкоомным состоянии, Это состояние обычно неустойчиво. В процессе перезаписи такое состояние является сбоем, в процессе считывания . отказом. Сбой устраняется повторной подачей импульса перезаписи. На экране телевизионного .приемника промежуточное состОяние отображается либо элементом с произвольно меняющимся состоянием, либо логическим фО" или логической "1", В первом случае промежуточное состояние неустойчиво, во втором устойчиво, однако недолговременно, Отображение промежуточного состояния логичес- ко ф 0" или логической ф 1" не отражает действительного состояния запоминающей ячейки, Это снижает надежность устройства. Цель изобретения в .повышЕниедостоверности контроля,Поставленная цель достигается тем, что в устройство для контроля матриц памяти введен селектор строк, входы которого соединены соответственно с одними иэ выходов генератора синхросигналов и формирователя тестовых сигналов, а выход подключен к одному из входов блока местного управления.Селектор строк содержит коммутатор и бй -триггер, 5- и 1 -входы которого соединены с выходами коммутатора, счетный вход % -триггера и входы коммутатора являются входами селектора строк, выходом кото-рого является выход Щ -триггера.Иа фиг. 1 показана структурнаясхема предлагаемого устройства; нафиг. 2 - функциональная схема селектора строк.Устройство ( фиг. 1) содержитблок 1 адреса, блок 2 управления,блок 3 индикации, генератор 4 син.хросигналов, формирователь 5 тесто-.вых сигналов, блок б местного управления с входами 7-13, телевизионный приемник 14,формирователь 15видеосигналов, формирователь 16 сигналов координатной сетки, формирователь 17 маркерныхсигналов, схему 18 сравнения и группу коммутаторов 19,Блок б местного управления включает дешифратор 20, Формирователь21 сигналов временной диаграммы,логический блок 22, блок 23 считывания, группу генераторов 24 сигналов, группу ключей 25,Блок,б подключается к контролируемой матрице 26 памяти,Устройство для контроля матрицпамяти также содержит селектор 27строк, выход которого подключен квходу. 28 блока б.Селектор 27 строкФиг. 2) состо"ит изЯК -триггера 29 и коммутатора 30,Устройство работает следующимобразом,На экране телевизионного приемника 14 формируется информационноеполе, разделенное координатной .сеткой на элементы, отображающие сос-тояния запоминающих ячеек контроли"руемой матрицы 26 памяти и соответствующие физическим адресам этихячеек, Размер элемента по горизонтали по строке ) определяется длительностью отображения запоминающейячейки матрицы 26, а по вертикали(по кадру) - числом строк.Информация, отображаемая на экране, имеет три градации яркости:черную, белую и серую. Черная соответствует логической ф 1", белая -логическому "0" состояния запоминающей ячейки матрицы 26.Серую градацию имеет координатная сетка и обрамляющее поле. Маркер - белыйна черном элементе и черный - набелом. Запоминающая ячейка, находящаяся в промежуточном состоянии,отображается элементом с чередующимися черными и белыми строками.Такой элемент выглядит полосатым.формирователь 17 Формирует сигналы маркера, которые поступают наформирователь 15, и сигналы середины маркера, поступающие в логический блок 22. Если маркер изображается в виде крестика, то он образуется с помощью сетки, располо выбирается столько раз, сколько телевизионных строк составляет элемент отображающий запоминающую ячейку на экране телевизионного приемника 14. С выхода формирователя 16 в блок б поступают сигналы вертикальных линий координатной сетки, с помощью которых осуществляется последовательное считывание содержимого разрядных шин матрицы.Режим перезаписи подразделяется на ручиой и автоматическийВ ручном режиме по желанию оператОра производится выбор запоминаю 55 60 65 щей ячейки и ее перезапись. С помощью женной внутри координатной сетки.Выделение крестика 1 перекрестиясетки маркера) осуществляется сигналом, поступающим с выхода схемы18 сравнения. Адрес маркера опреде ляется кодом, находящимся в блоке 1адреса.Формирователь 15, на входы ко"торого поступают сигналы координат.ной сетки с формирователя 16, 10 .сигналы маркера - с Формирователя 17, синхросигналы - с генератора 4 и информация, считанная из контролируемой матрицы 26памяти, Формирует полный видеосиг нал, который поступает на вход телевизионного приемника 14. Блок босуществляет считывание и перезаписьт.е. дозапись, корректированиеили смену) информации в контролируемой матрице 26 памяти в соответствии с тестом перезаписи в автоматическом или ручном режиме, Приэтом логический блок 22 определяети запоминаетсостояние выбраннойзапоминающей ячейки, разрешает илизапрещает подачу сигналов записи,выдает сигналы для индикации в блок3 индикации.Блок 23 считывания осуществляетпараллельную выборку информации изконтролируемой матрицы 26 памяти ивыдачу ее последовательно на входформирователя 15. Ключи 25 осуществляют коммутацию шин контролируемой матрицы 26 памяти. Генераторы 35 24 вырабатывают сигналы записи "1 фи фОф, считывания, компарированияи подзапирающего напряжения, необходимые для перезаписи и считыванияинформации. Формирователь 21 Фор мирует сигналы и временные соотношения, необходимые для работы генератора 24, дешифратор 20 осуществляет дешифрацию кода координатВ режиме считывания по входу 12 45 в блок б поступает код координат элементов разложения. информационногополя. В соответствии с этим кодомпроизводится последовательный опроскаждой адресной шины контролируемойматрицы 26 памяти и выборка информации с разрядных шин, с.,которых она1027780 Заказ 4749/56 Подписное ВНИИП Тираж органа управления мародером, расположенным в блоке 2 управления, устанавливают маркер на выбранный элемент, осуществляя тем самым выбор запоминающей ячейки. При этом син-, хросигналы генератора 4,.период следования которых кратен периоду следования кадровых синхросигналов и больше его, поступают в блок 2 управления на орган управления маркером, который направляет сигналы в необходимый канал, т,е. вверх, вниз, влево, вправо и далее через формирователь 5 на управляющий вход блока 1 адреса. Этим обеспечивается перемещение маркера. Затем органами регулировки блока 6 устанавливают параметры сигналов записи и считывания и осуществляют перезапись выбранной запоминающей ячейки. При этом сигналы ЗАПИСЬ "1 ф или ЗАПИСЬ "О" с блока 2 управления через формирователь 5 поступают в блок 6, разрешая.выдачу соответствующих сигналов записи, поступающих на выбранную запоминающую ячейку контролируемой матрицы 26 памяти.В автоматическом режиме осуществляется контроль на функционирование с помощью тестов перезаписи. Органами управления режимом перезаписи блока 6 задают режим перезаписи, выбирают переключателем формирователя 5 необходимый тест перезаписи, а затем нажимают на кнопку ПУСК и наблюдают за процессом перезаписи по экрану телевизионного приемника 14, При этом из блока 2 управления поступают сигналы СБРОС, АВТОМАТ, ПУСК, которые переводят устройство в автоматический режим работы. При необходимости останова теста перезаписи нажимают на кнопки СТОП, запрещая подачу сигналов записи.Отображение состояния запоминающей ячейки, находящейся в промежуточном между высокоомным и низкоомным состоянии, осуществляется следующим образом. На один вход селектора 27 строкс выхода генератора 4 поступаютстрочные и кадровые синхроимпульсы,на другой вход с выхода формирователя 5 - сигналы ЗАПИСЬ "0" илиЗАПИСЬ 11" На выходе селектора 27вырабатываются импульсы с паузоймежду ними, равной их длительностистрочной развертки. Импульс пауза)совпадает во времени, например,с нечетными четными) строками, Присмене сигнала ЗАПИСЬ "О" - ЗАПИСЬ "1"импульс и пауза меняются местами.10 Таким образом селектор 27 выделяетчетные и нечетные строки. Импульсыс выхода селектора 27 поступают навход одного из генераторов 24 - генератора сигналов компарирования, 15 на выходе которого образуются сигналы компарирования с двумя чередующимися уровнями, совпадающими вовремени одним уровнем с четными строками, другим с нечетными. При смене сигнала ЗАПИСЬ "О" - ЗАПИСЬ "1",уровни меняются местами, Сигналыкомпариронания поступают в блок 23считывания.Уровни компарирования выбираютсятакими, чтобы один из них был расположен между падениями напряженияна запоминающей ячейке, находящейсяв низкоомном и промежуточном состояниях, другой - н,нысокоомном ипромежуточном состояниях, Запоминающая ячейка, находящаяся в промежуточном состоянии при считынании наодной телевизионной строке, будетотображаться как находящаяся н состоянии логической "1", на другойлогического "О", Такая запоминающаяячейка будет отображаться чередующимися черными и белыми стрОками,т.е. полосатой.Предлагаемые устройства в от личие от прототипа, отображающегона экране дна состояния запоминающей ячейки, позволяет выделитьтакже запоминающую ячейку, находящуюся в промежуточном, между высокоомным и низкоомным состоянии. Такойболее расширенный и достоверныйконтроль повышает возможности устройства. При исследовании матриц этопозволяет, например, набирать статистику сбоев, н производстве " оценивать качество матриц с учетом сбоен. филиал ППП "Патент",г.ужгород,ул,Проектная,
СмотретьЗаявка
3391353, 25.01.1982
ОСОБОЕ КОНСТРУКТОРСКОЕ БЮРО НАУЧНО-ПРОИЗВОДСТВЕННОГО ОБЪЕДИНЕНИЯ КОСМИЧЕСКИХ ИССЛЕДОВАНИЙ АН АЗССР
АСАДОВ ГУСЕЙН АГА ОГЛЫ, ЗУЕВ ВЛАДИМИР МАКСИМОВИЧ
МПК / Метки
МПК: G11C 29/00
Опубликовано: 07.07.1983
Код ссылки
<a href="https://patents.su/4-1027780-ustrojjstvo-dlya-kontrolya-matric-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля матриц памяти</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Устройство для крепления трубчатого резистора на основании
Случайный патент: Гидродинамический трансформатор