Устройство ввода поправок в аналого-цифровой параллельно последовательный следяной преобразователь

Номер патента: 1010721

Автор: Петренко

ZIP архив

Текст

(51)Н 03 К 13 02 ГОСУДАРСТВ ПО ДЕЛАМ И ЫЙ КОМИТЕТ СССРРЕВАЗ.:НИЙ И ОТКРЫТИЙ ОПИСА ИЕ ИЗОБРЕТЕНИУ СВИДЕТЕЛЬСТВУлЬ с) АВ ков пер мен к в 21) 2995472/18-2122) 20. 10, 8046) 07.04,83 . Бюл.1372) ЛП,Петренко(53) 681.325(088,8)156) .1. Цифровые измерительные приборы. Под. ред. В.И.Шляндина. М., "Энергия", 1972, с. 292-205,рис.8-2.2. Авторское свидетелЬство СССР Р 866487, кл. Н 03 К 13/02, 04.10.79 (прототип).(54)(57) УСТРОЙСТВО ВВОДА ПОПРАВОК В АНАЛОГО-ЦИФРОВОЙ ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНЫЙ СЛЕДЯЩИЙ ПРЕОБРАЗОВАТЕЛЬ, содержащее у) первых элементов ИЛИ, соответствующих и разрядам преобразователя, входы которых подключены к соответствующим входным числовым шинам, первые элементы И, первый вход каждого из которых подключен к выходу соответствующего первого элемента ИЛИ, а выход каждого элемента И, кроме первого разряда, подключен к первому входу соответствующего второго элемента ИЛИ, второй и третий входы которого подсоединены к шинам положительного и отрицательного превышения декадного интервала, а выход подключен к соответствующей выходной шине, вторые и третьи элементы И, первые входы которых в каждом разряде, кроме первого, подключены соответственно к первым шинам полярности последующих разрядов,.вторые входы - к второй шине знакового разряда, а выходы в каждом разряде, кроме первого, подключены к входу соответствующего третьего элемента ИЛИ, четвертые эле менты И в каждом разряде, кроме последнего и знакового, первые входы которых в разрядах, кроме первого, подключены к шинам знака "0" последующих разрядов, о т л и ч а ю ;, щ е е с я тем, что, с целью расширения рабочего диапазона вводимых поправок, во все разряды, кроме последнего и знакового, введены четвертые элементы ИЛИ, а разряды, кроме первого, последнего и знаого, - пятые элементы ИЛИ, а в вый разряд - второй и третий элеты И, выходы которых подключены ходу третьего элемента ИЛИ, выход которого соединен с первым входом четвертого элемента ИЛИ, первые входы - к шинам полярности второго разряда, а вторые входы - к второй шине знакового разряда, причем первый вход четвертого элемента ИЛИ в каждом разряде соединен с выходом третьего элемента ИЛИ, а второй вход к выходу четвертого элемента И, первый вход которого в первом разряде подключен к шине знака "0" второго разряда, а второй вход в каждОм разряде - к выходу пятого элемента ИЛИ последующего разряда,. первый вход которого в каждом разряде подключен к первому входу четвертого элемента ИЛИ; второй - к второму входу четвертого элемента ИЛИ, первый и второй входы второго элемента ИЛИ в первом разряде подключены к шинам положительного и отрицательного превышения декадного интервала, выходы - к выходной шине, а третий вКод соединен с выходом первого элемента И, второй вход которого в каждом разряде, кроме последнего и знакового, подключен к выходу четвертого элемента ИЛИ.Изобретение относится к цифровой измерительной и вычислительной технике, а именно к конструкции устройства ввода поправок в аналогоцифровые преобразователи ( АЦП),используемые при измерении напряжений,Известен АЦП с устройством ввода поправок, разряды которого содержат цифровой амплитудный анализаторДАА), делитель напряжения, блок ввода поправок и вычитающее устройство 1 ,"0Недостатком указанного преобразователя является низкая точность,Известен также аналого-циФровой параллельно-последовательный следящий преобразователь, в котором уст ройство ввода поправок содержит г первых элементов ИЛИ, соответствующихразрядам преобразователя, входы которых подключены к соответствующим входным числовым шинам, первые элементы И, первый вход каждого из которых подключен к выходу соответствующего первого элемента ИЛИ, а выход каждого элемента И, кроме первого., разряда подключен к первому входу соответствующего второго элемента ИЛИ, второй и третий входы которого подсоединены к шинам положительного и отрицательного превышения декадного интервала, а выход подключен к соответствующей выходной шине, вторые и третьи элементы И, входы которых в каждом разряде, кроме первого, подключены соответственно к первым шинам полярности последующих разрядов, вторые входы - к второй шине знакового разряда, а выходы в каждом разряде, кроме первого, подключены к входам третьего элемента ИЛИ, четвертые элементы И в каждом разряде, кроме первого, подключены к шинам 40 знака "О" последующих разрядов Г 2.Недостатком известного устройства ввода поправок является ограниченность рабочего диапазона, так как при определении поправки в ЦАА преобразователя, величина которой больше или равна интервалу разрешающей способности ЦАА очередного разряда, устройство ввода поправок не может внести поправку в соответствующие разряды преобразователя. Цель изобретения - расширение рабочего диапазона ввода поправок,Поставленная цель достигается тем, что в устройство ввода попра- э 5 вок в аналого-цифровой параллельно- последовательный следящий преобразователь,содержащее и первых элементов ИЛИ, соответствующих и разрядам преобразователя, входы которых 60 подключены к соответствующим входным числовым шинам, первые элементы И, первый вход каждого из которых подключен к выходу соответствующего первого элемента ИЛИ, а выход каж- у дого элемента И, кроме первого разряда, подключен к первому входу соответствующего второго элемента ИЛИ, второй и третий входы которого подсоединены к шинам положительного и отрицательного превышения декадного интервала, а выход подключен к соответствующей выходной шине, вторые и третьи элементы И, первые входы которых в каждом разряде, кроме первого, подключены соответственно к первым шинам полярности последующих разрядов, вторые входы - к второй шине знакового разряда, а выходы - в каждом разряде, кроме первого, подключены к входу соответствующего третьего элемента ИЛИ, четвертые элементы И в каждом разряде, кроме последнего и знакового, первые входы которых в разрядах, кроме первого, подключены к шинам знака "О" последующих разрядов, во все разряды, кроме последнего и знакового, введены четвертые элементы ИЛИ, в разряды, кроме первого, последнего и знакового, - пятые элементы ИЛИ, а в первый разряд - второй и третий элементы И, выходы которых подключены к входу третьего элемента ИЛИ, выход которого соединен с первым входом четвертого элемента ИЛИ, первые входы - к шинам полярности второго разряда, а вторые входы - к второй шине знакового разряда, причем первый вход четвертого элемента ИЛИ в каждом разряде соединен с выходом третьего элемента ИЛИ б, а второй вход - к выходу четвертого элемента И, первый вход которого в первом разряде подключен к шине знака "О" второго разряда, а второй вход в каждом разряде - с выходом пятого элемента ИЛИ последующего разряда, первый вход которого в каждом разряде подключен к первому входу четвертого элемента ИЛИ, второй вход - к второму входу четвертого элемента ИЛИ, первый и второй входы второго элемента ИЛИ в первом разряде подключены к шинам положительного и отрицательного превышения декадного интервала, выход - к выходной шине, а третий вход соединен с выходом первого элемента И, второй вход которого в каждом разряде, кроме последнего и знакового, подключен к выходу четвертого элемента ИЛИ.На чертеже изображена блок-схема предлагаемого устройства.Устройство содержит входные клеммы 1, соответствующие знакам "О" и от "1" до "9" во всех разрядах, кроме последнего, подключенные к входам первых элементов ИЛИ 2, первые элементы И 3, первые входы которых подключены к выходам первых элементов ИЛИ 2, а выходы во всех разрядах, кроме последнего, подключены к первым входам вторых элементов ИЛИ 4,второй и третий входы элементаИЛИ 4 подсоединены к клеммам 5 положительного+х ) н отрицательного1-х ) превышения декадного интервала,а выход подключен к выходной клеммеб своего разряда, входы вторых итретьих элементов 7 и 8 подключенысоответственно к клеммам 9 отрицательной н положительной полярностивходного сигнала последующих разрядов, а их вторые входы подключены кклеммам 10 положительной и отрицательной полярности дополнительноговхода последнего разряда. Выходывторого и третьего элементов И 7 и8 подключены к входам третьегоэлемента ИЛИ 11, первые входы четвертых элементов И 12 подключены кклеммам 1 знака "О" последующихразрядов, во все разряды, кромедвух последних, введены четвертые.элементы ИЛИ 13, а в разряды, кромепервого и двух последних - пятыеэлементы ИЛИ 14.Вторые входы первых элементовИ 3 подключены к выходам четвертыхэлементов И 13, первые входы которыхсоединены с выходами третьих элементов ИЛИ 11, а вторые - подключены к выходам четвертых . элементов И 12. Вторые входы четвертыхэлементов И 12 соединены с выходамипятых элементов ИЛИ 14 последующихразрядов, первые входы которых.под-ключены к первым входам четвертыхэлементов ИЛИ 13. Вторые входы пятыхэлементов ИЛИ 14 соединены с вторыми входами четвертых элементов ИЛИ 12Устройство работает следующим образом.Предположим, что на вход АЦП подан входной сигнал ОВ= 24,0 В, аон зафиксировал выходйой код, который соответствует 23,7,В этом случае с учетом принципаработы параллельно-последовательногопреобразователя, если входной сигнал равен 24,0 В и первый разряд зафиксировал знак ф 2", то на очереднойразряд обработки АЦП поступают двасигнала - это входной +24,0 В икомпенсирующий - 20,0 В, в результате этого формируется разностный сигнал 24,0 " 20,0 4,0 В).Предположим, что во втором разряде обработки вместо знака "4", АЦПзафиксировал знак фЗф 23.,7 В ) и на5 очередной третий разряд обработкиАЦП поступает два сигнала - входной+24,0 В и компенсирующий - 23,0 В,в результате разностный сигнал будетравен 24,0 - 23,0 = 1,0 В,10 Если учесть диапазон этого разряда, то величина 1,0 В для него будет выходить .за его пределы, чтоприводят к зашкаливанию в ЦАА, вследствие чего сигнал появится на шинах15 +х, а коррекрирующий сигнал черезэлемент ИЛИ 4 третьего разряда пос,тупает на один из входов ЦАА соответствующего разряда обработкиАЦП, в котором на выходе установитсяблизким к .разностному сигналу 1,0 Взнак "9" В результате информационный сигнал корректировки погрешностис выхода +х третьего разряда исчезает.25На четвертый разряд АЦП поступаютсигналы - входной +24,0 В и компен сирующий - 23,9 ,разностый сигналбудет равен 0,1 В 24,0 - 23,9= 0,1 В) и т;д. В конечном счете З 0 с помощью предлагаемого устройстваАЦП зафиксирует выходной под эквивалентный сигналу в 23,999В,т.е. с минимальной погрешностью.В случае, если пороги срабатыва 35 ния ЦАА дрейфуют, то устройство ввода поправок также может исправлять,результат преобразования АЦП. Например, дрейф порогов срабатыванияЦАА соседних разряцов происходит в 40 одном направлении + и +, - и - . вслучае, когда при входном сигнале30,0 В будет зафиксирован в первомразряде знак 4, В результате разностный сигнал в АЦП очередного раз :ряда будет равен -10,0 В (30,0 - 40,0 = -.10,0 ), что приводит к по -явлению сигнала на двух входах элемента И 7 и через элементы ИЛИ 11 и13, И 3 и ИЛИ 13 корректирующий сигнал поступает на дополнительныйвход ЦАА первого разряда.1010721 юозр Составитель Г. Наповалактор Н. КовалеВа Техред М. КоштураКорректорЕ 250 3/43В а 130 Филиал ППП "Патент", г. ужгород, ул. Проектная,Тираж 93 ИПИ Государстве по делам изобреМосква, Ж,огниауш Подписнокомитета СССРи открытийкая наб., д., 4

Смотреть

Заявка

2995472, 20.10.1980

ПРЕДПРИЯТИЕ ПЯ В-2201

ПЕТРЕНКО ЛЕВ ПЕТРОВИЧ

МПК / Метки

МПК: H03K 13/02

Метки: аналого-цифровой, ввода, параллельно, поправок, последовательный, следяной

Опубликовано: 07.04.1983

Код ссылки

<a href="https://patents.su/4-1010721-ustrojjstvo-vvoda-popravok-v-analogo-cifrovojj-parallelno-posledovatelnyjj-sledyanojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Устройство ввода поправок в аналого-цифровой параллельно последовательный следяной преобразователь</a>

Похожие патенты