Амлитудный ограничитель импульсов

Номер патента: 843205

Авторы: Киселев, Тарасов

ZIP архив

Текст

иб 43205 Союз СоветскихСоцналистнческихРеспублик Оп ИСАНИЕИЗОБВЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл. Н 03 К 5/08 с присоединением заявки РЙГееудерстеенный камнтет СССРОпубликовано 30,06.81. Бюллетень РЬ 24Дата опубликования описания 30.06,81 ла делам нэабретеннй н аткрытнй(72) Авторы изобретения Г, Г.Тарасов и А, В, Киселев 71) Заявите 54) АМПЛИТУДНЫЙ ОГРА НИЧИТЕЛ Ь ИМ ПУЛ ЬСОВй сится к импульсь использованония запоминаю тем,пуль-,ыйй касус оизведе щихмеритемплитуцрый содкад и и, этого устройства - низк пьных усилиях и т.п. ный ограничитель им ержит выпрямительсточники напряжения к предлагаем".балансный ка ствующим обра я, и имеющее ания, устанавл напряжения Г 2 му устскад, .зом сре гулируввяемый1,ок известного устрность вследствиебатывания от истая амплитуда сигнаи тели.ретения - повышен ствависимосНецостат низкая нацвж ти порога сра тания и мал ходе выпрям Цель изобпивы- дежчник на ие на ойства. ости Изобретение отно технике и может бы лителях воспр устройств, из Известен а пульсов, кото балансный кас Г 13. Недостаток надежность. Наиболее близкое ройство, содержащее соединенный соответ выходом выпрямител мый порог срабатыв внешним источникомПоставленная цель достигаетсячто в амплитудный ограничитель им сов, содержащий выпрямитель, перв эмиттерный повторитель и выходно кац, выполненные на транзисторах одного типа проводимости, и элементы согласоаани на резисторах , причем базы транзисторов выпрямителя являются входами устройства коллекторы подключены к первой шине питания, а эмиттеры через первый резистор - ко второй шине питания, коллектор транзистора первого эмиттерного повтори.теля соединен с шиной потенциала, а эмиттер через второй резистор - со второй шиной питания и через третий резистор - с базой одного. из транзистрров выходного блока, коллектор которого подключен к шине нулевого потенциала, а эмиттер - к эмиттеру другого транзистора выходного блока и через четвертый резистор ко вто- . рой шине питания, коллектор цругого транзистора выходного блока является выходом устройства, введены второй эмиттерный повторитель и усилитель, выполненные наз 8432транзисторах другого типа провоцимости,циоцы, пятый, шестой и седьмой реэисторы, причем база транзистора второгоэмиттерного повторителя соецинена с эмит-тером транзисторов выпрямителя, коллек 5тор поцключен ко второй шине питания,а эмиттер - к базе другого транзистораЪвыхоцного блока и через пятый резисторк шиненулевого потенциала, катоды диодов соединены сЬответственно с базамитранзисторов выпрямителя, а аноды - сбазой транзистора первого эмиттерногоповторителя и через шестой резистор с первой шиной питания, база транзистора усилителя подключена к шине нулевого потен 15циала, коллектор транзистора усилителясоединен с базой одного из транзистороввыходного блока, а эмиттер через сецьмойрезистор соединен с третьей шиной питания,На чертеже изображена принципиальная . схема. предлагаемого устройства.Устройство имеет вхоцы 1 и 2 и содержит выпрямитель, выполненный на транзисторах 3 и 4 первый резистор 5, диоды 6 и 7, втооой резистор 8, первый 9 и второй 10 эмиттерные повторители, третий 11, четвертый 12 и пятый 13 резис- торытранзисторы 14 и 15 выходного кас.30 каца, выполненного в вице балансого каскацаь усилитель 16, шестой 17 и седьмой 18 резисторы, первую 19 вторую 20 и третью 21 шины питания, На чертеже обозначены также источники напряжения О, 55 0 и О, которые подключаются соответственно к первой 19, третьей 21 и второй 20 шинам питания. Базы транзисторов 3 и 4 выпрямителя являются входами 1 и 2 устройства соответственно , коллекторы 40 подключены к первой шине питания 19, а эмиттеры через первый резистор 5 - ко . второй шине питания 20. Коллектор тран. зистора первого эмиттерного повторителя 9 соединен с шиной нулевого потенциала, 45 а эмиттер через второй резистор 8 - со второй шиной питания 20 и через третий резистор 11 с базой оцного иэ транзисторов 14 выкоцного блока, коллектор которого подключен к шине нулевого 1 отенциала а эмиттер - к эмиттеру другого транзистора 15 выходного блока и через четвертый резистор 12 ко второй шине питания, Коллектор другого транзистора 15 выходного блока является выходом устройства. База транзистора второго эмиттерного повторителя 10 соецимзна с эмиттерами транзисторов 3 и 4 выпрямителя, кол 05 флектор подключен ко второй, шине питания.20, а эмиттер - к базе цругого транзистора 15 выходного.блока и через пятый резистор 13 к шине нулевого потенциала, Катоды диодов 6 и 7 соецинены соответственно с базами транзисторов 3 и 4 выпрямителя, аноды - с базой транзистора первого амит терного повторителя 9 и через шестой резистор 1 7 с первой шиной питания 19 .База транзистора усилителя 16 поцключена к шине нулевого потенциала, коллектор транзистора усилителя 16 соединен с базой одного иэ транзисторов 14 выходного блока, а эмиттер через седьмой резистор 1 8 соединен с третьей шиной питания 21.Устройство работает следующим образом, В исходном состоянии потенциалы на входах 1 и 2 токи диодов 6 и 7 и транзисторов 3 и 4 и потенциалы на эмиттерах транзисторов эмиттерных повторителей 9 и 10 равны. При помощи источника О устанавливается эыиттерный ток транзистора усилителя 16, что определяет коппекторный ток этого транзистора и, следовательно, падение напряжения на третьем.резисторе 1 1, которое определяет порог срабатывания транзисторов 14 и 15 выходного блока, Ток коллектора 15 в том случае либо отсутствует, либо имеет допустимую величину, принимаемую эа логический "0".При появлении на вкодах 1 и 2 дифференциального сигнала с полярностью , указанной на .чертеже, происходит перераспределение токов между циоцами 6 и 7 и между транзисторами 3 и 4 . В результате этого происхоцит изменение потенциалов баз транзисторов эмиттерныхповторителей 9 и 10, причем потенциалбазы транзистора первого эмиттерного повторителя 9 повторяет потенциал входа 2, а потенциал базы транзистора второго эмиттерного повторителя 10 повторяет потенциал вкоца 1. В результате амплитуды сигналов на эмиттерах транзисторов эмиттерных повторителей 9 и 10, которые поцвоцятся к транзисторам 14 и 15 выхоцного блока, примерно равны амплитуде входного сигнала. Стабильность порога срабатывания достигается за счет устранения влияния изменений напряжения источника 0 на падение напряжения на третьем резисторе 1 1, которое определяется коллекторным током транзистора усилителя 16, который , в свою очередь зависит только от величины напряжения источника и величины. сопротивления седьмого резйстора 18.5 843208 6Технико - экономическое преимуществс зистора выходного блока является выхопрецлагаемого устройста заключается в дом устройства, о т л и ч а ю щ и й с ятом, что в нем обеспечивается величина тем, что, с целью повышения надежностиамплитуды сигналов, поступаюших на вхо- .ограничителя, он содержит второй эмитды выкодного блока, примерно равная ам терний повторитель и усилитель, выполнен.плитуде входного сигнала, а также устра- ные на транзисторах цругого типа проводи 1няется влияние колебаний напряжения ис- мости, диоды, пятый, шестой и седьмойточника питания, эа счет чего повышается резисторы причем база транзистора втонадежность устройства. рого эмиттерного повторителя соединена10 с эмиттерами транзисторов выпрямителя,коллектор подключен о второй шине пиф о р м у л а и э о б р е т е н и я тания, а эмиттер - к базе другого транзистора выходного блока и через пятыйАмплитудный ограничитель импульсов,резистор к шине нулевого потенциала, катосоцержащий выпрямитель, первый эмит ды диодов соединены соответственно с база.терный повторитель и выходной каскад, ми транзисторов выпрямителя, а аноаь 1 - свыполненные на транзисторах оцногО ти- . базой транзистора первого эмиттврногопа приводимости, и эламенты согласова- повторителя и через шестой резистор сния на резисторак, причем базы тран- первой шиной питания, база транзисторазисторов выпрямителя являются входами 20 усилителя подключена к шине нулевогоустройста, коллекторы подключены к пер-потенциала, коллектор транзистора усивой шине питания, а эмиттеры через пер- лителя соединен с базой одного из транвый резистор - ко второй шине питания, зисторов выходного блока, а эмиттерколлектор транзистора первого эмиттер- через сецьмой резистор соединен с тре-ногоповторителя соединен с шинойнулево- тьей шиной питания,25го потенциала, а эмиттер через второй ре- Источники информации,.зистор - со второй шиной питания и че- принятые во внимание при экспертизереэ третий резистор с базой одного иэ, 1. Патент США %3316422, кл. ЗО 7 транзисторов выходного блока, коллектор 88,5, опублик, 1967,транзистора которого подключен к шине ЗО 2, Лаут В.Н Шапошников Й.ф. Обнулевого потенциала, а эмиттер - к эмит- одном,метоце стабилизации выходного уровтеру цругого транзистора выхоцного бло- ня усилителя воспроизведения для запомика и через четвертый резистор ко вто- нающих устройств . М., ИТМиВТ АН СССР,рой шине питания, коллектор другого тран, с. 40, рис. 10 (прототип).Ф

Смотреть

Заявка

2849790, 01.10.1979

ПРЕДПРИЯТИЕ ПЯ А-7438

ТАРАСОВ ГЕННАДИЙ ГРИГОРЬЕВИЧ, КИСЕЛЕВ АЛЕКСАНДР ВИКЕНТЬЕВИЧ

МПК / Метки

МПК: H03K 5/08

Метки: амлитудный, импульсов, ограничитель

Опубликовано: 30.06.1981

Код ссылки

<a href="https://patents.su/3-843205-amlitudnyjj-ogranichitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Амлитудный ограничитель импульсов</a>

Похожие патенты