Устройство обработки последовательныхчастотно-разнесенных сигналов

ZIP архив

Текст

Союз Советскнк Социалистических РеспубликОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕИЛЬСТВУ(22) Заявлено 2 10329 (21) 2740167/18-09с присоединением заявки Нф(5)Ц К 3 Государственный коннтет СССР по делан изобретений и открытий(71) Заявитель 54) УСТРОЙСТВО ОБРАБОТКИ ПОСЛЕДОВАТЕЛЬНЫХ ЧАСТОТНО-РАЗНЕСЕННЫХ СИГНАЛОВ Изобретение относится к радиотехнике и может использоваться в приемниках последовательных. частотно-раз"несенных сигналов.звестно устройство обработки последовательных частотно-разнесенныхсигналов, содержащее два параллель"ных канала, каждый из которых состоитиз последовательно соединенных первого электронного ключа и интегратора, сумматора, второго и третьегоэлектронных ключей и блока памяти,входы первых электронных ключей обьединены и являются входом устройстваобработки 1 1). 5Однако в работе данного устройства возрастают ошибки из-за паразитного статического напряжения,Цель изобретения - уменьшение выходного статического напряжения20ошибки,Указанная цель достигается тем, что в устройство обработки последовательных частотно-разнесенных сиг. - 25 налов, содержащее два параллельных канала, каждый из которых состоит из последовательно соединенных первого электронного ключа и интегратора, ,сумматора, второго и третьего элект- ЗФ ронных ключей и блока памяти, входы первых электронных ключей объединены и являются входом устройства обработки, введены четвертый и пятый " электронные ключи и дополнительный сумматор, причем в каждом канале выход интегратора подключен к первому входу сумматора, выход сумматора каждого канала через последовательно соединенные второй электронный ключ, блок памяти и третий электронный ключ подключен к второму входу сумматора противоположного канала, выход блока памяти одного канала че" рез четвертый электронный ключ соединен с первым входом дополнительного сумматора, второй вход которого соединен с выходом сумматора другого канала через пятый электронный ключ, выход дополнительного сумматора является выходом устройства обработки,На Фиг.1 представлена структурная электрическая схемапредлагаемого устройства; на фиг,2 - временные диаграммы, поясняющие его работу.Устройство содержит первые электронные ключи 1, интеграторы 2, сумматоры 3, вторйе электронные ключи 4, блохи 5 памяти, третьи и четвер-, тые электронные ключи 6 и 7, допол 800926нительный сумматор 8 и пятый электронный ключ 9,Устройство работает следующимобразом.На вход устройства с выхода Фазовых детекторов приемника поступаетвидеосигнал, состоящий из последовательности информационных посылок длительностью Т (фиг,2 а), Посылки имеютположительную или отрицательную полярность и содержат и элементов равной длительности, которые могут отличаться друг от друга по амплитуде,а в случае сильного искажения сигнала в приемнике и по полярности.В момент прихода первого элементаинформационной посылки (когда числоэлементов и является четным) открывается ключ 1 первого канала устройства. При этом происходит накоплениеинформации в интеграторе 2 этогоканала, выходное напряжение которого 2 Опоказано на фиг.2 б. В момент приходавторого элемента включается ключ 1второго канала и начинает работатьинтегратор 2 этого же канала (Фиг,2 в),Одновременно открывается ключ 4 первого канала и происходит считываниенапряжения с выхода интегратора 2первого канала и запоминание его вблоке 5 памяти этого же канала.(Фиг,2 г), Затем, к моменту окончаниявторого элемента, осуществляется разряд емкости интегратора 2 первогоканала. В момент прихода третьегоэлемента информационной. посылки вновьоткрывается ключ 1 первого канала исигнал поступает на интегратор канала, вследствие чего в соответствующем блоке 5 запоминается сумма выход. ного напряжения интегратора второгоканала и напряжения, хранящегося вблоке 5 первого канала (фиг,2 д), К 40моменту окончания третьего элементапосылки осуществляется разряд интегратора 2 второго канала и стираниеинформации в блоке 5 первого канала.Во время обработки четвертого злемента посылки первый и второй каналыработают по алгоритмам, описанным,соответственно, для второго и первогоканалов в период обработки третьегоэлемента, В результате, по оконча- унии четвертого элемента посылки,сумма, напряжений от предыдущих трехэлементов записывается в блоке 5 перв го канала,Таким образом, осуществляется почеременная работа обоих каналов устройства, обеспечиваемая с йомощьюключей 1,4 и б. При этом в блоках5 памяти поочередно записывается накапливаемая сумма напряжений, являющихся результатом интегрирования 60отдельных элементов посылки, Величина коэффициентов усиления сумматоров 3 по первым входам выбираетсяравной единице, а по вторым входамнемного больше единииЫ,чтобы компен 65 сировать потери за счет уменьшениянапряжений при хранении их в блоках5 памяти.В момент окончания информационнойпосылки открываются ключи 7 и 9При этом на один вход сумматора 8поступает суммарное напряжение отпервых (и) элементов, хранящеесяв блоке 5 первого канала, а на другой вход - напряжение от интегратора второго канала, В итоге на выходе сумматора 8 устанавливается напряжение, являющееся результатомпоследовательного интегрированиявсех элементов принятой информациипосылки (фиг.2 е) . К моменту окончания первого элемента следующей посылки производится гашение информации в блоке 5 первого канала, Интегрирование последующих информационныхпосылок выполняется таким же образом, В том случае, если используется сигнал с нечетным числом элементов в информационной посылке, следует обрабатывать первый элемент вовтором плече, Далее работа устройства осуществляется так же, как и причетном числе элементов,Для управления ключами используется система синхронизации,применяеемая в приемном устройстве, Необходимую величину общего коэффициентапередачи устройства устанавливаютпутем соответствующего выбора коэфФициента усиления сумматора 8 пообоим входам,За счет включения в каждом канале устройства сумматоров, у которых коэффициент усиления по второму входу больше единицы, а также вторых ключей и блоков памяти возникает возможность при приеме посылок из и элементов уменьшить в и раз постоянную времени интеграторов при сохранении прежнего максимального значения напряжения на их выходе, или, для той же постоянной .времени, улучшить линейность интегрирования. Кроме того, в данном устройстве появляется возможность уменьшения величины паразитного статического напряжения ошибки на выходе устройства, По. скольку при сохранении заданной нелинейности интегрирования и-элементного сигнала можно. уменьшить постоянную времени интегратора в п раз, то при этом во столькоже раз воз" растает максимальная амплитуда,напряжения на его выходе. Следовательно, для сохранения .заданной амплитуды напряжения на выходе всего устройства уменьшается в и раз коэффициент усиления выходного сумматора по обоим входам. Соответственно, во столько же раз уменьшается паразитное выходное статическое напряжение ошибки. К примеру, для восьмизлементного сигнала статичес(Оиг. 2 иал ППП фПатент",жгород,ул.Проектная кое напряжение можно уменьшить на9 дБ. Устройство обработки последова тельных частотно-разнесенных сигналов, содержащее два параллельных канала, каждый из которых состоит из последовательно соединенных первого электронного ключа и интегратора, сумматора, второго и третьего электронных ключей и блока памяти, входы первых электронных ключей объединены и являются входом устройстваобра 5 отки, о т л и ч а ю щ е е с я тем,что, 15 с целью уменьшения выходного статического напряжения ошибки, в него введены четвертый и пятый электронные ключи и дополнительный сумматор,I Ьричем в каждом канале выход интегратора подключен к первому входусумматора, выход сумматора каждогоканала. через последовательно соединенные второй электронный ключ, блокпамяти и третий электронный ключ подключен к второму входу сумматорапротивоположного канала, выход блока памяти одного канала через четвертый электронный ключ соединен с первым входом дополнительного сумматора,второй вход которого соединен с выходом сумматора другого канала черезпятый электронный ключ, выход дополнительного сумматора является выходом устройства обработки,Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССР9 633353, кл. О 01 Я 7/30 1976

Смотреть

Заявка

2740167, 21.03.1979

ВОЙСКОВАЯ ЧАСТЬ 25871

ВЕДЕНЕЕВ ЕВГЕНИЙ МИХАЙЛОВИЧ, ЖЕНЖЕРА АНАТОЛИЙ АРТЕМОВИЧ, ИВАНЦОВСКИЙ ВЯЧЕСЛАВ СТАНИСЛАВОВИЧ, ЛУКАШОВ ГЕННАДИЙ МИХАЙЛОВИЧ, МОРОЗОВА АЛЬБИНА ИВАНОВНА, СИВАКОВ ИГОРЬ РОМАНОВИЧ, КОРОБЕНКО ВЛАДИМИР ПРОКОФЬЕВИЧ

МПК / Метки

МПК: G01S 7/30

Метки: последовательныхчастотно-разнесенных, сигналов

Опубликовано: 30.01.1981

Код ссылки

<a href="https://patents.su/3-800926-ustrojjstvo-obrabotki-posledovatelnykhchastotno-raznesennykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство обработки последовательныхчастотно-разнесенных сигналов</a>

Похожие патенты