Устройство декодирования м-последовательности

Номер патента: 773948

Авторы: Дворников, Лосев

ZIP архив

Текст

Союз СоветскикСоциалист есРеспублик ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 21,077 (21) 2478955/18-09с присоединением заявки Мо(23) ПриоритетОпубликовано 231080 Бюллетень М 39Дата опубликования описания 231080 Н 0417/30Н 041/16 Государственный комитет СССР оо дедам изобретений и открытий(54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ Й-ПОСЛЕДОВАТЕЛЬНОСТИ 1Изобретение относится к радиотехнике и может использоваться в системах связи с блочным кодированием информации М-последовательностью.Известно устройство декодирования 5 М-последовательности, содержащее генератор поля Галуа, выход которого через первый коммутатор; подключен к входам первого и второго запоминающих блоков, первый регистр и 10 блок выбора максимального сигнала 1.Однако такое устройство имеет невысокую помехоустойчивость.Цель изобретения - повышение помехоустойчивости. 15Для этого в устройство декодирования М-последовательности, содержащее генератор поля Галуа, выход которого через первый коммутатор подключен к входам первого и второго эапо О минающпх блоков, первый регистр и блок выбора максимального сигнала, введены элемент ИЛИ, второй регистр и последовательно соединенные арифме тический блок, третий регистр и вто рой коммутатор, выходы которого подключены соответственно к входу блока выбора максимального сигнала, соединенного с входом второго регистра и вторым входом первого и второго эапо 2минающих блоков, выходы которых через последовательно соединенные элемент ИЛИ и первый регистр подключены к входам арифметического блока, другой выход которого подключен к второму входу второго коммутатора, третий вход которого соединен с вторым входом первого коммутатора и выходом блока управления, второй выход которого подключен к третьим входам первого и второго запоминающих блоков, третий выход подключен к другим входам первого, второго и третьего регистров, а четвертый выход подключен к третьему входу первого коммутатора.На чертеже дана структурная электрическая схема предложенного устройства.Устройство содержит генератор 1 поля Галуа, коммутаторы 2 и 3, запоминающие блоки 4 и 5, регистры 6-8, блок 9 выбора максимального сигнала, элемент 10 ИЛИ, арифметический блок 11 и блок 12 управления.Устройство работает следующим образом.Символы М-пос."едовательности в виде двоичных чисел, величина которых пропорциональна знаку и величине принимаемого сигнала, поступают через КОКМУтасОР 2 На ИНФОРМЗЦИОННЫЕ ВХОДЫ пеРвого ззпоминаютЦего блока 4. В зто Время к здресньци ВХОДам этОГО блОка с ПОМ 01 ЦЬЮ КоттЪ 1 ттттатОРа 3 ПогключсЮТСЯ ВЫХОДЫ ГЕ НЕ ПатеРта 1 ст РЕ З т тЛЬта ТЕ ГО значенкя входнОГО сигнала записываются в ячейки памяти запоминающего блОка 4 по адресам, ОпреДеляемым в каждый момент времени номером символа 1 т-ПОСЛЕДОВЗТЕЛЬНОСТИ И СОСТОЯНИЕМ ВЫ- ходов генератора 1, Поле генерируется тф В соотьетствии со степенью элемента поля,Для декодирования необходимо ум- НОЖИТЬ ЗЗПИСЗ.НН;ттю В ЗЗПОМИНЗЮЩИЙ бл, к с ре а ятт з апию на мзт рицу ддатма - ра т,е, Вычислить коэФФициенты корреляции " Функциями уолша. Это может бЫТЬ СДЕЛсНСт С ПОМО 1 ЦЬЮ с 1 ЛГОриТМЗ быстрых преобразований.Для этого устоойстно переключает- щ С Я В РЕЖИМ ВЬтя ИСЛЕ НИЯ т КОГДта К аД" реснт,см Входам запоминающего блока 4 через коммутатор 3 подключаются ВыхоДЫ блотсс .т. ) атомттаЯЯЦИй б ттос ъ ПЕ РЕ тслтвттст ЕТСЯ НЗ -. ЗПИСЬ СИМВО стон С ттЕтъ т" .гдующей посяедовательнасти и к егоХ адоесным входам через коммутатор 3 ПОДтЕЛЮт:.Зютосн ВЫХОДЫЕНЕРЗТОРа 11 РОИСХОДИТ СЗП 4 МИРОВЗНИттф и ВЫЧИТЗНИСт Пар СтчтЛтВОЛОВ, Стояттик рядтоттЛ (0 и 2 и 3, 4 и 5 и тД.). Полутченные СтМ 2 ЦЧ И РНЗНОСТБ ЗЗПИСЫВЗЮТСЯ В ЯЧЕйКи ПЗМЯТИ ЗЗПОМИНЗЮЩЕГО бЛОКЗ 4 ПРИЧЕМ, СУММЗ. ЗЗПИСЫВЗЕТСЯ В ЯЧ:ЕЙКУ из которой было считано первое слагаемое,а разность записывается В ячейку,з 5 и т которой было считано второе сла- ГсЕМОЕ ПРИ ЭТОМПОСКОЛЬКУ НУЛЕВОтй симвоп Равен 0 (отсУтстВУетс)т в Ячейку для суммы запишется само число,а в ячейку для разностичисло, умно п тстенное на - 1, Сститанньте тлисла через элемент 10 или папаттают на Вход регистра 6 н запоминаются В нем на Втремг вычисления, В ЗОНФметическом блОке 11 происходит Вычисление сумтл раэтОСТИ сИ,ЕЛ, ПОЕ ТуптащтИХ Выходов оегистРа 6. СУммат чеРез коммутатор 2, непосредственно попадает На ИНФОРМЗЦИОНйыЕ ВХОДЫ Зстнтоминающего блОка 4 а разность записывается и регистр 8,5 ОПосле произведенных вычислений полученные коэФФициенты начинают анализироваться блоком 9, В этом блоке 9 Определяется максимальный коэФФИЦиент КОрреляЦБИ и ИОмерт пОД 55 которым он находится в последовательности всех козФФициентов. Этот номер в двоичной Форме предс.авляет собой .декодированные символы, при этом первому коэФФнцненту присваивается номер О. Декодированные символы, поступающие с выхода блока 9, записываю;сяв регистр 7, с которого выводятсяна выход устройства.На этом заканчивается декодирование одной М-последовательности, кэтому нремени оказывается заполненным запоминающий блок 5 и, послесоответствующей коммутации, начинаРется декодирование вновь записаннойМ-последовательности.Назначение блока 12 - Формироватьсоответствующие сигналы для управления режимами записи - чтения запоминающих блоков 4 и 5, управления работой коммутаторов 2 и 3 и синхронизации работы регистров 6-8.Предложенное устройство работаетне с бинарноквантованными символами,а с числами, осуществляя прием в целом,помехоустойчивость которого выше позлементного, реализуемого визвестном устройстве,Формула изобретенияустройство декодирования М-последовательности, содержащее генератор поля Галуа, выход которого через первый коммутатор подключен к входам первого и второго запоминающих блоков, первый регистр и блок выбора максимального сигнала, о т л и ч а ющ е е с я тем, что, с целью повышения помехоустойчивости, введены элемент ИЛИ второй регистр и последовательно соециненные ариФметический блОК, третнй рЕГИСтр и ВторОй КОмМутатор, выходы которого подключены соответственно к входу блока выбора максимального сигнала, соединенного с Входом второго регистра и вторым входом первого и второго запоминающих блоков, выходы которых через последовательно соединенные элемеыт ИЛИ и первый регистр подключены к входам ариФметического блока, другой выход которого подключен к второму входу второго коммутатора, третий вход которого соединен с Вторым Входом первого коммутатора и выходом блока управления, второй Выход которого подключен к третьим входам первого и второго запоминающих блоков, третий выход подключен к другим входам первого, второго и третьего регистров, а четвертый выход подключен к третьему входу первОГО коммутатора.Источники инФормации,принятые во внимание при экспертизе1, Авторское свидетельство СССРпо заявке 9 2416008,КЛ.Н 047/02 т1976,Составитель Т.МаркинаРедактор Т.Киселева Техред Е.Гаврилешко Корректор .С.Шекм аз 7 лиал ППП "Патент", г. Ужгород, ул. Проектная, 4 4/81 Тираж 729ВНИИПИ Государственногопо делам изобретений 113035, Москва, Ж, Рауш Подписнокомитета СССРи открытиякая наб., д, 4

Смотреть

Заявка

2478955, 21.04.1977

МИНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ

ЛОСЕВ ВЛАДИСЛАВ ВАЛЕНТИНОВИЧ, ДВОРНИКОВ ВИКТОР ДМИТРИЕВИЧ

МПК / Метки

МПК: H04L 17/30

Метки: декодирования, м-последовательности

Опубликовано: 23.10.1980

Код ссылки

<a href="https://patents.su/3-773948-ustrojjstvo-dekodirovaniya-m-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство декодирования м-последовательности</a>

Похожие патенты