Номер патента: 748837

Автор: Кулагин

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТИЛЬСТВУ Своз Советских Социалистических Республик(22) Заявлено 24. 05. 7821) 2629038/18-21с присоединением заявки Нов(51)М, Кл. Н 03 К 5/13 ГосударственнцЯ комнтет СССР по кедам нзобретеннЯ н открцтнЯДата опубликования описания 1707.80(54) УСТРОЙСТВО ЗАДЕРЖКИ Изобретение относится к импульсной технике, в частности, к устройствам; формирующим выходной сигнал при поступлении на вход сигнала, превышающего по длительности заданный промежуток времени, и может быть использовано в вычислительной технике, автоматике, системах автоматического контроля и управления.Известно устройство задержки, со- . 0 держащее триггер иа транзисторах и интегрирующую ВС-цепь, подключенную к отдельному источнику питания, а точка соединения резистора и конденсатора через диод подключена к кол лектору одного из транзисторов и через резистор к его баде 1. Однако этому устройству присущи недостатки, заключающиеся в использовании отдельных источников питания, а также в 20 возможности появления на выходе устройства ложного сигнала при переключении триггера под воздействием по- мехи в связи с отсутствием фиксации триггера по соответствующим входам в режимах ожидания входного сигнала и после срабатывания задержкиИзвестно также устройство, содержащее РС-триггер, времязадающую РС- цепь, транзистор, резисторы 2 . 30 Это устройство имеет недостатки,заключающиеся в наличии дополнительного источника смещения триггера, ввоэможности появления ложного сигнала на выходе при переключении триггера под воздействием помехи в связис отсутствием фиксации триггера посоответствующим входам в режимах ожидания входного сигнала и после срабатывания задержки и преждевременномсрабатывании задержки при снижениинапряжения питания, так как напряжение на емкости времязадающей цеписравнивается с напряжением на резнстнвном делителе, зависимом от напряжения питания. Примейение в описанныхсхемах биполярных транзисторов ограничивает временнойдиапазон задержки,Цель изобретения - повышение надежности работы устройства, помехоустойчивости и расширение временногодиапазона задержки,Для этого в устройство задержки,содержащее РЬ-триггер, времязадающуюРС-цепь, транзистор, резисторы, введены входной инвертор, полевой транзистор с р-каналом, диод, причем выход входного инвертора соединен сР-входом Р 5-триггера, истоком полевого транзистора, резистором и конденсатором времязадающей цепи, противоположные выводы которых подключены кзатвору полевого транзистора и катодудиода, анод которого соединен с инверсным выходом йЯ-триггера,Я-входкоторого подключен через .резистор к питающей шине источника питания и коллектору транзистора, базакоторого соединена со стоком полевоготранзистора и через резистор подключена к общей шине источника питания иэмиттеру транзистора.1 ОНа чертеже изображена принципиальная схема устройства задержки.Устройство задержки состоит иэвходного инвертора 1, выход которогосоединен с времязадающей цепью, состоящей из резистора 2 и конденсатора3, и с истоком полевого транзистора4 с р-каналом, затвор которого соединен с резистором 2, конденсатором 3и катодом диода 5, анод которого сое- -щдинен с инверсным выходом й 5-триггера б, й-вход которого соединен с выходом инвертора 1, а Я-вход с резистором 7, другим выводом, подключеннымк питающей шине источника питанияустройства, и с коллектором и-р-итранзистора 8, база которого соединена со стоком полевого транзистора 4с р-каналом и резистором 9, другойвывод которого вместе с эмиттером соединяется с общей шиной. ЗОУстройство задержки работает следующим образом.В режиме ожидания сигнала на выходе инвертора 1 нулевой потенциал.Конденсатор 3 заряжен и подцерживает З 5запертое состояние полевого транзистора 4 с р-каналом положительным потенциалом на затворе относительно истока. Триггер б имеет на прямом выходе "0", а на инверсном - "1". Положительный потенциал инверсного выхода через диод 5 поддерживает в заряженном состоянии конденсатор 3. В связи с запертым состоянием полевого транзистора 4 транзистор 8, управляемый по базе током стока, закрыт и удерживается в этом состоянии с йомощью резистора 9. Положительный потенциал, близкий к потенциалу источника пита ния, с закрытого транзистора 8 подаваемый иа Я-вход триггера 6, и нуле- э 0 вой потенциал, подаваемый на й-вход с инвертора 1, фиксирует триггер в этт 9 м состоянииеПри подаче сигнала на вход устройства на выходе инвертора 1 появляет ся положительный потенциал. В связи с тем, что потенциалы, соответствующие ф 1", с выхода инвертора 1 и инверсного выхода триггера 6 равны, диод 5 запирается, а конденсатор З,начинает разряжаться на резистор 2.,При снижении потенциала на затворе до напряжения отсечки полевой транзистор 4 начинает открываться и тбком стока открывает транзистор 8, Так как на й-входе "1", а на 5-входе "0", триггер б переключается и фиксируется в этом состоянии. Конденсатор 3 разряжается и поддерживает открытое состояние полевого транзистора 4, который питает базово-змиттерный переход транзистора 8 стабильным током стока, независящим от величины напряжения, поступающего с инвертора 1. При снятии входного сигнала на выходе инвертора 1 появляется "0", что вызывает эапирание транзистора 8 и переключение триггера 6. Конденсатор 3 заряжается через диод 5 и запирает полевой транзистор 4 с р-каналом.Формула изобретенияустройство задержки, содержащеей 5-триггер, времязадающую йС-цепь,транзистор, резисторы, о т л и ч аю щ е е с я тем, что, с целью повы-.шения надежности, помехоустойчивостии расширения временного диапазона задержки, в устройство введены входнойинвертор, полевой транзистор с р-ка-налом, диод, причем выход входногоинвертора соединен с й-входом й 5-триггера, истоком полевого транзистора,ре-.зистором и конденсатором времязадающей цепи, противоположные выводы которых подключены к затвору полевоготранзистора и катоду диода, анод которого соединен с инверсным выходом й 5 триггера,5-вход которого подключенчерез резистор к питающей шине источника питания и коллектору транзистора,база которого соединена со стоком полевого транзистора и через резисторподключена к общей шине источника питания и змиттеру транзистора.источники информации,принятые во внимание при экспертизеАвторское свидетельство СССР9 225904, кл. Н 03 К 5/13, 1967.2, Авторское свидетельство СССР9 443472, кл. Н 03 К 5/13, 1972748837 Составитель И. РадькоРедактор Е. Яковчик Техред А. Щепанская Коррект М, Коста лиал ППП "Патент", г. ужгород, ул. Проектная, 4 аэ 4262/49 Тираж 995 ЦНИИПИ Государственног по делам иэобретени 113035, Москва, Ж, РаПодписноекомитета СССРи открытийская наб., д. 4

Смотреть

Заявка

2629038, 24.05.1978

ПРЕДПРИЯТИЕ ПЯ В-2156

КУЛАГИН ЮРИЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: задержки

Опубликовано: 15.07.1980

Код ссылки

<a href="https://patents.su/3-748837-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>

Похожие патенты