Управляющее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социаектичесних Республик(22) ЗаЯвлено 160278 (21) 2580898/18-24 (51)М. КЛ.2 С 06 Р 9/00 с присоединением заявки Мо(23) Приоритет Государственный комнтет СССР по делам нзобретеннй н открмтнй(54) УПРАВЛЯЮЩЕЕ УСТРОЙСТВО Изобретение относится к области автоматики и вычислительной техники н может найти применение в различных системах обработки данных. 5Известны управляющие устройства 1), содержащие блок памяти, блок дешифрации связей, блок дешифрации состояний и блок управления, соединенный двухсторонними связями с объектом управления и блоками дешифрации состояния и связей, а выходами - через соответствующие элементы И со входами блока памяти, Эти устройства .осуществляют выдачу позиционного управляющего кода в объект управления.Недостаток этих устройств состоит в низкой надежности и обусловлен отсутствием защиты или коррекции при . выдаче управляющего кода с несколькими значащими разрядами.Наиболее близким к данному по сущности технического решения является устройство (2) для управления моделированием, содержащее блок ввода, соединенный выходом с первым входом генератора равномерно распределенных случайных чисел, а выходом - со входом регистра признака опроса, выход которого подключен ко входу блока ас-З социатив ной памяти, подключенной выходами через блок элементов И к соответствующим элементам ИЛИ, выходы которых соединены со входами блока индикации, подключенного выходом через последов ательно соединенные шифратор и выходной регистр ко входу дешифратора, выходы которого соединены с соответствующими управляющими входами блока элементов И.Это устройство вырабатывает сигналы управления опрссси поразрядньм сравнением задав:аемого в регистре признака опроса. ассоциативного признака с хранимыми в памяти признаками.Недостаток этого устройства со-. стоит в низкой надежности.Целью изобретения является повышение надежности работы устройства.Поставленная цель достигается тем, что в управляющее устройство, содержащее две группы элементов И, выходы которых соединены с соответствующими входами группы элементов ИЛИ, и блок ассоциативной памяти, вход признака которого является входом устройства, введены блок памяти адресов, входами соединенный с выходами соответствующих элементов ИЛИ группы, а выходомс адресным, входом блока ассоциативной памяти, блок дешифрации числавозбужденных выходов блока асссциативной памяти, первый и второй выходыкоторого подключены соответственно куправляющим входам элементов И первойи второй групп, блок хранения статистики состояний, выходами соединенныйсо входами соответствующих элементовИ второй группы, блок дешифрации четности кода адреса и блок коммутации,соединенный )с"тыми входом и выходомсоответственно с Е-тым выходом блокаассоциативной памяти и К-тыщи входамиблока хранения статистики состояния,блока дешифрации числа возбужденныхвыходов блока ассоциативной памяти, 15третий выход которого подключен к управляющему входу блока дешифрациичетности кода адреса, и входу к-тогоэлемента И первой группы, выход блокапамяти адресов подключен к адресному 20входу блока ассоциативной памяти ико входу блока дешифрации четностикода адреса, первый и второй выходыкоторого соединены соответственносо входами блокировки четных и нечетных выходов блока коммутации (1-1,И).На чертеже представлена блок-схема предлагаемого устройства.Она содержит блок 1 ассоциативнойпамяти, блок 2 коммутации с коммутирующими транзисторами 3 и 4, устанавливаемыми соответственно на нечетныхи четных выходах блока 1, блок 5 дешифрации числа возбужденных выходовблока ассоциативной памяти, блок 6хранения статистики состояний, элементы И 7 первой группы, элементы И 8второй группы, элементы ИЛИ 9 группы,блок 10 памяти адресов и блок 11 дешифрации четности кода адреса.Устройство работает в режимах конт роля, коррекции и вероятностной кор- .рекции.Реализация указанных режимов основывается иа предположении о том,что при правильном функционировании,т.епри отсутствии отказов или сбоевв блоке 1, работа которого описывается системой ортогональных булевыхфункций и переход автомата в любоедопустимое состояние соответствуетьыбору одного слова при опросе бло,ка 1.Режим контроля,Режим контроля является основнымрежимом работы управляющего устройства, В этом режиме после подачи входного сигнала на вход признака слова.и кода состояния автомата на адресныйвход блока 1, блок 5 определяет число выходов блока 1, возбужденных врезультате опроса. Если возбужден Щодин и только один выходблока 1, тоделается вывод о том, что блок 1 работает правильно. В этом случае сигнал с первого выхода блока 5 разрешает прохождение сигнала от возбужденного выхода блока 1 через соответствующие элементы И 7 и ИЛИ 9 на блок 10, где выбирается ячейка с кодом состояния, н которое должно перейти устройство. Этот код поступает на входы блока 11 и на адресный вход блока 1 и в сочетании с входным,сигналом, поступающим в это время на вход признака блока 1; определяет очередной переход. Цикл работы автомата повторяется, если возбужден один выход.Если на очередном цикле возбужденные выходы отсутствуют, то блок 5 формирует признак ошибки, которая не может быть скорректирована. В случае, если возбуждается более одного выхода блока 1, устройство переходит в режим коррекции.Режим коррекцииВ случае прихода нескольких сигналов с выхода блока 1, блок 5 запускает блок 11, который по адресу на выходе блока 10 формирует сигнал запрета прохождения через блок 2 сигналов, имеющих четные или нечетные номера. Если, например, после блокировки сигналов, имеющих нечетные номера, блок 5 определил, что на выходе блока 2 имеется один и только один возбужденный (четный сигнал), то этому сигналу разрешается прохождение через один из элементов И 7 и элемент ИЛИ 9 в блок 10 и работа устройства продолжается.Режим вероятностной коррекцииЕсли после блокировки нечетных выходов блока 2 на входе блока 5 присутствуют несколько четных сигналов, то блок 5 выдает управляющий сигнал на элементы И 8 второй группы, В результате выбор ячейки блока 10 осуществляет блок 6, который по некото" рому правилу выбирает из всех присутствующих, в данном примере четных, сигналов на своем входе один, имеющий старший приоритет. Конструктивно блок 6 может представлять собой либо приоритетную схему, если приоритеты не зависят от состояния устройства, либо блок памяти. В последнем случае в блоке 6 хранится состояние (номер) старшего по приоритету сигнала для ;всех .(в предельном случае) сочетаний входных сигналов, выбранного, напри" мер; по известной статистике частоты возбуждения выходов блока 1.Таким образом, устройство за счет коррекции выдаваемых сигналов повышат надежность своего функционировани,я.Формула изобретенияуправляющее устройство, содержащее две группы элементов И, выходы которых соедИнены с соответствующими входаьщ группы элементов ИЛИ, и блок741266 Подписно ИИПИ Заказ 3205/48 Тираж ая илиал ППП фПатентф, г, ужгород., ул ассоциативной памяти, вход признакакоторого является входом устройства,о т л и ч а ю щ е е с я тем, что сцелью пОвышения надежности работыустройства, в него введены блок памяти адресов, входами соединенный с 5выходами. соответствующих элементовИЛИ группы, а выходом - с адреснымвходом блока ассоциативной памяти,блок дешифрации числа возбужденныхвыходов блока ассоциативной памяти, 1 рпервый и второй выходы которого подключены соответственно к управляющимвходам элементов И первой и второйгрупп, блок хранения статистики состояний, выходами соединенный со входами соответствующих элементов И второй группы, блок дешифрации четностикода адреса и блок коммутации, соединенный к-тымн входом и выходом соответственно с К-тым выходом блока ассоциативной памяти и К-тымн входами 20блока хранения статистики состояний,блока дешифрации числа возбужденныхвыходов блока ассоциативной памяти,третий выход которого подключен куправляющему входу блока дешифрациичетности кода адреса, и входу К-тогоэлемента И первой группы, выход блока памяти адресов подключен к адресному входу блока ассоциативной памяти и ко входу блока дешифрации четности кода адреса, первый и второйвыходы которого соединенысоответственно со входами блокировки четных инечетных, выходов блока коммутациис,М) . Источники информации,принятые:во внимание при экспертизе1. Авторское свидетельство СССРпо заявке 9 2543272/18-24,Кл. 6 06 Р 9/00, 1977.2, Авторское свидетельство СССР9 451085, кл6 06 Р,15/20, 1973
СмотретьЗаявка
2580898, 16.02.1978
ОРГАНИЗАЦИЯ ПЯ Х-5263
ГУРЬЕВ АЛЕКСАНДР ЮРЬЕВИЧ, МЕТРИК ЛЕВ МИХАЙЛОВИЧ
МПК / Метки
МПК: G06F 9/00
Метки: управляющее
Опубликовано: 15.06.1980
Код ссылки
<a href="https://patents.su/3-741266-upravlyayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Управляющее устройство</a>
Предыдущий патент: Устройство для умножения на разрядов множителя
Следующий патент: Микропрограммное устройство управления с исправлением ошибок
Случайный патент: Многоканальный усилитель мощности