Номер патента: 738178

Автор: Скрипицина

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Саоз Советсниз( Социалистических Республик(23) Приоритет Н 03 К 3/03 Государственный комнтет СССР ло делам изобретений н открытий(71) Заявитель Московский ордена Трудового Красного Знамени инженерно-физический институт(54) ДВОИЧНЫЙ СЧЕТЧИК Предлагаемый двоичный счетчикпредназначен для использования в устройствах промышленной автоматики, вычислительных устройствах, работающихв спецрежимах,Известен двоичный счетчик, содержащий р-и-р и и-р-и-транзисторы иэлемент памяти в каждом разряде (1).Недостатком этого двоичного счетчика является низкая надежность.Известен также двоичный, счетчик,каждый разряд которого содержит двар-и-р и один п-р-п-транзисторы, мифистор и три резистора, эмиттеры перного р-и-р- и и-р-и-транзисторов соединены через управляющую цепь мифистора с общей шиной, базы первогор-и-р- и и-р-и-транзисторов соединены соответственно с замыкающим и размыкающим контактами мифистора, коллектор первого р-и-р-транзистора соединен через первый резистор с отрицательной шиной питания, коллектори-р-и-транзистора соединен с базой 25второго р-и-р-транзистора и черезвторой резистор с положительной шиной питания, которая через третий резистор соединена с эмиттером второгор-и-р-транзистора 2).30 Недос татк ом этого сч ет чик а явл яе тся относительно низкая надежность.Цель изобретения-повышение надежности,Поставленная цель достигается тем,чтов двоичный счетчик каждый разрядкоторого содержит два р-и-р и одинп-р-п-транзисторы, мифистор и три резистора, эмиттеры первого р-и-р- ии-р-и-транзисторов соединены черезуправляющую цепь мифистора с общейшиной, базы первого р-и-р- и и-р-итранэисторов соединены соответственно с замыкающим и раэмыкающим контактами мифистора, коллектор первогор-и-р-транзистора соединен через первый резистор с отрицательной шинойпитания, коллектор и-р-и-транзисторасоединен с базой второго р-и-р-транзистора и через второй резистор с положительной шиной питания, котораячерез третий резистор соединена сэмиттером второгО р-и-р-транзистора,в каждый разряд введены дополнительные р-и-р- и и-р-и-транзисторы и пятьдополнительных резисторов, коллекторвторого р-и-р-транзистора соединенчерез первый дополнительный резисторс отрицательной миной питания, базы" кающим и размыкающим контактами мифистора 14. Коллектор первого р-и-ртранзистора 1 соедйнен через первыйрезистор 6 с отрицательной шиной 18 пйгания,Коллектор первого и-р-и-транзистора 4 соединен с базой второгор-и-р-транзистора 2 и через второйрезистор 7 с положительной шиной 19 "питания, которая через третий резис- тор 8 соединена с эмиттером второгор-и-р-транзистора 2, Коллектор второго р-и-р-транзистора 2 соединен .через четвертый резистор 9 с отри 40 цательной шиной 18 питания базы третьего р-и-р и второго и-р-и-транзисторов 3 и 5 соединены соответственно с змиттером и коллектором второго . р-и-р-транзистора 2. Эмиттеры третьего р-и-р- и. второго п=р-и-транзис" торов"соединены соответственно с от 50 рицательной 18 и положительной 19 ши"-нами"пйтания, Общая шина 17 соединена через резисторы 10 и 11 с коллек"торами соответственно третьего р-и-р 5 и второго и-р-п-транзисторов 3 и 5, "кб 1 брйе сбответственно через резисторы 12 и 13 соединены с базами со"ответственно первых и-р-и- и р-и-ртранзисторов 4 и 1 следующего разряда, а базы первых и-р-и- и р-и-"р=" транзисторов 4 и 1 первого разряда -":оединены через первый 15 и второй16 Ж.йбйорательнЬе резисторы собт" рополйительных р-и-р- и и-р-и-транзисторов"соединены соответственно сзмиттером и коллектором второгор-и-р-транзистора, эмиттеры дополнительных р-и-р- и й-р-и-транзисторов- соединены соответственно с отрицательной и положительной шинами питания. Общая шина соединена через второй и третий дополнительные резисто" ры"с коллекторами дополнительных со-,"ответственно р-и-р- и и-р-и-транзисторов, которые через соответственночетвертый и пятый дополнительные резисторы соединены:с базами соответственнои-р-п- и первого р-и-р-транэис 1торов следующего разряда, а базыи"р-и- и первого р-и-р-транзисторов 15первого разряда соединены через первый и второй вспомогательные резисторы соответственно с первым и вторым",входами двоичного счетчика,20Структурная схема двоичного счет"-"чика показана на чертеже,Двоичный счетчик в каждом разрядесодержит три р-и-р-транзистора 1,2,3и два п-р-и-транзистора 4 и 5, восемь резисторов 6-13 и мифистор 14,а также вспомогательные резисторы 15и 16, в каждом разряде эмиттеры первых р-и-р- и и-р-и-транзисторов 1 и 4соединены через управляющую цепь мифистора 14 с общей шиной 17. Базыпервых р-и-р- и и-р-и 4 транзисторов ветственно с первым 20 и вторым 21 входами двоичного счетчика,Двоичный СчетЧик работает следующим образом,В отсутствии входного сигнала всетранзисторы счетчика закрыты. Транзисторы 1 и 4 закрыты нулевыми потенциалами на сьоих базах, так как база транзистора 1 заземлена, через резистор 16, если данный разряд в нулевом логическом состоянии, или через контакт мифистора 14, если данный разряд в единичном логическом состоянии. Транзистор 4 закрыт, так как его база заземлена, или через размыкающий контакт мифистора 14, если данный разряд находится в состоянии логического нуля, или через резистор 13, если данный разряд находится в единичном логическом состоянии, Транзистор 2 закрыт положительным потенциалом на базе, поданным через резистор 7, и транзистор 3 закрыт положительным потенциалом, поданным через резистор 8. Транзистор 5 закрыт потенциалом, поданным через резистор 9, В этом состоянии счетчик устойчив и практически не потребляет энергии от источника питания.Все транзисторы счетчика работаютв ключевом режиме и проводят ток только в моменты действия входных сигналов. Переключение мифисторов 14 происходит после окончания действия входного сигнала с Фиксированной задержкой относительно его начала.Входными импульсами для каждого иэ разрядов служат положительный й отрицательный импульсы, поступающие от предыдущего разряда через резисторы 12 и 13 соответственно, для всех разрядов, кроме первого, для которого эти импульсы подаются на входы 20 и 21 соответственно и проходят через резисторы 15 и 16 соответственно.При одновременной подаче импульсов положительный импульс оказывается эашунтированным размыкающим контактом мифистора 14, если первый разряд находился в нулевбм состоянии, а отрицательный импульс открывает транзистор 1. Этот транзистор пропускает импульс тока, который, проходя через мифистор 14, обеспечивает его срабатывание, что Приводит к переключению его контактов. Замыкающий контакт замыкается, шунтируя вход транзистора 1, а размыкающИй подготавливает к приходу следующей пары входных импульсов транзистор 4. Разряд переходит в единичное логическое состояние следующая пара входных импульсов приводит к отпиранию транзистора 4, Этообеспечивает Формирование на коллекторе этого транзистора отрицательного импульса перекоса одновременно с входным сигналом, этот импуЛьс отпирает транзистор 2,738178 Формула изобретения Заказ 2831/3Подписное НИИПИираж 9 4 который обеспечивает отпирание транзисторов 3 и 5 в результате чего на следующий разряд подаются запускающие импульсы, Положительный импульс, проходя через мифистор 14, воэвра 1 цает его в исходное состояние,Так как все транзисторы работают в ключевом режиме и при отсутствии входных импульсов находятся взакрытом состоянии, двоичный счетчик обеспечивает повышенную надежность. двоичный счетчик, каждый разряд которого содержит два р-П-р- и один п-р-п-транзисторы, мифистор и три резистора, эмиттеры первого р-и-ри и-р-и-транзисторов соединены через управляющую цепь мифистора с общей шиной,базы первого р-и-р- и и-р-и- транзисторов соединены соответствен-. но с замыкающим и размыкающим контактами мифистора, коллектор первого р-п-р-транзистора соединен через первый резистор с отрицательной шиной питания, коллектор и-р-п-транзистора соединен с базой второго р-и-ртранзистора и через второй резистор с положительной шиной питания, которая через третий резистор соединена с эмиттером второго р-п-р-транзистора, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности, в 6каждый разряд введены дополнительныер-и-р- и и-р-и-транзисторы и пять дополнительных резисторов, коллектор"второго"р=п=р=транзистора соедийенчерез первый дополнительный резисторс отрицательной шиной питания, базыдополнительных р-и-р-"и и-р-и-транзисторов соединены соответственно сэмиттером и коллектором второгор-п-р-транзистора, эмиттера дОполни тельных р-и-р-. и и-р-и-транзисторов1 Осоединены соответственно с отрица- "тельной и положительной шинами питания, общая шина соединена через второй и третий,дойолнительные резисторы с коллекторайи дополнительных со 15 ответственно р-и-р- и и-р-п-транэис"торов, которые через соответственночетвертый и пятйй дополнительные резисторы Соединены с,базами соответственно и-р-и-и первого р-п-р-тран 20 эисторов следующего разряда, а базыи"-"р-и- и первого р-и-р-транзисторовпервого разряда соединены через пер " вый и второй вспомогательные резисто"ры соответственно с первым и вторым5 входами двоичного счетчика.Источники информации,принятые во внимание при экспертизе1. Автоматика и приборостроение-Р 2, 1965, с, 44,2, Авторское свидетельство СССРпо заявке Р 2443723/18-21,кл, Н 03 К 23/03 (прототип) . Филиал ППП фПатентф, г. Ужгород, ул. Проект

Смотреть

Заявка

2483170, 10.05.1977

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ

СКРИПИЦИНА СВЕТЛАНА ИВАНОВНА

МПК / Метки

МПК: H03K 23/03

Метки: двоичный, счетчик

Опубликовано: 30.05.1980

Код ссылки

<a href="https://patents.su/3-738178-dvoichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоичный счетчик</a>

Похожие патенты