Резервированное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
/ аа делам нзееретеннй н Ртнрытнй(54) РЕЗЕРВИРОВАИНОЕ ЗАПОМИНМОЩЕЕ УСТРОЙСТВО Изобретение относится к области вычислительной техники и может быть использовано в вычислительньи системах, работаоших в реальном масштабе времени, с повышенными требованиями к ресурсу.5 Известно резервированное запоминающее устройство (ЗУ), содержащее однократную избыточность (дублирование), контроль работоспособности которого осуществляется методом сравнения выходной информации, а обнаружен О ная неисправность локализуется с помощью йоочередной тестовой проверки каждого ЗУ.Время восстановления неисправности в таком устройстве слагается из двух составляющих: времени локализации неисправности и времени замещения неисправного модуля исправным. Причем как локализация исправности, так и замещение неисправного модуля связаны с прерыва. нием вычислительного процесса по основной про.а грамме, что является существенным недостатком данного устройства при использовании в систе. мах, работающих в реальном масштабе времени 13. Однако такое устройство содержит большое количество избыточного оборудования в наглу женном резерве.Наиболее близким к изобретению является устройство, содержащее по крайней мере не менее двух ЗУ, .выходы с которых подаются на общий компаратор. До тех пор, пока на компаратор поступают идентичные выходные снг. палы от всех ЗУ, система функционирует нормально, формируя общий выходной сигнал, подаваемый к центральному процессору. Когла обнаруживается, что выходные сигналы с отдельных ЗУ отличаются друг от друга, то система переключается в режим анализа неисправности. После локализации неисправность индицируется. Система может продолжить работу, используя другое неповрежденное ЗУ, либо послевосстановления отказавшего ЗУ снова перейтц в режим работы с двумя ЗУ 121.Таким образом, в прототипе, как и аналоге, локализацию неисправности проводят программными средствами, это приводит к эначитель. ным затратам непроизводительного времени, что является существенным недостатком для систем,10076 фкоторая "замораживает" информацию на всехрегистрах ЦВМ посредством блокирования импульсов синхронизации на время ввода в работу резервного блока 3, Через время, равноевремени переходных процессов и выборки информационного слова, останов снимается иЦВМ продолжает работу, Блок контроля 7 определяет неисправный блок, Если сигнал пришел только с компаратора 5, делается вывод 1 о о неисправности, блока 1, если - с компарато.ром 5 и б, неисправным считается блок 2. Вслучае обнаружения отказа в блоке последнийзаменяется новым. Во время замены блока устройство продолжает- функционировать, послечего система переходит в первоначальное состояние.Таким образом, в ЗУ локализация неисправ.ности происходит во время работы ЦВМ поосновной программе, а прерывание вычислитель ного процесса происходит только на времяподключения резервного блока, что позволяетсократить время прерывания основной программы на величину, равную времени локализациинеисправности.25 Резервированное запоминающее устройство,содержащее блоки памяти, выходы одних изЗ 0 которых подключены к входам компаратора,выход которого подключен к блоку контроляи через ключ к одному иэ блоков памяти,о т л и ч а ю щ е е с я тем, что, с целью повыше.ния надежности устройства, оно содержит дополнительный компаратор, блок регенерациии мажоритарный элемент, подключенный кблокам памяти и компараторам, выходы одно.го из которых подключены к блоку контроля,а другого - к блоку регенерации, входы кото 40 рого соединены с входами соответствующихблоков памяти, при этом выходы блока регенерации соединены с входами соответствующегоблока памяти,Источники информации,45 принятые во внимание при экспертизе1. Патент США У 3517171, кл, 235 - 153,03.10.67,2. Патент США И 3544777, кл. 235 - 153,06,11.67 (прототип) . 3 7работающих в реальном масштабе времени, гдедлительное прерывание вычислительного процесса недопустимо.Целью изобретения является повышение надежности устройства.Это достигается тем, что в ЗУ, содержащееблоки памяти, выходы одних из которых подключены к входам компаратора, выходом подключенного к блоку контроля и через ключк одному из блоков памяти, введены дополнительный компаратор, блок регенерации и мажо.ритарный элемент, подключенный к блокам памяти и компараторам, выходы одного из которых подключены к блоку-кантроай, а щу,гого - к блоку регенерации, при этом входыпоследнего соединены с входами соответствующих блоков памяти, а выходы - с входамисоответствующего блока памяти,На чертеже представлена блок-схема резер.вированного ЗУ.ЗУ содержит активные блоки памяти 1, 2и один блок памяти 3 в ненагруженном резерве, соединенный с источником питания черезключ 4 компаратор 5, служащий для сравнения выходной информации блоков памяти 1и 2, компаратор б, сравнивающий выходную информацию блоков 2 и 3, причем выходы компараторов подключены к входам блока контро.ля 7, блок регенерации 8, дополнительный выход 9 к шине "Останов", адресную шину 10шину обращения 11, мажоритарный элемент 12.Устройство работает следующим образом.3 исходном состоянии блоки 1, 2, 3 исправ.ны, ключ питания 4 находится в разомкнутомсостоянии, блоки 1 и 2 активно функционируют, обрабатывая одну и ту же информацию, поступающую на их входы по адресной шине 10и шине обращения 11. Информацич на выходемажоритарного элемента 12 совпадает с информацией, имеющейся на выходах двух активныхблоков.При несоответствии выходной информацииблока 1 и блока 2 компаратор 5 вырабатыва.ет сигнал, по которому срабатывают ключ питания 4, подключая питание к блоку 3, и блокрегенерации 8, который возобновляет на вхо.де модуля 3 информацию, поступающую на входы блоков 1 и 2. Одновременно этот сигналс выхода 9 поступает на схему останова ЦВМ,Формула изобретения710076 Тираж 662 ПодписноеЦНИИПИ Государственного комитета СССРпо делам изобретений н открытий113035, Москва, Ж - 35, Рауновская наб., д. 4,5 Заказ 8769/5 Филиал ППП "Патент, г. Ужгород, ул, Проектная, 4 Составитель Л. Амусьева Редактор Т. Юрчикова Техред З.Фанта Корректор В. Синицкая
СмотретьЗаявка
2462561, 17.03.1977
ПРЕДПРИЯТИЕ ПЯ В-2969
МИХ АЛЕКСАНДР ДАНИЛОВИЧ, ГНИТЬКО РОСТИСЛАВ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, резервированное
Опубликовано: 15.01.1980
Код ссылки
<a href="https://patents.su/3-710076-rezervirovannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное запоминающее устройство</a>
Предыдущий патент: Матричный накопитель для интегральных запоминающих устройств
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Диодный функциональный преобразователь