-разрядный счетчик импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 702529
Автор: Зибинь
Текст
ц 702529 Ссноз Соаечскик Социалистических Республик(51)М. Кл,2 Н 03 К 23/02 с присоединением заявки Ио -,. Государственный ком нтет СССР но дмам нвобретеннй н открытнй(71) Заявитель Институт электроники и вычислительной техники АН Латвийской ССР(54) И-РЯЗРЯДНИЙ СЧЕТЧИК ИМПУЛЬСОВ Известен также Н-разрядный счет-. чик импульсов, содержащий И+1 триггер, тактовые входы которых соединены с входом устройства, счетный вход триггеранулевого разряда соединен с единичной й, а рой и инверсный выходы триггера нулевого разряда соединены соответственно со счетным входом триггера первого разряда и с входом блока Формирования переносов, каждый из ювыходов которого соединен-со счетным входом соответствующего триггера, а входы блока Формирования переносов соединены,с выходами триггеров разрядов с первогопо Я2Предлагаемый счетчик относится к импульсным устройствам, Он вйполнен на двоичных триггерах и логи. ческих устройствах и может использоваться в вычислительных, измерительных и других устройствах,Известен И-разрядный счетчик импульсов, содержащий И+1 триггер и блок Формирования переносов 1,Недостатком известного счетчика является невозможность работы в двух различных кодах одновременно. Недостатком этого И-разрядногосчетчика является невозможность одчовременной работы,в обычном и отраженном двоичных кодах,Целью изобретения является обеспечение одновременной работы в обычном и отраженном двоичных кодах.Поставленная цель достигаетсятем, что в Ю-разрядный начетчик им.пульсов, содержащий 0+1 триггер,. тактовые входы которых соединены с вхо-,дами устройства, счетный вход триг-гера нулевого разряда соединен сединичной шиной, прямой и инверсный5 выходы триггера нулевого разряда соединены соответственно со счетнымвходом триггера первого разряда и свходом блока Формирования переносов,каждый иэ ввыходов которого соеди 2 О нен со счетным входом соответствующего триггера, а входы блока Формирования переносов соединены с выходамитрйггеров разрядовс первого по Н дополнительно введен кодопреобразователь отраженного двоичного кодав обычный двоичный код, входы которого соединены с прямыми и инверсньвш выходами триггеров всех разрядов, кроме нулевого, каждый из и-юЗО последних выходов блока Формирования55 065 переносов соединен с Ч-входом соответствующего триггера, Р-вход каждЬго триггера в+1+1 разряда, крометриггеров двух последних разрядов,соединен с в+1+2 выходом кодбпреоб " " раэователя отраженного двоичногокода в обычный двоичный код. Р-входтриггера И-го разряда соединен синверсным выходом триггера И-го раз"; -ряда, а Р-вход триггера И-го разряда соединен с прямымвыходом триггера И-го разряда.Структурная схема И-разрядногосчетчика импульсов показана на чертеже.И,-разрядный счетчик импульсов содержит И+1 триггеры 1 = 1 - 1 = И + 1тактовые входы которых соединены свходом 2 устройства, счетный входтриггера 1 я 1 нулевого разряда сое 1динен с единичной шиной 3, прямой иинверсный выходы триггера 1 = 1 нулевого разряда соединены соответственно со счетным входом триггера1 = 2 первого разряла и с входомблока формирования переносов 4, каждый изв - 1 выходов которого соеди"нен со счетным входом соответствующего триггера, входы блока Формирования переносов 4 соединены с выходами триггеров разрядов с первогопо И - 2, а также содержит кодопреобразователь отраженного двоичного" -" кода в обычнййдвоичный код 5, входыкоторого соединены с прямыми и инверсными входами триггеров 1 : 2 - 1= И + 1 всех разрядов; кроме нуЛевогоа каждый из И в последних выходов блока Формирования переносов4 соединен с Ч-входом соответствующего триггера, Р-вход триггера ш+Х+1разряда, кроме триггеров двух последних разрядов, соединен с ш + 1 + 2выходом кодопреобраэователя отраженного двоичного кода в обычный двоичный код 5, Р-вход триггера 1 = И И-го разряда соединен с инверсным выходом триггера 1 = И + 1 И-го разряда, а Р-вход триггера 1 = И + 1 И-горазряда соединен с прямым выходом;триггера 1 =. И И-го разряда.И-разрядный счетчик работаетследующим образом.В исходном состоянии входной сигнал на входе 2 - состояние логического " фО, и триггеры хранят одноиз 2 состояний счетчика,Пи поступлении входного импульсаодин из триггеров 1 = 2 - 1 = И + 1переключается в другое состояние,т.е. устанавливается следующее сос-тояние счетчика в отраженном двоич-ном коде. Через время, равное задержке кодопреобразователя 5, появляетсяновое состояние в прямом двоичномкоде; По окончании входногоимпульсайереключается счетный триггер. 1 = 1нулевого разряда. После этого, через время, равное задержке блока Формирования переносов 4, триггеры 1 = .31 = И + 1 получают новые входныесигналы. Этим заканчивается переходи счетчик готов принимать следующийвходной импульс. Таким образом, время регистрации в отраженном двоичном коде равно задержке переключенияодного триггера. Время регистрации впрямом двоичном коде равно сумме задержки переключения триггера и задержки срабатывания кодопреобразователя 5.Разрешающая спосОбность равнап15где 1 - задержка переключения триггера;задержка схемы переносовЗадержка кодопреобразователя 5 20 не ухудшает разрешающую способностьсчетчика, так как имеется достаточный запас времени для срабатываниякодопреобразователя, Остальные переходы совершаются аналогично, Напри мер, четырехразрядный счетчик даетследующую последовательность состоя- ний 5 0 1110 1010 15 00001 1111 0 100000000 И-разрядный счетчик может исполь" зоваться в аналого-цифровых преобразователях, радиолокаторах и других счетно-решающих устройствах, где нео 1 мб 3 имо безошибочное и однозначное считывание результата счета в отраженном двоичном коде и обработка окончательного результата на цифровых вычислительных устройствах в пря", мом двоичном коде.702529 Формула изобретенияПатент,ул Проектная илиУ Б-разрядный счетчик импульсов, содержащий 0+1 триггер, тактовые входы которых соединены с входом устройства,счетный вход, триггера нулевого 5 разряда соединен с единичной шиной, прямой и инверсный выходы триггера нулевого разряда соединены соответственно со счетным входом триггера первого разряда и с входом блока формирования переносов, каждый из рвыходов которого соединен со счетным входом соответствующего триггера, а входы блока формирования переносов соединены с выходами триггеров разрядов с первого по 0-2,о т л и ч а ю щ и й с я, тем, что, с целью обеспечения одновременной ра-боты в обычном и отраженном двоичных кодах, в него дополнительно введен кодопреобразователь отраженного двоичного кода в обычный двоичный код,входы которого соединены с прямымии инверсными выходами триггероввсех разрядов, кроме нулевого,каждый иэ, 0-щ выходов блока формирования переносов соединен с Ч-входомсоответствующего триггера, 0-Входкаждого триггера в+1+1 разрядакроме триггеров двух последних разрядов, соединенс й + 1 + 2 выходомкодопреобразователя отРаженногодВОичнОГО кода в ОбычныйдВоичныйкод, 0-вход триггера Я-го разрядасоединен с инверсным выходом триггера Б-го разряда, а О-вход триггера,М-го разряда соединен с прямым выходом триггера Я-го разряда. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРВ 507941, кл. Н 03 К 23/00, 1976.2. Труды ИИЭР, 1973, В 1, с,148149,ЦНИИПИ Заказ 7609/5Тираж 1060 Подписное
СмотретьЗаявка
2514052, 26.07.1977
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТВИЙСКОЙ ССР
ЗИБИНЬ ДЗИНТАР КАРЛОВИЧ
МПК / Метки
МПК: H03K 23/02
Метки: импульсов, разрядный, счетчик
Опубликовано: 05.12.1979
Код ссылки
<a href="https://patents.su/3-702529-razryadnyjj-schetchik-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">-разрядный счетчик импульсов</a>
Предыдущий патент: Электронный задатчик
Следующий патент: Двоично-десятичный счетчик
Случайный патент: Способ бестраншейной прокладки трубопровода и устройство для его осуществления