Селектор импульсов по длительности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социал истицеских РеспубликО П И С А Н И Е (ц 663096ИЗОБРЕТЕН ИЯ АВТОРСКОМУ СВИДЕТИЗЬСТВУ 61) Дополнительное к авт. свид(21) 2437048/18) Приоритет -осударстеенный комет СССР по делам нзооретен н открытийОпубликовано 15.05.79. Бюллетень18 та опубл вания описания 25.05.7 72) Авторы изобретения М, Герштейн и В. Г, Барано 71) Заявитель(54) СЕЛЕКТОР ИМПУЛЬСО ЛИТЕЛЬНОС Недостатки селектора - сложность схемы и необходимость установки ее элементов в исходное состояние.Наиболее близким по технической сущности к предлагаемому является селектор импульсов, содержащий амплитудный квантователь, выходами соединенный с входами разрядов цифрового преобразователя, каждый из которых содержит регистр сдвига, выходами поразрядно соединенный с входами блока логических элементов И, выход которого соединен с одним входом триггера, и выходной логический элемент ИЛИ, причем выходы выходных логических элементов ИЛИ всех разрядов цифрового преобразователя подключены к входам цифроаналогового преобразователя 12),Недостатками данного селектора являются низкая достоверность и медленный процесс селекции.Целью изобретения является повышение достоверности и ускорение процесса селекции. Известен селектор импульсов, содержащий внутренний синхронизатор, входную логическую схему, два сдвиговых регистра,н н5 импульсныи выходной каскад, схему счета длительности импульса, решающую логическую схему, каскады сброса, стробирования и предназначенный для приема или отбора импульсов в зависимости от их длительчости. Каждый импульс входной импульсной 1 О последовательности подается в первый сдвиговый регистр, в то время как длительность импульса регистрируется счетчиком. При опознании конца импульса показания счетчика проверяются. Если длительность им 15 пульса соответствует заданной, импульс сдвигается параллельно из первого сдвигового регистра во второй сдвиговый регистр, Если длительность импульса не соответствует заданной, импульс полностью отсеивается. Первый сдвиговый регистр сбрасывается, после 20 чего регистр готов к приему следующего импульса импульсной последовательности.Импульсы из второго сдвигового регистра затем сдвигаются в выходную линию 1. Изобре.ение относится к импульсной технике,Поставленная цель достигается тем, что.селектор импульсов, содержащий амплиудный квантователь, выходами соединенный с входами разрядов цифрового преобразователя, каждый из которых содержит регистр сдвига, выходами поразрядно соединенный с входами блока логических элементов И, выход которого соединен с одним входом триггера, и выходной логический элемент ИЛИ, причем выходы выходных логических элементов ИЛИ всех разрядов цифрового преобразователя подключены к входам цифроаналогового преобразователя, в каждый разряд цифрового преобразователя введен логический элемент Запрет, один вход которого соединен с первым выходом триггера данного разряда, другой вход - с выходом регистра сдвига и другим входом триггера, а выход подключен к входу выходного логического элемента ИЛИ, а во все разряды цифрового преобразователя, кроме первого, введены дополнительные логический элемент Запрет и логический элемент ИЛИ, Причем входы дополнительного логического элемента Запрет каждого разряда соединены с вторыми выходами триггеров всех предыдущих разрядов цифрового преобразователя, выход дополнительного логического элемента Запрет через дополнительный логический элемент ИЛИ в каждом разряде соединен с вторым входом выходного логического элемента ИЛИ, второй вход каждого дополнительного логического элемента ИЛИ подключен к другому входу триггера данного разряда.Структурная электрическая схема описываемого селектора приведена на чертеже.Селектор содержит амплитудный квантователь 1, цифровой преобразователь 2, первый разряд которого содержит регистр сдвига 3, блок 4 логических элементов И, триггер 5, логический элемент Запрет 6 и логический элемент ИЛИ 7, а каждый последующий разряд - регистр сдвига 8, блок 9 логических элементов И, триггер 10, дополнительный логический элемент Запрет 11, логический элемент ИЛИ 12, дополнительный логический элемент ИЛИ 13 и логический элемент Запрет 14. Выходы логических элементов ИЛИ каждого разряда соединены с входами цифроаналогового преобразователя 15. Входной сигнал подан на вход 16, а выходной сигнал снимается с выхода 17.Принцип работы селектора заключается в следующем. На вход амплитудного квантователя 1 поступает информация, которая подвергается квантованию по амплитуде на и разрядов в пределах определенного дискретного участка Л 1. С выхода амплитудного квантователя в каждый разряд цифрового преобразователя 2 цифровая информация посту пает на соответствующий регистр сдвига 3,8 с последовательным вводом и параллельной выдачей числа.0 Формула изобретенияСелектор импульсов по длительности, содержащий амплитудный квантователь, выходы которого соединены с входами разрядов цифрового преобразователя, каждый из которых содержит регистр сдвига, выходы которого поразрядно соединены с входами блока логических элементов И, выход которого соединен с одним входом триггера, и выходной логический элемен; ИЛИ,причем выходы выходных логических элементов ИЛИ всех разрядов цифровго преобразователя подключены к входам цифроаналогового преобразователя, отличающийся тем, что, с целью повышения достоверности и усСелекция сигналов по длительности производится в каждом разряде цифрового преобразователя. Период тактовых импульсов регистра сдвига равен Л 1, количество разрядов регистра К = д +1, где т - длительность ожидаемого полезного сигнала.Си гн ал длител ь ности т соответствует неп рерывной записи и сдвигу логической 1 до К - 1-го разряда сдвига. При наличии во всех К разрядах регистра сдвига логических 1 срабатывает соответствующий блок 10 4,9 логических элементов И и сигнал с еговыхода устанавливает соответствующий триггер 5,10 в одно из устойчивых состояний, при котором информация не проходит через соответствующий логический элемент Запрет 6, 14. В другое устойчивое состояние триггер устанавливается первым логическим О в старшем разряде регистра сдвига. Информация с выхода регистра сдвига через соответствующие логические элементы Запрет 6, 11, 14 и логические элемен- О ты ИЛИ 7, 12 поступает на цифроаналоговый преобразователь 15. Запрет на прохождение сигнала данного разряда цифрового преобразователя на цифроаналоговый преобразователь распространяется только в том и случае, если во всех К разрядах регистрасдвига данного разряда цифрового преобразователя и всех разрядах младше данного присутствуют логические 1. Если в одном из разрядов цифрового преобразователя нет запрета (в соответствующем регистре сдвизф га присутствует логический О), то запретна прохождение сигнала на цифроаналоговый преобразователь снимается со всех разрядов цифрового преобразователя старше данного через соответствующий дополнитель ный логический элемент Запрет 11, входыкоторого соединены с выходами триггеров всех разрядов цифрового преобразования младше данного.Описываемый селектор позволяет получить непрерывность селекции, т. е. не тре О буется время для возвращения элементовв исходное состояние, повышается достоверность работы устройства и его надежность.корения процесса селекции, в каждый разряд цифрового преобразователя введен логический элемент запрет, один вход которого соединен с первым выходом триггера данного разряда, другой вход - с выходом регистра сдвига и другим входом триггера, а выход подключен к входу выходного логического элемента ИЛИ, а во все разряды цифрового преобразователя, кроме первого введены дополнительные логический элемент Запрет и логический элемент ИЛИ, причем входы дополнительного логического элемента Запрет каждого разряда соединены с вторыми выходами триггеров всех предыдущих разрядов цифрового преобразова 663096 теля, выход дополнительного логического элемента Запрет через дополнительный логический элемент ИЛИ в каждом разряде соединен с вторым входом выходного логического элемента ИЛИ, второй вход каждого дополнительного логического элемента ИЛИ подключен к другому входу триггера данного разряда.Источники информации, принятые во внимание при экспертизе1 О 1. Патент США3790881, кл. 307-235 Т,05,02.74,2. Патент Японии45 - 45479,кл. 109 НО, 22.05.70.
СмотретьЗаявка
2437048, 27.12.1976
ПРЕДПРИЯТИЕ ПЯ В-8246
ГЕРШТЕЙН СЕМЕН МАКАРОВИЧ, БАРАНОВ ВИКТОР ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H03K 5/18
Метки: длительности, импульсов, селектор
Опубликовано: 15.05.1979
Код ссылки
<a href="https://patents.su/3-663096-selektor-impulsov-po-dlitelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Селектор импульсов по длительности</a>
Предыдущий патент: Устройство для контроля временных интервалов кодированных посылок
Следующий патент: Устройство автоматического включения
Случайный патент: Висячий замок с кольцевой дужкой