Запоминающее устройство

Номер патента: 661607

Автор: Соколов

ZIP архив

Текст

(22) Заявлено 140676 (21) 2371957/18-24с присоединением заявки Нов(51)М. Кл. 6 11 С 11/00 Государственный комитет СССР но делам изобретений и открытий(54) ЗАПОМИНИОЦЕЕ УСТРОЙСТВО Поставленная цель достигается тем, что предложейное ЗУ содержит последовательно соединенные коммутатор адреса микрокоманд 1 счетчик адреса микрокоманд и дешифратор адреса микрокоманд, выходы которого подключены к другим адресным входам накопителя. Входы коммутатора адреса микро- команд соединены соответственно с одними из выходов регистра микрокоманд и входом ЗУ. Управляющие входы коммутатора адреса микрокоманд и счетчика адресамикрокоманд подключены к выходам блока управления.На чертеже изображена структурная схема предложенного ЭУ.ЗУ содержит накопитель 1, разделенный на К полей фазы операций 1 1 К (где К- число фаэ, необходимых для выполнения операции типа выборка команды, выборка операнда, выполнение операций, формирование команды 1).В состав каждого поля фазы операций входит поле управляющих сигналов 2, поле переадресации 3 и поле зацержки 4.ЗУ содержит также регистр микро- команд 5, блок управления б, деаифратор адреса операций 7, регистр Изобретение может быть использовано, например, в микропрограммных устройствах управления.Известнызапоминающие устройстваЭУ) 1, ,21Одно иэ известных ЗУ содержит ряд постоянных микропрограмм, адресация к которым может производиться по множеству адресов 1. Недостатком этого устройства являются большие аппаратурные затраты.Наиболее близким техническим решением к изобретению является ЗУ, содержащее последовательно соединенные коммутатор адреса операций, ре гистр адреса операций и дешифратор адреса операций, выходы которого подключены к одним адресным входам накопителя, информационные выходы которого соединены с регистром микрокоманд, и блок управления 2,Большой объем накдпителя такого ЭУ определяется произведением разрядности поля управляющих сигналов на среднее число микрокоманд для каждой из операций и число операций.Целью изобретения является упрощение устройства за счет сокращения количества оборудования661607адреса операций 8, коммутатор адреса операций 9, последовательно соединенный коммутатор адреса микрокоманд 10, счетчик адреса микрокоманд 11 и дешифратор адреса микрокоманд 12.Выходы дешифратора 12 подключены к одним иэ входов накопителя 1, вхо ды коммутатора 10 соединены соответственно с одними иэ выходов регистра 5 и входом 13 ЗУ. Управляющие входы коммутатора 10 и счетчика 11 подключены к выходам блока управления б, 1 О ЗУ работает следующим образом.При подаче кода операции на вход 14 коммутатора адреса операции 9 и при наличии на его управляющих входах разрешающего сигнала в регистре адреса операций 8 формируется адрес, который затем дешифруется в дешифраторе адреса операций 7 и используется для выборки сразу 20 всех микрокоманд, необходимых для выполнения заданной операции, управляющие сигналы которых сгруппированы по фазам выполняемой операции. Но возбуждается только поле фазы 25 операции 1 А (соответствующие первои микрокоманде со всеми необходимыми сигналами для выполнения фазы операции, например определение типа команды) с полем переадресации 3, полем управляющих сигналов 2 и полем задержки 4, которое подключено к возбужденному выходу дешифратора адреса микрокоманд 12. При этом информация из поля управляющих сигналов 2 переписывается в регистр микрокоманд 5 и используется для управления работой внешних устройств (на чертеже не показаны), например арифметического устройства (АЦ) ЦВМ. Информация иэ поля переадресации 3, 40 пройдя соответствующее поле. регистра микрокоманд 5, поступает на вход коммутатора адреса микрокоманд 10 и используется для изменения порядка следования микрокоманд при нали чии соответствующего сигнала условия, поступающего, например, из АУ ЦВМ на вход коммутатора 10. Информа ция из поля задержки 4, пройдя состветствующее поле регистра Микро команд 5, поступает на входы блока управления б, обеспечивая тем.самым заданное время существования микрокоманды. После этого на егб выходе формируется импульс, поступающий на вход счетчика адреса микрокоманд 11через коммутатор адреса микрокоманд10 при отсутствии условия, поступающего нз АУ. Затем счетчик адреса микрокоманд 11 устанавливается следующее по порядку состояние, обеспечивая тем самым возбуждение следующего по порядку выхода дешифратора адреса микрокоманды 12. При этом возбуждается следующее поле фазы операции 1 2 (соответствующее второй микрокоманде со всеми необходимыми сигналами для выполнения следующей фазы операции, например фвыэов опе-. ранда),.После поступления следующих им-,. пульсов на вход счетчика адреса микрокоманд 11 в накопителе 1 последовательно возбуждаются поле фазы операций 1 5 , соответствующее фазе операций, например выполнение операции (умножение), поле фазы операции 1, , .соответствующее фазе операций, например размещение результатов, поле фазы операции ( , соответствующее фазе операции, например вызов команды.Затем цикл работы повторяется.Введение в ЗУ дешифратора адреса микрокоманд, коммутатора адреса микрокоманд и счетчика адреса микро- команд позволило сократить количество оборудования устройства и упростить его. Формула изобретенияЗапоминающее устройство, содержащее последовательно соединенные коммутатор адреса операций, регистрадреса операций и дешифратор адреса операций, выходы которого подключены к одним адресным входам накопителя, информационные выходы которогосоединены с регистром микрокоманд,и блок управления, о т л и ч а ю -щ е е с я тем, что, с целью упрощения устройства, оно содержит последовательно соединенные коммутаторадреса микрокоманд, счетчик адресамикрокоманд и дешифратор адреса микрокоманд, выходы которого подключенык другим адресным входам накопителя;входы коммутатора адреса микрокомандсоединены соответственно с однимииз выходов регистра микрокоманд ивходом устройства; управляющие входыкоммутатора адреса микрокоманд и счетчика адреса микрокоманд подключенык выходам блока управления.Источники информации, принятые вовнимание при экспертизе1, Патент СЬА М 3389376,кл. 340-172.5, 1968.2. Г. Булей. Микропрограммирование. И., Мир, 1973, с. 17.661607 Составитель В. Рудаковкто Л, Утехина Тех ЯМБабурка Ко екто М. емчик 3 акаэ 248 Филиал ППП Патент, г. Ужгород, ул, Проектная, 4 7/55 Тираж 680 ЦЯИИПИ Государственнопо делам иэобретени 13035 Мсскваа ЕР Подписноекомитета СССРоткрытийская наб 4/5

Смотреть

Заявка

2371957, 14.06.1976

ПРЕДПРИЯТИЕ ПЯ А-7162

СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее

Опубликовано: 05.05.1979

Код ссылки

<a href="https://patents.su/3-661607-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты