Аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
п 1660238 Союз Соьетских Социалистических Республик) М,Кл.Н ОЗК 13 кис присоединением Госудгрственнын комитет СССР(23) Приоритет Опубликовано 30.04.79, Бюллетень16 53) У 621,32 (088,8 делам изобретении н открытий Дата опубликования исания 30.04.7 Авторыизобретения(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛ ится к вычислительной нИзобретение отностехнике,Известен аналого-цифровой преобразователь, содержащий источник эталонного сигнала, нуль-орган, интегратор, переключатели, триггер, блок управления 11.Однако устройство имеет погрешность нелинейности преобразования.Известен аналого-цифровой преобразователь, содержащий первый переключатель, выход которого соединен с выходом второго переключателя и с входом интегратора, выход которого соединен с первым входом нуль-органа, выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым выходом блока управления, первый вход которого через последовательно соединенные блок выделения периода помехи и генератор импульсов соединен с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, а выход соединен с управляющим входом счетчика, информационные выходы которого соединены с и формационными входами цифро-аналогового преобразователя, управляющий вход которого соединен с выходом источника эталонного сигнала и с первым входом второго переключателя, второй вход которого соединен с выходом первого триггера и с первым входом элемента ИЛИ, первый вход второго триггера соединен с вторым выходом блока управления, второй вход второго триггера соединен с первым выходом бло ка управления, а выход соединен с входомпервого переключателя, второй вход блока управления соединен с первым входом элемента ИЛИ, третий выход блока управления соединен с входом счетчика, а четвер тый выход соединен с управляющим входомгенератора импульсов 2.Однако устройство имеет низкую точностьпреобразования и низкое быстродействие,Цель изобретения - повышение точно сти и быстродействия устройства.Это достигается тем, что в аналого-цифровой преобразователь, содержащий два переключателя, интегратор, нуль-орган, два триггера, источник эталонного сигнала, 20 цифро-аналоговый преобразователь, счетчик, элемент И, элемент ИЛИ, генератор импульсов, блок выделения периода помехи, блок управления, введены квадратор, два ключа и дополнительный триггер. Вы ход цифро-аналогового преобразователясоединен с первыми входами двух ключей, второй вход первого ключа соединен с выходом дополнительного триггера и с вторым входом элемента ИЛИ, а выход первого 30 ключа через квадратор соединен с вторымвходом нуль-органа. Второй вход второго ключа соединен с пятым выходом блока управления, а выход соединен с входом интегратора, первый вход дополнительного триггера соединен с выходом нуль-органа, а второй вход соединен с первым входом второго триггера.Структурная электрическая схема устройства приведена на чертеже.Устройство содержит переключатель 1, триггер 2, интегратор 3, триггер 4, ключ 5, цифро-аналоговый преобразователь 6, источник 7 эталонного сигнала, квадратор 8, нуль-орган 9, счетчик 10, генератор 11 импульсов, элемент И 12, блок 13 выделения периода помехи, блок 14 управления, элемент ИЛИ 15, ключ 16, триггер 17 и переключатель 18.Входной сигнал с помощью переключателя 1, управляемого триггером 2, подключается к интегратору 3, интегрирование выполняется в течение времени, равного периоду помехи. С момента начала интегрирования включается триггер 4, выходной сигнал которого открывает ключ 5. Через ключ 5 сигнал с выхода цифро-аналогового преобразователя 6, полученный в результате деления сигнала от источника 7, поступает на квадратор 8, а с выхода последнего на вход нуль-органа 9. Цифро-аналоговый преобразователь 6 соединен со старшими разрядами счетчика 10, начиная с т-го разряда, он имеет л - т разрядов, где л - число разрядов счетчика 10. Сигнал на выходе цифро-аналогового преобразователя 6 изменяется ступенчато через интервал 2" Ь где 1 - период повторения импульсов генератора 11. При этом блок 13 обеспечивает выполнение условия 1=2 2" 1 ги, где 1 - период помехи. Выходные напряжения квадратора 8 и интегратора 3 сравниваются на нуль-органе 9. После срабатывания нуль-органа переключается триггер 4, который выключает через ключ 5 квадратор 8 и через элемент ИЛИ 15 и элемент И 12 счетчик 10, сохраняя накопленное в старших разрядах значение кода. По достижении интервала времени, равного 2" Ьг, блок 14 открывает ключ 16 на время окончания интегрирования. В течение этого времени происходит интегрирование входного сигнала и сигнала с выхода цифро-аналогового преобразователя 6. После этого сигналы отключаются от интегратора 3 и по сигналу триггера 17 открывается переключатель 18, подключающий сигналы от источника 7 на вход интегратора 3.По этому же сигналу открывается элемент И 12, разрешая счет в счетчике 10, Процесс разинтегрирования заканчивается по сигналу нуль-органа 9. К этому моменту в счетчике 10 хранится код точного резуль 5 10 15 20 г 5 30 35 40 45 50 55 60 тата преобразования, процесс интегрирования и разинтегрирования продолжается в течение почти одинаковых интервалов времени, что уменьшает погрешность из-за нелинейности интегратора 3,Формула изобретенияАналого-цифровой преобразователь, содержащий первый переключатель, выход которого соединен с выходом второго переключателя и с входом интегратора, выход которого соединен с первым входом нуль- органа, выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым выходом блока управления, первый вход которого через последовательно соединенные блок выделения периода помехи и генератор импульсов соединен с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, а выход соединен с управляющим входом счетчика, информационные выходы которого соединены с информационными входами цифро-аналогового преобразователя, управляющий вход которого соединен с выходом источника эталонного сигнала и с первым входом второго переключателя, второй вход которого соединен с выходом первого триггера и с первым входом элемента ИЛИ, первый вход второго триггера соединен с вторым выходом блока управления, второй вход второго триггера соединен с первым выходом блока управления, а выход соединен с входом первого переключателя, второй вход блока управления соединен с первым входом элемента ИЛИ, третий выход блока управления соединен с входом счетчика, а четвертый выход соединен с управляющим входом генератора импульсов, отличающийся тем, что, с целью повышения точности и быстродействия, в него дополнительно введены квадратор, два ключа и дополнительный триггер, выход цифро-аналогового преобразователя соединен с первыми входами двух ключей, второй вход первого ключа соединен с выходом дополнительного триггера и с вторым входом элемента ИЛИ, а выход первого ключа через квадратор соединен с вторым входом нуль-органа, второй вход второго ключа соединен с пятым выходом блока управления, а выход соединен с входом интегратора, первый вход дополнительного триггера соединен с выходом нуль-органа, а второй вход соединен с первым входом второго триггера.Источники информации,принятые во внимание при экспертизе 1, Авторское свидетельство СССР Ьо 312279, кл, 6 061 3/00, 10.06.70.2. Авторское свидетельство СССР Мо 347909, кл. Н ОЗК 13/20, 09.08.68,Редактор А. Шмелькин Составитель А. Титов Корректоры: Л. Брахнинан Л. Орлова Типография, пр, Сапунова, 2 Заказ 826/6 Изд, Уз 280 Тираж 1059 Подписное НПО Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д. 4/5
СмотретьЗаявка
2033475, 10.06.1974
ПРЕДПРИЯТИЕ ПЯ Г-4128
АНИКИН ПЕТР МИХАЙЛОВИЧ, БАБАНОВ ИГОРЬ АЛЕКСЕЕВИЧ, КУЦАКОВ СЕРГЕЙ ЯКОВЛЕВИЧ, ЛУКЬЯНОВ ЛЕВ МИХАЙЛОВИЧ
МПК / Метки
МПК: H03K 13/17
Метки: аналого-цифровой
Опубликовано: 30.04.1979
Код ссылки
<a href="https://patents.su/3-660238-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь</a>
Предыдущий патент: Измерительная цепь цифрового моста
Следующий патент: Адаптивный временных дискретизатор
Случайный патент: Автооператор