Цифро-аналоговый корреляционный приемник
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
)М. Кл,04 В Х/08 присоединением заявки3) Приоритет етвениый кеьетет СССРам юооткры бретякийтий, С. Атфйо 7 Ц Заявит ИФРОА НАЛОГОВЫЙ КОРРЕЛЯИИОБН ПРИЕМНИК Изобретение относится к радиотехнике и может использоваться в системах радиосвязи.Известен цифроаналоговый корреляционный приемник, содержащий в основном канале последовательно соединенные перемцожитель и интегратор, а также первый ключ, второй ключ, выходом соединенный с входом порогового блока, генератор тактовых импульсов, опорный генератор, основной элемент задержки, основной вентиль, счетчик, оконечный .блок 1).Однако в известном устройстве велико время обработки информации.Цель изобретения - сокращение време ни обработки информации.Для этого в цифроаналоговый корреля. ционный приемник, содержащий в основном канале последовательно соединенные церемножитель и интегратор, а также первый ключ, второй ключ, выходом соединенный с входом порогового блока, генератор такто- вых импульсов, опорный генератор, основной элемент задержки, основной вентиль, счетчик, оконечный блок, введены и дополнительных каналов, а в каждом из каналов введены накопитель, триггер; дополнительный эле,01.79 лзюллетень1анин описания 08.01.78 мент задержки, дополнительный вентиль, пер.вый элемент ИЛИ, а также общие для всехканалов второй элемент ИЛИ, дешифратор,блок поиска максимума,Первые входы перемножителей объединены и являются входом устройства. Вторыевходы неремцожцтелей также объединены исоединены с вьходом опорного генератора,вход которого через основной элемент задержки соединен с одним выходом основного вентиля. Первый вход основного вентиляв соединен с выходом генератора тактовых импульсов.Выход основного элемента задержки соединен также с другими ьходами интеграторов, выходы которых соединены с входамипараллельно соединенных первых ключей.Другие входы первых ключей соединены ссоответствующими выходами дешифратора,а выходы первых ключей через накопителисоединены с первымц входами вторых. ключей, вторые входы которых соединены с вы 2 о ходами блока поиска максимума, Входы этого блока соединены с другими выходами вторых ключей, а третьи входы - объединеныи через дополнительный элемент задержкисоединены с выходом дешифратора, которыйтакже соединен с первыми входами дополнительных вентилей,Выходы дополнительных вентилей через первый элемент ИЛИ соединены с первыми входами триггера, вторые входы которых соединены с выходами порогового блока При этом одни выходы триггеров всех каналов через второй элемент ИЛИ соединены с одним входом счетчика, другой вход .которого соединен с выходом дешифратора,. Вход дешифратора соединен с другим выходом основного вентиля, а выход счетчика соединен с другими входами первого эле мента ИЛИ, триггеров, основного и дополнительных вентилей. Другие выходы всех триггеров соединены с соответствующими входами оконечного блока. выход которого является выходом устройства.11 а чертеже изображена структурная электрическая схема предлагаемого устройства.Цифроаналоговый корреляционный приемник содержит в основном канале последовательно соединенные перемножитель 1 и интегратор 2, а также первый ключ 3, второй ключ 4, выходом соединенный с входом порогоього блока 5, генератор 6 тактовых импульсов, опорный генератор 7, основной элемент задержки 8, основной вентиль 9, счетчик 10, оконечный блок 11, накопитель 12, триггер 13, дополнительнь;й элемент задержки 14, дополнительный вентиль 15, нервый элемент ИЛИ 16, а также общие для всех каналов второй элемент ИЛИ 17, дешифратор 18, блок поиска максимума 19.Первые входы перемножителейобъединены и являются входом устройства. Вторые входы перемножцтелей 1 также объединены и соединены с входом опорного генератора 7, вход которого через основной элемент задержки 8 соединен с одним выходом основного вентиля 9, Первый вход вентиля 9 соединен с выходом генератора 6 тактовых импульсов, Выход основного элемента задержки 8 соединен также с другими входами интеграторов 2, вь 1 ходы которых соединены с входами параллельно соединенных пер. вых ключей 3, Другие входы ключей 3 соединены с соответствующими выходами де. шифратора 18, а их выходь 1 через накопители 12 соединены с первыми входами вто. рых ключей 4. Вторые входы ключей 4 соединены с выходами блока 19 поиска макси. мума, входы которых соединены с другими выхоцами вторых ключей 4, а третьи входы - объединены и через дополнительный элемент задержки 14 соединены с выходом дешифратора 18, который также соединен с первыми входами дополнительных вецти. лей 15.Выходы вентилей 15 через первый элсмецг ИЛИ 16 соединены с первыми входами триггера 13; вторые входы когорых соедине. ны с выходами порогового блока 5, При этом одни выходы триггеров 13 всех каналов через второй элемент ИЛИ7 соединены с одним входом счетчика 10, другой входкоторого соединен с выходом децифратрра 18. Вход дсшифраторз 18 соединен с другим выходом основного вентиля 9, а выход счетчика О соедичен с другими входами первого элемента ИЛИ 16, триггеров 13, основного и дополнительных вентилей 9, 15. Другие выходы всех триггеров 13 соединены с соответствуюцими входамц оконечного блока 11, выход которого является выходом устройства.Устройство работает следующим образом, Генератор 6 тактовых импульсов через открытыи основной вентиль 9 и основной 15 элемент задержки 8 запускает опорный генератор 7 и интеграторы 2. В момент окончания первого цикла интегрирования, импульсами по временной оси через открытый основной вентиль 9 и дешифратор 18 очередной импульс генератора 6 замыкает первые ключи 3, передавая напряжение, накопленное на ицтеграторах 2, в накопители 12.Этог же сигнал через дополнительный элемент задержки 14 замыкает вторые ключи 4,.подавая напряжения с выходов накопителей 25 12 на блок 19 поиска максимума. При этомнапряжение на накопителях це разрушается.С выхода блока9 импульсный сигналоткрывает один из вторых ключей 4, включенных на выходе накопителя 2, с максимальным значением напряжения, подавая напряжение соответствующего накопителя на пороговый блок 5. Если напряжение превышает установленный порог, то в соответствующий триггер 3 записывается с.Следующий импульс цикла с генератора з 6 через дешифратор 18 повторяет ту же операцию по отношению к первым ключам 3, накопителям 12, вторым ключам 4, блоку поиска максимума 19, пороговым блокам 5 и триггерам 13. Количество импульсов генератора 6 в цикле равняется числу букв 4 о в блокеТаким образом, по окончании цикла вкаждой группе триггеров 13 может быть записано несколько единиц (от 0 до т, где гп - число букв в блоке). Очевидно, каждый триггер 13 соответствует определенной букве заданного алфавита. Все единицы, записанные в триггерах 13, через второй элемец 1 ИЛИ 7 записываются в счетчик 10.Если число единиц равно гп, счетчик 10переполняется и выдает запирающий им пульс ца вентили 15. Этим же импульсоминформация в виде единиц, записанных втриггерах 13, считывается с них на оконечный блок 1 через первый элемент ИЛИ 16,и работа устройствапо приему информациизаканчивается,Предлагаемое устройство позволяет сократить время обработки информации.Формула изобретенияЦифроаналоговый корреляционный приемник, содержащий в основном канале по641659 Составитель Г. СеровТекред О. ЛуговаяТираж 77Редактор И. КарпасЗаказ 751356 орректор С. Шскмодписное осударстве нного комитета СССРлам изобретений и открыл ийква, Ж 35, Раугиская наб, д. 4/5Патент, г. Ужгород, ул. Проектная,ЦНИИПИпо д113035, М Филиал ППП следовательно соединенные перемножитель и интегратор, а также первый ключ, второй ключ, выходом соединенный с входом порогового блока, генератор тактовых импульсов, опорный генератор, основной элемент задержки, основной вентиль, счетчик, оконечнь 1 й блок, отличающийся тем, что, с целью сокращения времени обработки информации, введены п дополнительных каналов, а в каждом из каналов введены накопитель, триггер, дополнительный элемент задержки, дополнительный вентиль, первый элемент ИЛИ, а также общие для всех каналов второй элемент ИЛИ, дешифратор, блок поиска максимума, причем первые входы перемножнтелей объединены и являются входом устройства, вторые входы перемножителей также объединены и соединены с выходом опорного генераторавход которого через основной элемент задержки соединен с одним выходом основного вентиля, первый вход которого соединен с выходом генератора тактовых импульсов, выход основного элемента задержки соединен также с другими входами интеграторов, выходы которых соединены с входами параллельно соединенных первых ключей, другие входы которых соединены с соответствующими выходами дешнфратора, а выходы первых ключей через накопители соединены с первыми входами вторых ключей, вторые входы которых соединены с выходами блока поиска максимума, входы которых соединены с другими выходами вторых ключей, а третьи входы - объединены и через дополнительный элемент задержки соединены с выходом дешифратора, который также соединен с первыми входами дополнительных вентилей, выходы которых через пер вый элемент ИЛИ соединены с первыми входами триггера, вторые входы которых соединены с выходами порогового блока, при этом одни выходы триггеров всех каналов через второй элемент ИЛИ соединены с одним входом счетчика, другой вход которого соединен с выходом дешифратора, вход которого соединен с другим выходом основного вентиля, а выход счетчика соединен с другими входами первого элемента ИЛИ, триггеров, основного и дополнительных вентилей, при этом 2 О другие выходы всех триггеров соединены ссоответствующими входами оконечного блока, выход которого является выходом устройства.Источники информации, принятые во внимание при экспептизе:. Заявка2151082/09, кл. В 04 В 1/06,29.01.76, по которой выдано положительное решение о выдаче авторского свидетельства.
СмотретьЗаявка
2357489, 03.05.1976
ВОЙСКОВАЯ ЧАСТЬ 60130
КАРАТАЕВ ОЛЕГ ГУРЬЕВИЧ, ТАЛАГАЕВ ВЛАДИМИР ИВАНОВИЧ, АКУЛОВ ВАЛЕРИЙ СЕМЕНОВИЧ, СМЫСЛОВ ГЕННАДИЙ ИВАНОВИЧ
МПК / Метки
МПК: H04B 1/06
Метки: корреляционный, приемник, цифро-аналоговый
Опубликовано: 05.01.1979
Код ссылки
<a href="https://patents.su/3-641659-cifro-analogovyjj-korrelyacionnyjj-priemnik.html" target="_blank" rel="follow" title="База патентов СССР">Цифро-аналоговый корреляционный приемник</a>
Предыдущий патент: Многопрограмный делитель частоты
Следующий патент: Устройство коррекции каналов связи по импульсной реакции
Случайный патент: Эскалатор