Блок управляемой проводимости

Номер патента: 640310

Авторы: Павлина, Спиридонов, Шадский

ZIP архив

Текст

0 й И С А Н И Е (и)64 О 31 Союз ОоветскиК Социалистических РеспубликАВТОРСКОМУ СВИДЕТЕЛЬСТВ ЬЖ(43) Опубликовано 30,1 явкиГосударственный комите СССР по делам изобретений и открытий(45) Дата опубликования описания 30.12.7(72) Авторыизобрете Т. А, Павлина, Ю. М, Спиридонов и В. М, Шадск Институт ядерной энергетики АН Белорусской СС 1 Заявитель 4) БЛОК УПРАВЛЯЕМОЙ ПРОВОДИМОСТИ Блок предназначен для изменения величины проводимости между двумя точками электрической цепи в зависимости от велпчины управляющего сигнала и может быть применен в устройствах вычислительной техники и автоматики,Известен блок управляемой проводимости 11, выполненный на операционных усилителях и резисторах.Наиболее близким к предлагаемому техническим решением является блок управляемой проводимости 21, содержащий источник управляющего напряжения, токозадающие резисторы, сумматоры и дифференциальный усилитель, входы которого через развязывающие усилители подключены соответственно ко входу и выходу блока.Недостатками известных блоков являются узкая линейная область и нестабильность характеристик,Предложенный блок управляемой проводимости с целью расширения области линейного изменения проводимости и повышения стабильности содержит делители напряжения, инвертор и блок умножения, первый вход которого подключен к выходу источника управляющего напряжения, второй вход - к выходу дифференциального усилителя, а выход через инвертор соединен с первым входом первого сумматора и непосредственно - с первым входом второго сумматора, вторые входы обоих сумматоров соединены с инвертирующим входом дифференциального усилителя, а их третьи 5 входы через соответствующие делители напряженпя подключены к выходу дифференциального усилителя, между входом и выходом блока включены последовательно три токозадающпх резистора, общие выво ды которых подключены соответственно квыходам первого и второго сумматоров.Схема блока управляемой проводимостиприведена на чертеже.Блок содержит токозадающие резисторы1, 2, 3, развязывающие усилители 4, 5, сумматоры б, 7, дифференциальный усилитель 8, делители напряжения 9, 10, инвертор 11 и блок умножения 12.Блок управляемой проводимости работа ет следующим образом.Проводимость между точками на входе13 и выходе 14 заьиспт от сигнала управления К. Обозначим величину этой проводимости как ддцв, а величину проводимости 5 каждого из токозадающих резисторов 1, 2,3, как д (для правильной работы схемы необходимо, чтобы величины проводимости резисторов 1, 2, 3 были равны).Пусть к клеммам на входе и выходе бу дут приложены внешние потенциалы У, иа на выходе сумматора 7 имеемУ, =К ЛУ У + - АУ+У3(3 К У + 1)д,Если определить также ток через резистор 3, используя потенциалы Уз и У, то 50 получим выражение, тождественное (4), т. е, ток, входящий (от входа 13) равен току выходящему (на выходе 14). Величина проводимости между входом 13 и выходом 14 определяется как 55 УЯвкв -С учетом выражения (4) получаем Йвкв - (3 Иу+ 1)(о) Из выражений (4) и (5) видно, что описанная схема обладает свойствами управУ соответственно, а к клемме выхода 15 источника управляющего напряжения - потенциал управления Уу, При подаче потенциалов Оь /4 и у элементы схемы вы" полняют следующие фу 1 нкции, 5Развязывающих усилители 4 и 5 обеспечивают развязку блока от цепи, к которой он подсоединяется.Усилители имеют высокое входное сопротивление и единичный коэффициент переда чи, так что на выходе усилителя 4 имеем потенциал 01, а на выходе усилителя 5 - потенциал с 14. Дифференциальный усилитель 8 обеспечивает получение разности - ЛУ= У 1 4 15Сумматоры 6 и 7 имеют по три входа, два из которых инвертирующие. Величины, подаваемые на входы сумматоров б и 7, алгебраически суммируются. Величина - ЛУ с выхода усилителя 8 подается на 20 первый вход смматора б через делитель 9 с коэффициентом передачи, равным 2/3, и на первый вход сумматора 7 через делитель 10 с коэффициентом передачи, равным 1(3.Блок умножения выполняет операцию - К ЬУ 7 у (где К - коэффициент пропорциональности), а инвертор 11 изменяет знак напряжения, получаемого на вь 1 ходе блока 12. На вторые входы сумматоров б и 7 подаются величины К ЬУ Уу и - К ЛУСу соответственно. На третьи входы сумматоров 6 и 7 подается потенциал У. Следовательно, на выходе сумматора б имеемУ, = - К.У.,+ - ь+(1) ляемой проводимости, а именно ток пропорционален разности потенциалов ЬО между клеммами входа 13 и выхода 14 и при отсутствии сигнала управления подчиняется закону Ома; ток входящий равен току выходящему; величина проводимости между клеммами входа 13 и выхода 14 не зависит от разности потенциалов, приложенной к этим клеммам, а зависит только от сигнала управления.11 ри выводе формулы (5) не было сделано никаких упрощающих предположений, поэтому линейная зависимость проводимости от / сохраняется во всем диапазоне (/у,В описанном блоке изменение проводимости между входной и выходной клеммами основано на принципе изменения потенциалов в точках соединения трех последовательно соединенных резисторов 1, 2, 3, каждый из которых может быть выполнен достаточно стабильным, например проволочным, Остальные элементы схемы являются достаточно высокостабильными, что обеспечивает в целом высокую стабильность характеристики устройства.Использование нового принципа изменения проводимости между двумя точками электрической цепи позволило обеспечить линейную зависимость проводимости во всем диапазоне изменения управляющего напряжения, обеспечило высокую стабильность характеристики д(Ьу) за счет возможности применения высоко стабильных элементов.Формула изобретенияБлок управляемой проводимости, содержащий источник управляющего напряжения, токозадающие резисторы, сумматоры и дифференциальный усилитель, входы которого через развязывающие усилители подключены соответственно ко входу и выходу блока, отличающийся тем, что, с целью расширения области линейного изменения проводимости и повышения стабильности, он содержит делители напряжения, инвертор и блок умножения, первый вход которого подключен к выходу источника управляющего напряжения, второй вход - к выходу дифференциального усилителя, а выход через инвертор соединен с первым входом первого сумматора и непосредственно - с первым входом второго сумматора, вторые входы обоих сумматоров соединены с неинвертирующим входом дифференциального усилителя, а их третьи входы через соответствующие делители напряжения подключены к выходу дифференциального усилителя, между входом и выходом блока вкл 1 очены последовательно три токозадающих резистора, общие выводы которых подкл 1 очены соответственно к выходам первого и второго сумматоров.640310 Редактор В, Левитов Заказ 2223/13 Изд.782 Тираж 799 Подписное НПО Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5

Смотреть

Заявка

2197763, 10.12.1975

ИНСТИТУТ ЯДЕРНОЙ ЭНЕРГЕТИКИ АН БЕЛОРУССКОЙ ССР

ПАВЛИНА ТАТЬЯНА АЛЕКСЕЕВНА, СПИРИДОНОВ ЮРИЙ МАРКОВИЧ, ШАДСКИЙ ВЛАДИМИР МИХАЙЛОВИЧ

МПК / Метки

МПК: G06G 7/12

Метки: блок, проводимости, управляемой

Опубликовано: 30.12.1978

Код ссылки

<a href="https://patents.su/3-640310-blok-upravlyaemojj-provodimosti.html" target="_blank" rel="follow" title="База патентов СССР">Блок управляемой проводимости</a>

Похожие патенты